рователь сигнала адреса, оперативное запоминающее устройство, выход которого подключен к блоку эталонных ответов , а также формирователь сигнала длины программы и сигнализатор ошибки, вход которого соединен с вторым выходом блока сравнени и с первым входом формировател сигнала длины програмьи, второй вход которого соединен с входом индикатора и с выходом генератора случайных сигна лов, третий вход соединен с первым входом блока управлени , а выход подключен ко второму входу блока управлени , выход которого подключе к входу генератора случайных сигналов . На чертеже изображена структурна электрическа схема устройства дл исследовани оперативной пам ти. Устройство содержит блок ввода ответов 1 и блок эталонных Ответов соединенные соответственно с первым и вторым входами блока сравнени 3, первый выход которого соедичен с входом счетчика 4 и первым входом блока управлени 5, и индикатор 6, а также последовательно соединенные генератор случайных сигналов 1, фор мирователь сигнала адреса записи 8, оперативное запоминаквдее устройство t,03y 91 выход которого подключен к блоку эталонных, ответов 3, а также формирователь сигнала длины програм |уы 10 и сигнализатор ошибки И вход которого соединен с вторым выходом блока сравнени 3 и с первым входом формировател сигнала длины програм мы 10, второй вход которого соедине с входом индикатора бис выходом ге нератора случайных сигналов 7, третий вход соединен с первым входом блока управлени 5, а выход подключен ко второму входу блока управлени 5, выход которого подключен к входу генератора случайных сигна-. лов 7. Устройство дл исследовани oneративной пам ти работает следующим образом. При подаче команды с блока управ лени 5 на генератор случайных сигналов 7 на выходе последнего по вл етс один из сигналов случайного р да. Этот сигнал реализуетс индикат ром 6 в виде р да,цифр, букв, цвето вых сигналов и т.д. и, кроме того, поступает на формирователь сигнала длины программы 10 и формирователь сигнала адреса, записи 8, где происходит его идентификаци с. констай-. тной группой, состо щей из п сигнало после чего в ОЗУ 9 поступает адрес чейки пам ти, соответствующей данному сигналу. Одновременно блок 8 формирует команду, по которой к информации, содержащейс в указанной чейке пам ти, приплюсовываетс единица. Вс кий раз при по влении на индикаторе 6 данного сигнала по указанному адресу прибавл етс единица. Этопроисходит и при предъ влении испытуемому любого другого сигнала с той лишь разницей, что суммиг рование осуществл етс в той чейке пг1м ти ОЗУ , адрес которой соответствует предъ вл емому сигналу. Одновременно с окончанием суммировани происходит считывание информации из чейки, в которую приплюсо|вана единица, и перезапись этой новой информации в блок эталонных ответов 2. При этом содержаща с ранее в блоке 2 информаци автоматически стираетс . Следовательно, каждый раз после предъ влени испытуемому одного из сигналов случайного р да на выходе блока эталонных ответов 2 по вл етс информаци о количестве предъ влений на индикаторе б того конкретного сигнала, который индицируетс этим индикатором в данный момент времени. В свою очередь, испытуемый должен посто нно удерживать в своей оперативной пам ти количество предъ влений каждого из сигналов, так как от этого зависит успешность его работы на устройстве. После отработки испытуемым очередного сигнала на выходе блока ввода ответов 1 по вл етс информаци , котора сопоставл етс блоком сравнени 3 с информацией, содержащейс на выходе блока эталонных ответов 2. В случае правильной реакции на выходе блока сравнени 3 формируетс команда, поступающа на счетчик 4, формирователь сигнала длины программы 10 и через блок управлени 5 на генератор случайных сигналов 7. При этом сумма .отработанных сигналов на блоке 4 увеличиваетс на единицу, а на выходе генератора 7 по вл етс следующий сигнал случайного р да, который отображаетс индикатором б. Если при отработке какого-либо из сигналов испытуекмй допускает ошибку, то на другом выходе блока сравнени 3 формируетс команда, поступакхца на формирователь сигнала длины програм1уш 10 и на сигнализатор сшибки 11, информирующий испытуемого о неадекватности произведен-ной им управл ющей реакции. При этом смены сигнала на индикаторе б не происходит, а испытуемый должен активизировать свою пам ть и повторить попытку. Например, если ранее в чейке пам ти 9 , соответствующей, какому-либо сигналу случайного зафиксировано число 8 и это означало, что
данный сигнал в рассматриваемой последовательности предъ вл лс 8 раз, то после следующего по влени на индикаторе 6 этого сигнала соответсвующей чейке пам ти ОЗУ 9 к восьми приплюсовываетс единица. Это оэначает , что на данный момент времени, указанный сигнал предъ вл етс в дев тый раз. Исшлтуёкг й должен удерживать в своей пг1м ти количест-. во предъ влений каждого из сигналов и при по влении любого из них нажимать на клавишу блока 1, номер которой соответствует количеству по влений этого сигнала на индикаторе 6.
Процесс предъ влени сигналов на 1 индикаторе 6 будет продолжатьс до тех пор, пока испытуемый допустит ошибки при отработке определенного количества К следукющх друг за другом сигналов (что соответствует моменту полного разрушени динамического пространственно-временного образа ситуации управлени ). В этот момент на выходе формировател сигнгша
длины программы 10 по вл етс команда Конец прогрг ммы, поступающа на блок управлени 5. При этом количество отработанных сигналов, зафиксиро ванное счетчиком 4 вл етс объектиной характеристикой устойчивости oneративной пам ти испытуемого.
Использование предлагаемого устройства позвол ет получить значительный попожительнЕЛй эффект при профессиональном отборе оператсфов ра:зличных профилей.