SU972651A1 - Селектор импульсов по длительности и фазе - Google Patents
Селектор импульсов по длительности и фазе Download PDFInfo
- Publication number
- SU972651A1 SU972651A1 SU813271800A SU3271800A SU972651A1 SU 972651 A1 SU972651 A1 SU 972651A1 SU 813271800 A SU813271800 A SU 813271800A SU 3271800 A SU3271800 A SU 3271800A SU 972651 A1 SU972651 A1 SU 972651A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- trigger
- pulses
- pulse
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
(54 СЕЛЕКТОР 1МПУЛЬСОВ ПО ДЛИТЕЛЬНОСТИ
Селектор импульсов по длительности и фазе относитс к импульсной технике и может быть использованв автоматических устройствах дл поиска и разделени импульсных последовательностей по длительности и фазе импульсов относительно опорных импульсов.
Известен селектор импульсов по длительности и фазе, содержащий два формировател импульсов, входы которых подключены соответственно к первому и второму входам устройства, а выходы через элементсовпадени соединены со входом триггера ,1 .
Недостатками данного устройства вл ютс изменение фазы и длительности импульсов на выходе устройства относительно входных и опорных импульсов , отсутствие селекции импульсов , длительность которых больше или меньше опорных, низка помехоустойчивость .
Наиболее близким к изобретению по технической сущности вл етс селектор импульсов по длительности и фазе, осуществл ющий селекцию импульсов , длительность которых равна и больше заданной. Известное устройство содержит два формировател импульИ ФАЗЕ
сов, входы которых подключены соответственно к пepвo 1y и второму входам устройства, первые выходы через первый элемент П подключены к первым входам первого и второго триггеров, второй выход второго, формировател импульсов соединен с первыми входами второго и третьего элементов И и элемента ИЛИ непосредственно и со вто10 рым входом второго триггера - через первый элемент задержки, а второй выход цервого формировател импульсов соединен со вторьши входами второго элемента И и элемента ИЛИ, выход
15 которого через второй элемент задержки подключен ко второму входу первого триггера, пр мой и инверсный выходы первого триггера и выход второго триггера соединены соответственно с
20 третьим входом второго элемента И и с вторым и третьим входами третьего элемента И 2 .
Недостаткагли известного устройства вл ютс запаздывание по фазе .и
Claims (2)
- 25 изменение длительности импульсов навыходе устройства относительно входных импульсов, возмо ногть искажени выходного импульса из-за дроб/ .зни импульса при частичном пере30 крытии во времени импульсов выделенных задних фронтов и разрешающих сиг налов ча входах второго и третьего элементов И, низка помехоустойчивость , обусловленна возникающим в схеме процессом последействи после окончани действи на входе помехи в течение времени распространени сигнала через элемент задержки. Указанные недостатки ограничивают функциональные возможности известного устройства. Целью изобретени вл етс расширение функциональных возможностей пр сохранении фазы и улучшение стабиль , нести длительности выходных импульсов относительно входных. Поставленна цель достигаетс тем, что в селектор импульсов по длительности и фазе, содержащий первый и второй формирователи импульсов , входы которых подключены соответственно к первому и второму входам селектора, а выходы через первый элемент И-НЕ соединены с пер вым входом первого триггера, первый и второй элементы И и второй триггер первый выход которого соединен с первым входом первого элемента И, введены второй, третий, четвертый, п тый и шестой элементы И-НЕ, трети и четвертый триггеры и элемент ИЛИпричем первые входы второго и треть го элементов И-НЕ подключены соответственно к первому выходу первого триггера и к первому входу селектора , вторые входы - к выходу третьег триггера, выход второго элемента И-НЕ соединен с первым входом четве того триггера, а . выход третьего эле мента И-НЕ - с вторым входом четвер того триггера и с первыми входаг-ш четвертого, п того и шестого элемен тов И-НЕ и элемента ИЛИ-НИ, вторые входы которых подключены к первому входу третьего триггера и к второму выходу первого триггера, третьи вхо ды четвертого и п того элементов И-НЕ подключены соответственно к первому и второму выходам четвертог триггера, а выходы - соответственно к первому и второму входам второго триггера, выход элемента ИЛИ-НЕ сое динен с вторым входом первого элеме та И, выход шестого элемента И-НЕ соединен с вторым входом третьего триггера и с первым входом второго элемента И, второй вход которого по ключен к второму выходу второго три гера, а второй вход первого триггер подключен к второму входу селектора На чертеже приведена структурна схема предлагаемого устройства. Селектор импульсов по длительнос ти и фазе содержит формирователи 1 и 2 импульсов, триггеры З-б, выполненные , например, на элементах И-НЕ элементы И-НЕ 7-12, элемент ИЛИ-НЕ 13, элементы И 14 и 15, первый и второй входы 16 и 17 устройства. Селектор импульсов по длительности и фазе работает следующим образом. В исходном состо нии на входах формирователей 1 и 2, на первом выходе триггера 3, на выходе триггера 5,на вторых выходах триггеров 4 и 6,н,а выходах элементов 10 и 13-15 присутствуют нулевые уровни , на втором выходе триггера 3, на первых выходах триггеров 4 и 6, на выходах элементов 8, 9 и 11 присутствуют единичные уровни. Опорные положит ел ьные импульсы поступают на первый вход 16 устройства , на вход формировател 1 и на первый вход элемента 9. С выхода формировател 1 импульсы , соответствуюЕцие передним фронтам опорных импульсов, поступают на первый вход элемента 7. Селектируемые импульсы поступают на второй вход 17 устройства, на вход формировател 2 и на второй вход триггера 3. С выхода формировател 2 импульсы, соответствующие передним фронтам селектируемых импульсов,поступают на второй вход элемента 7. При совпадении иtvlпyльcoв, соответствующих передним фронтам опорного и селектируемого импульсов, на выходе элемента 7 возникает отрицательный импульс, который поступает на первый вход триггера 3, на второй вход которого поступает в это врем единичный уровень с второго входа 17 устройства . Триггер 3 переключаетс в единичное состо ние, при котором единичный уровень с его первого выхода поступает , на первый вход элемента 8 и подготавливает ег® к срабатыванию, а нулевой уровень с второго выхода триггера 3 поступает на вторые входы элементов 10-12 и на первый вход триггера 5. При этом на выходах элементов 1012 устанавливаютс единичные уровни, а триггер 5 переключаетс в единичное состо ние, при котором единичный уровень с его выхода поступает на вторые входы элементов 8 и 9,поцготовленные по первым входам единичными уровн ми соответственно с первого выхода триггера 3 и со входа 16 устройства, Элементы 8 и 9 срабатывают и нулевые сигналы с их выходов поступают на входы триггера 6 и на входы с выхода элемента 9, элементов 10-13,при этом подтверждаетс единичный уровень на выходах элементов 10-12. На выходе элемента 13, на входы которого поступают нулевые уровни, устанавливаетс единичный уровень, который через элемент 14, подготовленный по другому входу единичным уровнем с первого выхода триггера 4, поступает на выход устройства. По.окончании селектируемого импу са нулевой уровень со входа 17 пост пает на второй вход триггера 3, при этом триггер возвращаетс , в исходно состо ние. Тем самым на выходах три гера 3 формируютс противофазные им пульсы, повтор ющие по длительности и фазе те из поступающих на вход 17 устройства, которые совпадают по фа зе с опорными, Вслед за переключением в единичное состо ние триггера 3 переключае с в единичное состо ние и триггер 5 J с его выхода единичный уровень поступает на входы элементов 8 и 9 и разрешает их срабатывание. При эт на выходе элемента 8 формируютс инвертированные входные импульсы, совпадающие по фазе с опорньлми импульсами , а на выходе элемента 9 фо мируютс инвертированные опорные им пульсы в тех случа х, когда фазы им пульсов на входах 16 и 17 устройства совпадают. Отрицательные импульсы с ВЕЙХОДОВ элементов 8 и 9 поступают на входы триггера. & и сравниваютс им по дли |тельности между собой. В случае, если длительность селектируемого импульса меньше длительности опорного импульса, то импульс на выходе элемента 8 заканчиваетс раньше, чем на выходе элемента 9, и триггер б остаетс в прежнем состо нии, при котором на его первом выходе присутствует единичный уровень, а на втором выходе - после окончани входного импульса - устанавливаетс нулевой ур вень. Импульсы нулевого уровн с выхода элемента 9, длительность которых определ етс длительностью опорных импульсов, поступают на первые входы элементов 10-13, на вторые входы которых поступают инвертированные селектируемые импульсы со в.торого выхода триггера 3, На выходе элемента 12 формируютс импульсы единичного уровн , длительность которых определ етс большей из двух длительностей: селектируемого и опорного импульсов. На выходе элемента 13 формируютс импульсы единичного уровн ,длительность которых определ етс меньшей из длительностей опорного и селектируемого импульсов, В рассматриваемом случае, когда длительность селектируемого импульса меньше длительности опорного импульса, длитель ность импульса на выходе элемента 12 равна длительности опорного импульса , а на выходе элемента 13 - длительности селектируемого импульса. Импульс с выхода элемента 13 через. элемент 14, открытый по первому входу единичнЕлм уровнем с первого выхода триггера 4 проходит на выход устройства . Таким образом, на выходе устройства формируетс импульс, совпадающий по длительности и фазе с входным. На выходе элемента 10 формируютс импульсы, совпадающие с опорными. По окончании опорного импульса нулевой сигнал с выхода элемента 10 поступает на вход триггера 4 и подтверждает его исходное состо ние,при котором единичный уровень с его первого выхода подготавливает по первому входу элемент 14 к прохождению через него импульса с элемента 13 на выход устройства. Одновременно (по окончании опорного импульса) на выходе элемента 12 устанавливаетс нулевой уровень , который поступает на второй вход триггера 5 и возвращает его в исходное состо ние, На этом цикл контрол одного селектируемого импульса заканчиваетс . Работа устройства при контроле следующих входных импульсов, совпадающих по фазе с опорными и имеющих длительность меньше длительности опорных импульсов, происходит аналогично. Совпадение фаз селектируемого и опорного импульсов фиксируетс триггером 3, сигналы на выходах которого повтор ют по длительности и фазе се ектируемые импульсы. По переключе1нию Б единичное состо ние триггера |3 переключаетс в единичное состо ние и триггер 5, который остаетс в единичном состо нии до момента окончани опорного импульса. Селектируемый и опорный импульсы сравниваютс по длительности триггером 6, По окончании опорного импульса нулевой уровень с выхода, элемента 10 подтверждает исходное состо ние триггера 4, соответствующее соотношению длительностей импульсов на входах 16 и 17 устройства , когда селектируемый импульс короче длительности опорного. Если длительность селектируемых импульсов измен етс и становитс большей, чем длительность опорного импульса, то первый импульс новой последовательности широких импульсов , поступающий с первого выхода триггера на первый вход элемента 8, сравниваетс триггером б по длительности с длительностью опорного импульса , поступающего на первый вход элемента 9; нд выходе элемента 13 формируетс положительный импульс, длительность которого равна длительности опорного импульса, который через элемент 14 проходит на выход устройства Меньше, По окончании опорного мпульса на Выходе элемента 9 устаавливаетс единичный уровень, а на ыходе элемента 8 остаетс нулевой уровень до окончани входного импул са , поэтому триггер 6 переключаетс в состо ние, при котором на его пер J30M выходе устанавливаетс нулевой уровеньf который закрывает по треть му входу элемент 10, а единичный уровень с второго выхода триггера 6 подготавливает по третьему входу к срабатыванию элемент 11. По окончании входного импульса единичный уровень с второго выхода триггера 3 поступает на вторые входы элементов 11 и 12, на остальных вхо дах которых действуют разрешающие единичные уровни. Элемент 11 срабатывает и нулевой уровень с его -выхода поступает на второй вход триггера 4, при этом три гер переключаетс в состо ние, при котором нулевой уровень с е-го первого выхода закрывает по первому входу элемент 14, а единичный уровень с его второго выхода подготавливает по втopo I входу элемент 15 к прохождению через него следующих широких импульсов новой последовательности На выход Больше устрой ства. Нулевой уровень с элемента 12 поступает на второй вход триггера 5 и возвращает его в исходное состо ние Последующие селектируемые импульсь} ,, совпадающие по фазе с опорными и имеющие длительность большую, чем д-пительность опорных импульсов,вызывают срабатывание триггеров 3 и б и проход т с выхода элемента 12 через элемент 15 на выход Больше устройства без изменений их длительностей и без дополнительного фазового запа дывани . Каждый селектируемый импуль сравниваетс по длительности с опорным триггером 6, при этом подтверждаетс состо ние триггера 6, соответ ствующее широким входным и 1пульс at4 с По окончании каждого селектируемого импульса последовательности широких импульсов на выходе элемента 11 формируетс нулевой уровень , поступающий на вход триггера 4 и подтверждающий его состо ние, при котором единичный уровень с его второго выхода подготавливает элемент 15 к прохождению через него импульса на выход устройства. Если длительность селектируемых импульсов измен етс и вновь станови с меньшей, чем длительность oпopнoго импульса., то первый входной импуль новой последовательности узких импульсов втлзывает переключение триггеров 3 и 6, При этом на выходе элемента 12 формируетс импульс единичного , длительность которого опрел л г 1сл ЛЛИТР.ЛЬНОСТЬЮ опорного и№ту ьг-т, готорнй чере элемент 15 проходит на выход Больше устройства . Одновременно селектируемый импульс сравниваетс по длительности с опорным триггером 6. По окончании селектируемого импульса на втором выходе триггера б устанавливаетс нулевой уровень,закрывающий по третьему входу элемент 11, а единичный уровень с первого выхода этого триггера подготавливает по третьег- у входу к срабатыванию элемент 10. По окончании опорного импульса срабатывает элемент 10 и нулевой уровень с его выхода поступает на первый вход триггера 4 и возвращает его триггер в исходное состо ние. Если селектируемый импульс не совпадает по фазе с опорным, то выделенные формировател ми 1 и 2 импульсы передних фронтов не совпадут по времени и не вызовут срабатывани элемента 7 и переключени триггеров, В этом случае селектируемые импульсы на выход устройства не проход т. Следующие селектируемые импульсы последовательности совпадаюЕцих по фазе узких импульсов проход т на выход Меньше устройства без дополнительных изменений длительности и фазы. При изменении длительности селектируемых импульсов переключение триггера 4 происходит после окончани действи входного импульса, поэтому импульсы на выходах не дроб тс . Длительность последнего импульса каждой последовательности на выходах элементов 14 и 15 Рч1вна длительности опорного импульса, а остальные вы ходные импульсы по длительности и все импульсы по фазе совпадают с входными. КоличествоИмпульсов на выходах устройства совпадает с количеством входных импульсов. Помехи на входе селектируемых импульсов элементами устройства не запоминаютс и дополнительного последействи не вызывают. Предложенное устройство раздел ет входные последовательности -импульсов, совпадающих по фазе с опорными, на две, имеющие длительности меньше и больше заданной длительности импульсов , определ емой длительностью опорного импульса. Осуществление селекции импульсов с длительностью в заданных пределах с нижним и верхним порогом селекции может быть выполнено, например, последовательной селекцией двум предложенными устройствами, на которые задаютс опорные импульсы с длительност ми, соответствующими нижнему и верхнему порогам селекции. Изобретение позвол ет расширить функциональные возможности устройст )за за счет сохранпннп фп ы и уменьшени отклонений дгштечьчости Ftjxo.THMx импульсов относительно импульсов на входе, за счет исключени возможных дроблений выходных импульсов. Формула изобретени Селектор импульсов по длительности и фазе, содержащий первый и второй формирователи импульсов, входы которых подключены соответственно к первому и второму входам селектора, а выходы через первый элемент И-НЕ соединены с первым входом первого триггера, первый и второй элементы И и второй триггер, первый выход которого соединен с первым входом первого элемента И,отличающийс тем, что, с целью расширени его функ циональных возможностей при сохранении фазы и улучшени стабильности длительности импульсов на выходе селектора относительно входных, в него введены второй, третий, четвертый, п тый и шестой элементы И-НЕ,третий и четвертый триггеры и элемент ИЛИ-НЕ причем первые вхддь второго и третье го элементов И-НЕ подключены соответственно к пррвому выходу первого триггера и к первому вхрду сегэктора, вторые входы - к выходу третьего триг гера, выход второго элемента И-НЕ сое динен с первым входом четвертого триггера , а выход третьего элемента И-НЕ с вторым входом четвертого триггера и с первыми входами четвертого, п того и шестого элементов И-НЕ и элемента ИЛИ-НЕ, вторые входы которых подключены к первому входу третьего триггера и к второму выходу первого триггера, третьи входы четвертого и п того Элементов И-НЕ подключены соответственно к первому и второму выходам четвертого триггера, а выходы - соответственно к первому и второму входам второго триггера, выход элемента ИЛИ-НЕ соединен с вторым входом первого элемента И, выход шестого элемента И-НЕ соединен с вторым входом третьего триггера и с первым входом второго элемента И, второй вход которого подключен к второму выходу второго триггера, а второй вход первого триггера подключен к второму входу селектора. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 566336, кл. Н 03 К 5/18, 17.08.72.
- 2.Авторское свидетельство СССР k 725218, кл. Н 03 К 5/18, 02.11.78 ((прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813271800A SU972651A1 (ru) | 1981-04-03 | 1981-04-03 | Селектор импульсов по длительности и фазе |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813271800A SU972651A1 (ru) | 1981-04-03 | 1981-04-03 | Селектор импульсов по длительности и фазе |
Publications (1)
Publication Number | Publication Date |
---|---|
SU972651A1 true SU972651A1 (ru) | 1982-11-07 |
Family
ID=20951962
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813271800A SU972651A1 (ru) | 1981-04-03 | 1981-04-03 | Селектор импульсов по длительности и фазе |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU972651A1 (ru) |
-
1981
- 1981-04-03 SU SU813271800A patent/SU972651A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU972651A1 (ru) | Селектор импульсов по длительности и фазе | |
SU1015493A1 (ru) | Многоканальный селектор | |
SU907793A1 (ru) | Цифровой частотный дискриминатор | |
SU733096A1 (ru) | Селектор импульсов по длительности | |
SU1014134A1 (ru) | Устройство дл выделени первого импульса из серии | |
SU1128378A2 (ru) | Устройство дл разделени двух последовательностей импульсов | |
SU1378035A1 (ru) | Селектор импульсов по частоте следовани | |
SU851759A2 (ru) | Устройство дл разделени двухпОСлЕдОВАТЕльНОСТЕй иМпульСОВ | |
SU741441A1 (ru) | Устройство дл синхронизации импульсов | |
SU1334388A1 (ru) | Устройство дл регенерации телеграфных импульсов | |
SU892690A1 (ru) | Селектор импульсов | |
SU966880A1 (ru) | Селектор импульсов Чередниченко | |
SU1228253A1 (ru) | Селектор импульсов минимальной длительности | |
SU1422381A1 (ru) | Формирователь импульсов | |
SU860299A1 (ru) | Селектор импульсов | |
SU984019A1 (ru) | Селектор пар импульсов | |
SU936413A1 (ru) | Селектор импульсов по длительности | |
SU813764A1 (ru) | Селектор импульсных сигналов | |
SU1267602A1 (ru) | Устройство дл обнаружени потери импульса | |
SU822341A1 (ru) | Селектор интервалов между импульсами | |
SU1228252A1 (ru) | Устройство дл формировани импульсов разностной частоты | |
SU1177901A1 (ru) | Временной селектор целых импульсов | |
SU1451840A1 (ru) | Устройство дл формировани импульсов | |
SU942028A1 (ru) | Устройство дл синхронизации сигналов | |
SU1072257A1 (ru) | Формирователь импульсов |