SU966880A1 - Селектор импульсов Чередниченко - Google Patents

Селектор импульсов Чередниченко Download PDF

Info

Publication number
SU966880A1
SU966880A1 SU813260830A SU3260830A SU966880A1 SU 966880 A1 SU966880 A1 SU 966880A1 SU 813260830 A SU813260830 A SU 813260830A SU 3260830 A SU3260830 A SU 3260830A SU 966880 A1 SU966880 A1 SU 966880A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
duration
pulse
pulses
Prior art date
Application number
SU813260830A
Other languages
English (en)
Inventor
Александр Сергеевич Чередниченко
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU813260830A priority Critical patent/SU966880A1/ru
Application granted granted Critical
Publication of SU966880A1 publication Critical patent/SU966880A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к импульсной технике.
Известен селектор импульсов по длительности, который формирует на отдельных выходах импульсы с длительностью как большей, так и меньшей, чем время задержки элемента задержки с сохранением длительности входных импульсов [1].
Однако такой селектор не позволяет получить на отдельном выходе импульсы с длительностью, равной заданной длительности селектируемых импульсов. Наиболее близким к предлагаемому является селектор импульсов по длительности, который имеет возможность селектировать импульсы минимальной длительности (меньше допустимой;, заданной (в пределах допуска ) и макси ~ мальной (больше допустимой), заданной (в пределах допуска) и максимальной ( больше допустимой ) с восстановлением длительности входного сигнала (2J.
Этому селектору импульсов присущи недостаточная надежность работы,обусловленная тем, что в случае поступления на вхфд устройства импульса малой длительности (помехи ) в момент выдачи выходного импульса происходит дробле ние импульса на величину длительности помехи, если выдается импульс с минимальной длительностью, и прекрашег ние выдачи импульсов, если выдается импульс с заданной или максимальной длительностью, при этом оставшаяся его часть выделяется на выходе;формирующем импульсы минимальной длительности.
Цель изобретения - повышение частоты, надежности и точности селектирования.
Поставленная цель достигается тем, что в устройство, содержащее формиро15 ватель задержки и длительности импульсов, подключенный к входной шине и к входу дифференцирующего элемента, инвертор, подключенный выходом к первому входу элемента И-НЕ,второй вход которого подключен к нулевому выходу первого триггера, подключенному единичным выходом к входу элемента И, второй Т-триггер, единичный и нулевой выходы которого подключены соот25. ветсгвенно к входу второго и третьего элемента И-НЕ, вторые входы которых объединены и подключены к выходу элемента задержки, введены дополни•тельные элемент задержки и дифферен30 цирующий элемент, выход которого под ключей к S -входу второго В -триггера, а вход. - к выходу третьего элемента И-НЕ и к R. - входу второго ртриггера, С-вход кот ого подключен к выходу формирователя задержки и длительности импульсов и к S-входу 5 первого D-триггера, В-вход которого подключен к общей шине,R -вход - к шине сброса^ а С-вход - к выходу дополнительного элемента задержки и через инвертог- к второму входу элемен- 10 та И, выход которого подключен к входу первого элемента задержки,причем вход дополнительного элемента задержки подключен к D-входу второго D-триггера и к входу первого дифференцирующего элемента, выход которого подключен к шине сброса формирователя задержки и длительности импульсов.
На чертеже изображена структурная электрическая схема устройства.
Селектор импульсов содержит формирователь 1 задержки и длительности импульсов (Подключенный к входной шине, к входу дифференцирующего элемен-25 -- п к входу элемента 3 задержки и С-вход котоформирова15 та 2, к D-входу D-триггера, 4 , рого подключен и: выходу теля 1 и к S-входу D-триггераt5 р-вход которого подключен к общей шине, R.-вход - к шине сброса, а Свход - к вых,оду элемента задержки 3 и через инвертор 6 к первым входам элемента И—НЕ 7 и элемента И 8,вторые входы которых подключены к нулевому и единичному выходам D-триггера 5, соответственно. Выход элемента И 8 через элемент 9 задержки подключены к первым входам элементов И—НЕ 10 и 11, вторые входы которых подключены к единичному и нулевому выходам D-триггера 4. Выход элемента
И—НЕ 11 подключен к R-входу D-триггера 4 и через дифференцирующий элемент 12 к $-входу этого триггера, а выход дифференцирующего элемента 2 подключен к шине сброса формирователя 1.
«о
Селектор работает следующим образом· 50
Отрицательным импульсом, поступающим с шины сброса на R-вход D-триггера 5, последний устанавливается в нулевое (исходное) состояние и высоким потенциалом нулевого выхода от-_ крывает по одному входу элемент И—НЕ 7, а низким потенциалом единичного выхода закрывает пр одному входу элемент И 8.
Входной импульс отрицательной полярности , Поступающий на входную 60 шину устройства, запускает формирователь 1 и поступает на вхбд дифференцирующего элемента 2 и элемента 3 задержки, а также на D-вход D-триггера 4.По заднему фронту входного им- 65 пульса на выходе дифференцирующего элемента 2 формируется отрицательный импульс, который возвращает в исходное состояние формирователь 1. Если длительность входного импульса меньше минимально допустимой длительности селектируемых импульсов, то формирователь 1 возвращается в исходное состояние до появления отрицательного импульса на его выходе и, следовательно, D-триггер 5 не меняет своего состояния. Поэтому отрицательный импульс (задержанный входной) с выхода элемента 3 задержки поступает через инвертор б и элемент И-НЕ 7 на выходную шину выдачи импульсов минимальной длительности. Кроме того, импульс с выхода элемента 3 задержки поступает на С-вход D-триггера 5, и по окончании этого импульса подтверждается исходное состояние D -триггера 5.
Если длительность входного импульса больше минимально допустимой длительности селектируемых импульсов, то через время, равное минимально допустимой длительности селектируемых импульсов, на выходе формирователя 1 формируется отрицательный импульс, который переводит D-триггер 5 в единичное состояние и поступает на С-вход D-триггера 4. Высокий потенциал единичного выхода D-триггера 5 открывает по одному входу элемент И 8, а низкий потенциал его нулевого выхода закрывает по Одному входу элемент И—НЕ 7, Следовательно, импульс с выхода элемента 3 задержки через инвертор 6 и элемент IT'S поступает* на вход элемента 9 задержки. Таким образом, на вход элемента 9 задержки поступают только импульсы с длительностью больше минимально допустимой ·' длительности селектируемых импульсов. Эти импульсы могут иметь длительность, . равную заданной в пределах допуска селекции или больше максимально допустимой длительности селектируемых Импульсов.
Если длительность входного импульса равна заданной, то по заднему фронту входного импульса через дифференцирующий элемент 2 формирователь 1 возвращается в исходное состояние и на его выходе формируется задний z фронт отрицательного импульса, постуд^ющий на С-вход D-триггера 4. Этог. Фронт формируется в момент присутствия на D-входе этого триггера высокого потенциала с входной шины?следова. тельно, D-триггер 4 устанавливается в единичное состояние и высоким потенциалом единичного выхода открывает по одному входу элемента И-НЕ 10, а низким потенциалом нулевого выхода закрывает по одному входу элемента И—НЕ 11. Поэтому положительный им пульс с выхода элемента 9 задержки поступает через элемент И-НЕ 10 на выходную шину выдачи импульсов заданной длительности. По окончании отрицательного импульса (заданной длительности) на выходе элемента 3 задержки, т.е. на С-входе D-триггера 5, последний возвращается в исходное состояние и низким потенциалом единичного выхода закрывает элемент И 8.
Таким образом, при поступлении на входную шину устройства импульса заданной длительности через время, равное минимально допустимой длительности селектируемых импульсов, Б-триггер 5 устанавливается в единичное состоя- 15 ние, разрешая прохождение входного импульса на вход элемента 9 задержки и запрещая его прохождение на выходную шину импульсов минимальной длительности. По окончании этого входного им- ?0 пульса ©-триггер 4 устанавливается в единичное состояние, разрешая прохождение импульса на выходную шину импульсов заданной длительности, а по окончании этого импульса на выхо- 25 де элемента 3 задержки В-триггер 5 возвращается в исходное состояние.
> Если длительность входного сигнала больше максимально допустимой длительности селектируемых импульсов, 30 то отрицательный импульс на выходе формирователя 1 (на С-входе D-триггера 4)- заканчивается в момент присутствия на D-входе D-триггера 4 низкого потенциала с входной шины, 35 поэтому D-триггер 4 устанавливается в нулевое состояние и высоким потенциалом нулевого выхода открывает по одному входу элемент И-НЕ 11, а низким потенциалом единичного 40 выхода закрывает по одному входу элемент И—НЕ 1.0. Поэтому при поступлении положительного импульса с выхода элемента 9 задержки на второй вход элемента И-НЕ 11 на его выходе 45 формируется отрицательный импульс, который удерживает V-триггер 4 в нулевом состоянии. По окончании отрицательного импульса на выходе элемента 3 задержки В-триггер 5 возвра- „ щается. в исходное состояние. По окончании отрицательного импульса на выходе элемента И-НЕ 11 (на выходной шине импульсов максимальной длительности) , поступающего на R-вход D-триггера 4 и на вход дифференцирующего элемента 12, на выходе последнего формируется отрицательный импульс, который поступает на S-вход D-триггера 4 и устанавливает триггер в единичное состояние. Следовательно,если 40 последующий входной импульс также имел длительность больше максимально допустимой длительности селектируемых импульсов, пауза между ними должна быть не менее длительности выход- 65 ного импульса дифференцирующего элемента 12, чтобы задний фронт отрицательного импульса на выходе формирователя 1 формировался в момент присутствия на R— и S-входах D-триггера 4 высокого потенциала.
Таким образом, предложенное устройство позволяет селектировать импульсы в широком диапазоне, выделяя по отдельным каналам импульсы минимальной, заданной и максимальной длительности с сохранением длительности входного сигнала. Причем, пауза между входными импульсами не зависит от параметров селекции, может быть любой и ограничена только длительностью выходных импульсов дифференцирующих элементов, т.е. временем срабатывания D-тр.иггера 4 или формирователя 1. Импульсы на выходной шине импульсов минимальной длительности задержаны по отношению к входным на время, равное минимально допустимой длительности селектируемых импульсов, а на выходных шинах импульсов заданной и максимальной длительности задержаны по отношению к входным на время, равное максимально допустимой длительности селектируемых импульсов. Для равного времени задержки выходных импульсов по всем каналам на выходе элемента И—НЕ 7 необходимо установить элемент задержки, аналогичный элементу 9 задержки.

Claims (1)

1.Авторское свидетельство СССР 666637, кл. Н 03 К 5/18, 1979.
2 .Авторское свидетельство СССР 748848, кл. Н 03 К 5/18, 1980.
SU813260830A 1981-03-16 1981-03-16 Селектор импульсов Чередниченко SU966880A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813260830A SU966880A1 (ru) 1981-03-16 1981-03-16 Селектор импульсов Чередниченко

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813260830A SU966880A1 (ru) 1981-03-16 1981-03-16 Селектор импульсов Чередниченко

Publications (1)

Publication Number Publication Date
SU966880A1 true SU966880A1 (ru) 1982-10-15

Family

ID=20947823

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813260830A SU966880A1 (ru) 1981-03-16 1981-03-16 Селектор импульсов Чередниченко

Country Status (1)

Country Link
SU (1) SU966880A1 (ru)

Similar Documents

Publication Publication Date Title
US4583008A (en) Retriggerable edge detector for edge-actuated internally clocked parts
SU966880A1 (ru) Селектор импульсов Чередниченко
SU875611A1 (ru) Селектор импульсов по длительности
SU1177901A1 (ru) Временной селектор целых импульсов
SU940288A1 (ru) Устройство контрол импульсов многоканального генератора
SU966877A1 (ru) Селектор импульсов по длительности
SU1451840A1 (ru) Устройство дл формировани импульсов
SU999151A2 (ru) Селектор импульсов по длительности
SU980269A1 (ru) Формирователь импульсов
SU1396257A1 (ru) Устройство дл подавлени помех
SU961125A1 (ru) Устройство дл синхронизации импульсов
SU365025A1 (ru) Формирователь импульсов
SU961129A1 (ru) Селектор импульсов по частоте следовани
SU936415A1 (ru) Селектор импульсов
SU936413A1 (ru) Селектор импульсов по длительности
SU991588A1 (ru) Устройство дл формировани временных интервалов
SU951683A1 (ru) Преобразователь пачки импульсов в пр моугольный импульс
SU696599A1 (ru) Селектор импульсов по длительности
SU1264324A1 (ru) Двухканальный дискриминатор импульсов
SU1582329A1 (ru) Устройство дл управлени шаговым двигателем электронных часов
SU822341A1 (ru) Селектор интервалов между импульсами
RU2052893C1 (ru) Устройство для выделения первого и последнего импульсов в пачке
SU1054902A2 (ru) Селектор широтно-импульсных сигналов (его варианты)
SU1506524A1 (ru) Формирователь импульсов
SU849473A1 (ru) Селектор импульсов