SU972508A2 - Микропрограммное устройство с контролем переходов - Google Patents

Микропрограммное устройство с контролем переходов Download PDF

Info

Publication number
SU972508A2
SU972508A2 SU813286938A SU3286938A SU972508A2 SU 972508 A2 SU972508 A2 SU 972508A2 SU 813286938 A SU813286938 A SU 813286938A SU 3286938 A SU3286938 A SU 3286938A SU 972508 A2 SU972508 A2 SU 972508A2
Authority
SU
USSR - Soviet Union
Prior art keywords
register
control
code
micro
block
Prior art date
Application number
SU813286938A
Other languages
English (en)
Inventor
Вячеслав Сергеевич Харченко
Игорь Евгеньевич Кондратьев
Григорий Николаевич Тимонькин
Сергей Николаевич Ткаченко
Original Assignee
Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И. filed Critical Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority to SU813286938A priority Critical patent/SU972508A2/ru
Application granted granted Critical
Publication of SU972508A2 publication Critical patent/SU972508A2/ru

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Description

Изобретение относитс  к вычислительной технике.
По основному авт. св. № 711573 известно устройство, содержащее блок .пам ти, регистр адреса, регистр микрокоманд , сдвигающий регистр, блок сравнени  микрокоманд и блок управлени  переходами, причем выход блока сравнени  микрокоманд  вл етс  выходом устройства и соединен с установочным входом сдвигающегорегистра, выход которого соединен с первым входом блока сравнени  микрокоманд, второй и третий входы блока сравнени  микрокоманд соединены с первым и вторым выходс1ми регистра микрокоманд, третий выход которого соединен с первым входом блока управлени  переходами , второй вход которого соединен с входом устройства, а выход соединен с первыми входами сдвигающего регистра и регистра адреса микрокоманд , выход которого через блок па- : м ти соединен с входом регистра микрокоманд , четвертый выход которого соединен с вторым входом регистра адреса микрокоманд 1.
Недостатком известного устройства  вл етс  низка  экономичность блока Пс1м ти.
Цель изобретени  - уменьшение объема блока .
Поставленна  цель достигаетс  тем, что в микропрограммное устройство с контролем переходов дополнительно введены дешифратор, блок элементов И, элемент ИЛИ и регистр идентификации , причем четвертый выход регистра микрокоманд соед:данен с входами .дешифратора, выходы которого соединены с входами элемента ИЛИ, первый выход регистра микрокоманд соединен с первым входом блока эле,ментов И, выходы которого соединены с информационным входом регистра идентификации, выход элемента ИЛИ соединен с вторым входом блока элементов И, выход регистра идентификации соединен с четвертым входом блока сравнени , выход которого соединен с установочным входом регистра идентификации.
Сущность изобретени  состоит в повышении коэффициента использовани  оборудовани  путем запоминани  признака (идентификатора точки схождени  и модификации контрольных микрокоманд кодом - идентификатором сход щейс  ветви и последующего их сравнени  с контрольнь4М кодом.
Дл  обеспечени  требуемой досто-. верности контрол  микропрограммы провер ютс  в контрольных точках, т.е. в блоке пам ти нар ду с рабочими микрокомандами .записываютс  контрольные микрокоманды, которые сравниваютс  с контрольным кодом, формируемым в сдвигающемрегистре. Контрольные микрокоманды записываютс  в блоке пам ти через определенное количество рабочих микрокоманд. Дл  того, чтобы не увеличивать .количества контрольных микрокоманд, а значит и объем i блока пам ти, }з точке схождени  осуществл етс  запоминание кода - идентификатора ветви, по ко торой выполн лась микропрограмма. Затем этим кодом в соответствующей точке модифицируетс  контрольна  микрокоманда. Модифицированна  -микрокоманда сравниваетс  с контрольнь1М кодом, в результате чего делаетс  выйод о прайильности выполненного участка микропрограммы.
Введение первого дешифратора и элемента ИЛИ обеспечивает идентификацию последних микрокоманд перед точкой схождени .
Введение блока элементов И позвол ет осуществить формирование кода модификации в регистре идентификации ветви схождени .
Введение регистра идентификации об 5спечивает хранение кода модификации - кода идентификации ветви схождени .
Подключение первого дешифратора к элементу ИЛИ, а также его подключение к йторому входу блока элементов И позвол ет определить необходимую микрокоманду перед точкой схождени  и разрешает формирование кода модификации.
Подключение первого выхода регистра микрокоманд к первому входу блоков элементов И, а его выхода к информационному входу регистра идентификации обеспечивает формирование кода, модификации.
li
Подключение выхода регистра идентификации к четвертому входу блока сравнени  микрокоманд позвол ет осуществить передачу кода модификации, а подключение выхода блока сравнени  с установочным входом регистра идентификации позвол ет установить этот регистр в нуль.
Таким образом, введение дешифратора , блок элементов И, регистра идентификации и элемента ШШ позвол ет снизить избыточность е)лока пам ти путем ьюдификации контрольных микрокоманд кодом - идентификатором сход щейс  ветви последующего их сравнени  c контрольным кодом.
На чертеже изображена функциональна  схема предлагаемого микропрограммного устройства с контролем переходов.
Предлагаемое устройство содержит регистр 1 адреса, блок 2 пам ти, регистр 3 микрокоманд с пол ми:
3 - адресным, 3 - операционным,Зт ,-метки, 3 - логических условий, первый дешифратор 4, элемент ИЛИ 5, блок б элементов И, регистр 7 идентификации , блок 8 управлени  переходами , содержащий группу элементов И 9, элемент ИЛИ 10, сдвигающий регистр 11, блок 12 сравнени  микрокоманд, содержащий второй 13 и первый 14 сумматоры по модулю два, элемент И 15.
. Блок сравнени  микрокоманд 12
модифицирует кодом - идентификатором контрольную микрокоманду в сумматоре 13 и сравнивает эту микрокоманду с контрольным кодом на сумматоре 14
по модулю два. Результат сравнени  при разрешающем сигнале с регистра 3 микрокоманд передаетс  через элемент И 15 на выход.
В блоке 8 управлени  переходами
формируетс  значение провер емых логических условий, которые поступают на вход блока, и через группу элементов И 9 и элемент ИЛИ 10 доопредел ют адрес микрокоманды, записанной в регистре 1 адреса. Кроме того, значени  логических условий поступают в сдвигающий регистр 11, где формируют контрольный код, который затем передаетс  дл  сравнени  с контрольной микрокомандой.
Регистр 1 адреса хранит адрес микрокоманды , записаннрй в блок 2 пам ти )- с помощью которой выбираетс  ..очередна  микрокоманда из регистра 3 микрокоманды.
Регистр 3 микрокоманд хранит очередную микрокоманду.
Первый дешифратор 4 и элемент ИЛИ 5
идентифицирует требуемые микрокоманды перед точкой схождени , содержаЩие код идентификатор-ветви.схождени .
Блок элементов И б служит дл  передачи кода - идентификатора в ре- . гистр 7 идентификации, в котором и
хранитс  код модификации.
Предлагаемое устройство работает , следующим образом.
По адресу, записанному в регистре 1 адреса, из блока 2 пам ти поступает на регистр 3 микрокоманд очередна  микрокоманда. Адресна  часть считанной микрокоманды из регистра 3 микрокоманд передаетс  в регистр 1 адреса. Если считанна  микрокоманда
 вл етс  микрокомандой ветвлени ,
то значение соответствующего логического услови  из блока 8 управлени  переходами передаетс  на первый информационный вход регистра 1 адреса,
где модифицируютс  определенные разр ды адреса следующей микрокоманды. Значение опрашиваемого логического услови  (.единица или нуль) поступает на информационный вход сдвигающего регистра 11. При этом одновременно со сдвигом производитс  запись значени  логического услови  в первый разр д сдвигающего регистра 11. Если считанна  микрокоманда не  вл етс  микрокомандой ветвлени  то с выхода блока 8 управлени  переходами на регистр 1 адреса и сдвигающий регистр 11 никакой информации не передаетс . При этом в регистре 11 сдвига производитс  сдвиг информации с записью нул  в первый разр д. Если считана контрольна  микрокоманда, не  вл юща с  последней перед точкой схождени , то блок 12 сравнени  микрокоманд производит сравнение контрольного кода, записанного в регистре 3 микрокоманд , с содержимым сдвигающего регистра 11. Если считана микрокоманда , содержаща  код-идентификатор ветви схождени , на выходе элемента ИЛИ по вл етс  сигнал, по которому блок элементов И 6, записывает в регистр идентификации схождени  ветвей 7 этот код. Код-идентифике1тор модифицирует контрольный код в блоке 12 сравнени  микрокоманд, который поступает туда при считывании контрольной микрокоманды. Затем этот модифицированный контрольный код сравниваетс  с содержимым сдвигающего регистра 11.
Если при выполнении микропрогреилмы от предыдущей контрольной микро-. .команды все переходы были произведены верно, то на выходе блока 12 сравнени  по витс  сигнал. Совпадение информации в сдвигающем регистре 11 и модифицированного контрольного кода свидетельствует об отсутствии ошибки. Сигнал отсутстви  ошибки с выхода блока 12 сравнени  поступает на установочные входы регистра 7 идентификации ветви схождени  и регистра 11 сдвига и устанавливаетих в нуль.
После этого производитс  считыва-. ние очередной микрокоманды и сдвигающий регистр 11 заполн етс  контрольной информацией в соответствии с выполн емыми микрокомандами.
Если при выголнении какого-либо участка будет осуществлен неправильный переход, то эта ошибка обнаружитс  при считывании контрольного кода в конце участка, так как содержимое сдвигающего регистра 11 не совпадает со считанным контрольным кодом.

Claims (1)

1. Авторское свидетельство СССР 711573, кл. G06 F 9/14,1980 (прототип ) .
SU813286938A 1981-03-16 1981-03-16 Микропрограммное устройство с контролем переходов SU972508A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813286938A SU972508A2 (ru) 1981-03-16 1981-03-16 Микропрограммное устройство с контролем переходов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813286938A SU972508A2 (ru) 1981-03-16 1981-03-16 Микропрограммное устройство с контролем переходов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU711573 Addition

Publications (1)

Publication Number Publication Date
SU972508A2 true SU972508A2 (ru) 1982-11-07

Family

ID=20957569

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813286938A SU972508A2 (ru) 1981-03-16 1981-03-16 Микропрограммное устройство с контролем переходов

Country Status (1)

Country Link
SU (1) SU972508A2 (ru)

Similar Documents

Publication Publication Date Title
US3573728A (en) Memory with error correction for partial store operation
US4084236A (en) Error detection and correction capability for a memory system
US3940745A (en) Data processing unit having a plurality of hardware circuits for processing data at different priority levels
KR880000298B1 (ko) 멀티워어드 메모리 데이타 스토리지 및 어드레싱 기법및 장치
EP0155211A2 (en) System for by-pass control in pipeline operation of computer
CN103473088A (zh) 一种单片机在线升级方法和系统
KR20120027311A (ko) 주변장치 컴포넌트 상호접속 (pci) 익스프레스 네트워크에서 손실되고 고장난 기입된 기록 패킷 검출
US4204634A (en) Storing partial words in memory
US4633390A (en) Microprogram control system
US4918695A (en) Failure detection for partial write operations for memories
JPS6220578B2 (ru)
SU972508A2 (ru) Микропрограммное устройство с контролем переходов
US3218612A (en) Data transfer system
US3430202A (en) Data processor utilizing combined order instructions
SU826329A1 (ru) Устройство для сопряжения оперативной памяти с устройством управления памятью мультипроцессорной вычислительной машины
RU2758065C1 (ru) Отказоустойчивый процессор с коррекцией ошибок в байте информации
RU204690U1 (ru) Отказоустойчивый процессор с коррекцией ошибок в двух байтах информации
SU985787A1 (ru) Микропрограммное устройство управлени с контролем переходов
SU1269145A1 (ru) Микропроцессорное вычислительное устройство
SU830386A1 (ru) Микропрограммное устройствоупРАВлЕНи
US5768299A (en) Derived generation system for parity bits with bi-directional, crossed-fields utilizing stored flip-bit feature
SU682890A1 (ru) Процессор св зи
SU1091160A1 (ru) Микропрограммное устройство управлени
JPS589975B2 (ja) パリテイ・ビツト充足装置
SU881749A1 (ru) Микропрограммное устройство управлени