SU949557A1 - Устройство дл контрол электрических параметров электронных схем - Google Patents

Устройство дл контрол электрических параметров электронных схем Download PDF

Info

Publication number
SU949557A1
SU949557A1 SU803228350A SU3228350A SU949557A1 SU 949557 A1 SU949557 A1 SU 949557A1 SU 803228350 A SU803228350 A SU 803228350A SU 3228350 A SU3228350 A SU 3228350A SU 949557 A1 SU949557 A1 SU 949557A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
control
outputs
shift register
unit
Prior art date
Application number
SU803228350A
Other languages
English (en)
Inventor
Виталий Григорьевич Левон
Юрий Николаевич Самарцев
Original Assignee
Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority to SU803228350A priority Critical patent/SU949557A1/ru
Application granted granted Critical
Publication of SU949557A1 publication Critical patent/SU949557A1/ru

Links

Landscapes

  • Control By Computers (AREA)

Description

Изобретение относитс  к электроизмерительной технике и может быть использовано при создании устройств дл  контрол  параметров электронных -схем, включа  полупроводниковые и гибридные интегральные схемы.
Известно устройство дл  автоматического контрол  параметров электронных схем, содержащее управл ющую вычислительную машину, устройство согласовани , измерительные блоки, коммутационную матрицу и рабочие посты дл  подключени  объектов контрол  .Недостатком этого устройства  вл ютс  ограниченные функциональные возможности вследствие ограниченного объема пам ти запоминающих устройств.
Наиболее близким к изобретению по технической сущности  вл етс  устройство , содержащее m контрольных установок и п вычислительных машин,.соединенных посредством В адресных н k информационных шин через коммутатор, включающий m-n(k+ Е) ключей, управл ющие входы которых соединены с соответствующими выходами первой группы блока сканировани , выходы второй группы которого соединены с .соответствующими входами второй группы п-разр дного сдвигающего регистра,
лоды первой группы которого соединены с соответствующими выходами вычислительных машин, т-разр дный сдвигающий регистр, входы первой группы которого соединены с выходами -соответствующих контрольных установок, а входы второй группы - с соответствующими выходами третьей группы блока сканировани , выходам четвертой груп10 пы которого соединены с соответствующими входами блока прерывани  программ , выходы которого соединены с : входами соответствую1:9их вычислительных машин, регистры признаков, входы
15 и выходы -которых соединены с соответствующими информационными щинами, и дешифраторы, входы которых соединены о соответствующими адресными шина - ми, а выходы г с входами сс ответствующих регистров признаков ГЗЗНедостатками известного устройства  вл ютс  низка  точность контрол  и ограниченные функциональные возможности .
25
Цель изобретени  - повышение точности и расширение функциональных возможностей контрол .

Claims (2)

  1. Дл  достижени  этой цели устройство дл  контрол  электрических па30 раметров электронных схем, содержащее m контрольных установок и п вычислительных машин, соединенных посредством Е адресных и k информационных шин через коммутатор, включающий m.n(k+ F) ключей, управл ющие входы которых соединены с соответствующими выходами первой группы блока сканировани , выходы второй группы которого соединены с соответствующими входами второй группы п-разр дног сдвигающего регистра, входы первой группы которого соединены с соответствующими выходами вычислительной машины, т-разр дный: сдвигающий ре гистр , входы первой группы которого соединены с выходами соответствующих контрольных установок, а входы второй группы - с соответствующими выходами третьей группы блока сканировани , выход четвертой группы которо го соединены с соответствующими входами блока прерывани  программ, выходы которого соединены с входами со ответствующих вычислительных машин регистры признаков, входы и выходы которых соединены с соответствующими информационными шинами, и дешифраторы , входы которых соединены с соответствующими адресными шинами, а выходы - с входами соответствующих регистров признаков, снабжено двум  ло . гическими умножител ми, сдвиговым ре гистром, генератором тактовых импуль сов, счетчиком, управл ющим вычислительным блоком и преобразователем кодов, при этом входы первого логического умножител  соединены с выхо дами соответственно преобразовател  кодов и сдвигового регистра, входы которого соединены с выходами соответственно генератора тактовых импульсов и т-разр дного сдвигающего регистра, входы второго логического умножител  соединены с выходами соот ветственно п-разр дного сдвигающего регистра и управл ющего вычислительного блока, выходы логических умножи телей соединены с соответствующими входами блока сканировани , вход счетчика соединен с выходом генера- тора тактовых импульсов,а его выходы - соответственно с входами управл ющего вычислительного блока,.преобразовател  кодов, и вычислительных машин. На чертеже представлена структурна  электрическа  схема устройства. Устройство m контрольных установок (1-.1) - (1-т) , п вычисленных машин (2-1)-(2-п), коммутатор 3, включающий m-n/k-f Е) ключей (4-1)-, (4-т .п -(k + I) , Е адресных шин (5i) (5-E),k информационных шин (6-1) (6-k), блок 7 сканировани , п-разр д ный сдвигающий регистр 8, т-разр дны сдвигающий регистр 9, блок 10 прерывани  программ, регистры (11-1) (11-т) при наков, дешифраторы (12-1) (12-т), логические умножители 13 и 14, сдвиговый регистр 15, преобразователь 16 кодов, генератор 17 тактовых импульсов, счетчик 18 и управл ющий вычислительный блок 19. Устройство работает следующим образом . Пусть в исходном состо нии в запоминающие устройства вычислительных машин (2-1) - (2-п) записана программа работы, содержаща  программы контрол  изделий, причем число программных единиц, записанных в запоминающие устройства , может быть неодинаково у различных .вычислительных машин и ни одна из вычислительных машин не подключена к соответствующим контрольным установкам (1-1) - (1-т) . Регистры 8,9,(ll-l)-(ll-m) и 15 установлены В исходное состо ние. Единичное состо ние триггеров регистра 9 свидетельствует о наличии свободных контрольных установок (1-1)-(1-т), а ре гистра 8 - свободных дл  обслужива вычислительных машин (2-l)-{2-n),i В управл ющем вычислительном блоке 19 записана информаци  о том, какие вычислительные машины (2-1)-(2-п) могут .обслуживать каждую из контрольных установок (1-1)-(l-m), Состо ние сдвигового регистра 15 копирует в процессе работы состо ние т-разр дного регистра 9, Начинает работу генератор 17 тактовых импульсов. Тактовые импульсы поступают на сдвиговый регистр 15, и на его выходе.по вл етс  информаци  (в виде логического нул  или логической (здиницы) о зан тости контрольных установок. Одновременно тактовые импульсы проход т на счетчик 18, на выходах которого формируетс  код номера контрольной установки (1-1) (1-т), поступающий на преобразователь 16 кода и в управл ющий вычислительны блок 19. Преобразователь 16 кода преобразует код номера контрольной установки (1-1)-(1-т) в параллельный позиционный код. В зависимости от кода номера контрольной установки управл ющий вычислительный блок 19 формирует п-разр дный управл ющий код. В логическом умножителе 14 происходит поразр дное умножение кодов сдвигающего регистра 8 и управл ющего вычислительного блока 19. Непрерывно работающий блок 7 сканировани  дешифрует коды, поступающие с логических умножителей 13 и 14, и подключает при помощи ключей (4-1)-(4-тП. (kt В)) вычислительные машины (2-1)-(2-п) к данной контрольной установке (1-1)tl-m ) и одновременно устанавливает в нулевое состо ние регистрь 8 и 9. Сигналы блока 7 сканировани  поступают через блок 10 на вход прерывани соответствующей вычислительной машины (2-1)-(2-п). По сигналу прерывани  и в соответствии с номером контрольной установки (1-1)-(1-т) вычислительна  машина осуществл ет ввод программы контрол . Аналогично проис ходит процесс подключени  дл  других вычислительных машин и контрольных установок. После ввода командной и информационной частей программы начинаетс  выполнение программы контрол  установками (1-1)-(1-т). По окончании ввода программы контрол  вычислитель ные машины (2-1)-(2-п) вьщают сигналы , которые устанавливают регистр 8 в единичное состо ние. Кроме того, последн   перед прерыванием команда программы контрол  раоиифровываетс  дешифратором (12-1)-(12-т) и подготавливает к приему регистр (ll-l)-(l-m) признаков. В регистрах (11-1)-(11-т) записываетс  последнее перед прерыванием информационное слово - относительный (относительно начала программа контрол ) адрес  чейки пам ти, с которого должно быть продолжено после прерывани  дальнейшее выполнение проrpat ®ffit . По окончании выполнени  программы контрол  установки (l-l)-(l-in) выдарт сигнал окончани  работы. Этот сиг нал поступает на регистр 9, устанавлива  его в единичное состо ние. Подключение освободившейс  контрольной установки происходит описанным способом. После подключени  и этбй установки к вычислительной машине (2-1)-(2-п) последн   первой командои через дешифратор (12-1)-(12-т) опросит регистр (11-1)-(11-т) призна koB, хран щий относительный адрес, расшифрует его и в зависимости от номера контрольной установки (1-1) (1-т), определит начальный адрес последующей части программы контрол  после чего перейдет к ее выполнению. Аналогично работают и остальные контрольнне установки. Формула изобретени  Устройство дл  контрол  электрических параметров электронных схем, содержащее т контрольных установок и О вычислительных машин, соединенных посредством Е адресных и Ч информационных шин через коммутатор, включающий т- п{ К +8 ключей, управл ющие входы которых соединены с соответствующими выходами первой группы блока сканировани , выходы второй группы которого соединены с соответствующими входами второй группы и -разр дного сдвигающего регистра, входы первой группы которого соединены с соответствующими выходами вычислительных машин, m -разр дный сдвигающий регистр, входы первой группы которого соединены с выходами соответствующих контрольных установок, а входда второй группы - с соответствующими выходами третьей группы блока сканировани , выходы четвертой группы которого соединены с соответствующими входами блока прерывани  программ, выходы которого соединены с входами соответствующих вычислительных машин, регистры признаков, входы и выходы ко|торых соединены с соответствующими информационными шинами, и дешифраторы , входы которых соединены с соответствукицими адресными шинами, а выходы - с входами соответствующих регистров признаков, отличающеес  тем, что,с целью повышени  точности и расширени  функцио нальных возможностей контрол , оно снабжено двум  логическими умножител ми , сдвиговым регистром, генератором тактовых импульсов, счетчиком, управл ющим вычислительным блоком и преобразователем кодов, при этом входы первого логического умножител  соединены с выходами соответственно преобразовател  кодов и сдвигового регистра, входы которого соединены с выходами соответственно генератора тактовых импульсов иго-разр дного сдвигающего регистра, входы второго логического умножител  соеДинены с выходами соответственно п -разр дного сдвигающего регистра и управл ющего вычислительного блока, выходы логических умножителей соединены с соответствующими входами блока сканировани , вход счетчика соединен с выходом генератора тактовых импульсов, а его выходы - соответственно с входами управл ющего вычислительного .блока, преобразовател  кодов и вычислительных машин. Источники илформации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР 382095, кл. G .01 R 31/28, 1969.
  2. 2. Авторское свидетельство СССР №471560, кл. G 01 R31/28, 1976.
SU803228350A 1980-12-30 1980-12-30 Устройство дл контрол электрических параметров электронных схем SU949557A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803228350A SU949557A1 (ru) 1980-12-30 1980-12-30 Устройство дл контрол электрических параметров электронных схем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803228350A SU949557A1 (ru) 1980-12-30 1980-12-30 Устройство дл контрол электрических параметров электронных схем

Publications (1)

Publication Number Publication Date
SU949557A1 true SU949557A1 (ru) 1982-08-07

Family

ID=20935828

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803228350A SU949557A1 (ru) 1980-12-30 1980-12-30 Устройство дл контрол электрических параметров электронных схем

Country Status (1)

Country Link
SU (1) SU949557A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2702129C1 (ru) * 2018-07-26 2019-10-04 федеральное государственное казенное военное образовательное учреждение высшего образования "Военная академия связи имени Маршала Советского Союза С.М. Буденного" Министерства обороны Российской Федерации Устройство комплексного контроля технического состояния радиоэлектронного оборудования

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2702129C1 (ru) * 2018-07-26 2019-10-04 федеральное государственное казенное военное образовательное учреждение высшего образования "Военная академия связи имени Маршала Советского Союза С.М. Буденного" Министерства обороны Российской Федерации Устройство комплексного контроля технического состояния радиоэлектронного оборудования

Similar Documents

Publication Publication Date Title
US4484302A (en) Single screen display system with multiple virtual display having prioritized service programs and dedicated memory stacks
US3395400A (en) Serial to parallel data converter
SU949557A1 (ru) Устройство дл контрол электрических параметров электронных схем
GB1070423A (en) Improvements in or relating to variable word length data processing apparatus
US3652988A (en) Logical system detectable of fault of any logical element therein
US3388384A (en) Zero suppression circuit
US3056108A (en) Error check circuit
US3522587A (en) Line switching apparatus
EP0187758A1 (en) Counting apparatus having independent subcounters
SU783802A1 (ru) Устройство дл контрол проводного монтажа
US3017096A (en) Decoding device utilizing a delay line
SU561966A1 (ru) Вычислительна система дл обработки чисел и многомерных векторов
SU1501019A2 (ru) Генератор функций Уолша
SU1034029A2 (ru) Устройство дл обмена информацией между цифровой вычислительной машиной и терминалами
SU1078424A1 (ru) Преобразователь последовательного комбинированного кода в параллельный двоичный код
SU1285471A1 (ru) Устройство управлени контролем
SU877542A1 (ru) Устройство прерывани
SU744575A1 (ru) Устройство дл прерывани программ
SU932519A1 (ru) Устройство дл считывани графической информации
SU828196A1 (ru) Устройство дл формировани фотоизобра-жЕНий
SU1633392A1 (ru) Последовательный сумматор
SU1113802A1 (ru) Микропрограммное устройство управлени
SU596960A1 (ru) Устройство дл автоматической проверки монтажных соединений
JP2948340B2 (ja) 命令処理装置
SU463109A1 (ru) Устройство дл ввода информации