SU947966A1 - Programme-controlled switching device - Google Patents

Programme-controlled switching device Download PDF

Info

Publication number
SU947966A1
SU947966A1 SU802961328A SU2961328A SU947966A1 SU 947966 A1 SU947966 A1 SU 947966A1 SU 802961328 A SU802961328 A SU 802961328A SU 2961328 A SU2961328 A SU 2961328A SU 947966 A1 SU947966 A1 SU 947966A1
Authority
SU
USSR - Soviet Union
Prior art keywords
bus
output
input
block
program
Prior art date
Application number
SU802961328A
Other languages
Russian (ru)
Inventor
Юрий Николаевич Торопкин
Original Assignee
Предприятие П/Я М-5539
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5539 filed Critical Предприятие П/Я М-5539
Priority to SU802961328A priority Critical patent/SU947966A1/en
Application granted granted Critical
Publication of SU947966A1 publication Critical patent/SU947966A1/en

Links

Landscapes

  • Control By Computers (AREA)

Description

Изобретение относитс  к автоматике и измерительной информационной технике, предназначено дл  коммутации и преобразовани  аналоговых сигналов в числовой эквивалент дл  последующей записи на цифровой регистратор и может быть применено как внешнее устройство измерительных информационных систем и управл ющих вычислительных комплексов.The invention relates to automation and measuring information technology, is intended for switching and converting analog signals into a numerical equivalent for subsequent recording on a digital recorder and can be used as an external device of measuring information systems and control computing systems.

Известен многоканальный коммутатор, содержащий входные элементы/ счетчик, дешифратор, формирователи интервалов и выходные ключи С11.Known multi-channel switch containing input elements / counter, decoder, interval formers and output keys C11.

Недостатки этого устройства - невысокое быстродействие и невозможность обнаружени  ошибок, св занных с потерей информации.Наиболее близким к предлагаемому устройству  вл етс  многоканальный коммутатор, содержащий датчики, соединенные через ключевые элементы с аналого-цифроным преобразователем, а также распределитель, генератор и устройство задержки 2}.The disadvantages of this device are low speed and the inability to detect errors associated with information loss. The closest to the proposed device is a multi-channel switch containing sensors connected through key elements with an analog-to-digital converter, as well as a distributor, generator and delay device 2} .

Недостатками известного устройства также  вл ютс  невысокое быстродействие и невозможность обнаружени  сбоев в работе, что снижает его надежность .The disadvantages of the known device are also low speed and the inability to detect malfunctions, which reduces its reliability.

Цель изобретени  - повышение быстродействи  и надежности работы. Дл  достижени  указанной цели в коммутирующее устройство с программным управлением, содержащее датчики, подключенные через ко Ф1утатор к аналого-цифровому преобразователю, введены буферный регистр, элемент ИЛИ, .блок запоминани  и блоки программно10 временного управлени , причем входы запуска первого, второго и третьего блоков программно-Брошенного управлени  соединены соответственно с шиной запуска, с выходом запроса пер15 вого блока программно-временного управлени  и через элемент ИЛИ с выходом запроса второго блока программно-временного управлени ; входы разблокировки упом нутых бло20 ков подключены соответственно к выходу квитировани  второго блока, к выходу квитировани  третьего блока и к первой шине готовности, выходы управлени  соединены соответст25 венно с управл ющим входом коммутатора , управл ющим входом аналого-цифрового преобразовател  и входом записи буферного регистра} выходы сигнализации подключены соответственно к ши30 не сигнализации запуска коммутатора. к шине сигнализации запуска аналого цифрового преобразовател  и входу запуска блока запоминани , вход раз блокировки которого соединен с перв шиной готовности и входом считывани  буферного регистра, при этом информа ционные входы последнего подключены к выходам аналого-цифрового преобра зовател , а выходы соединены с выходными шинами устройства, кроме того ,- выход квитировани  первого блока программно-временного управлени  подключен к второй шине готовности, а выход запроса третьего блока соединен с шиной запроса, причем выход блока запоминани  подключен к другому входу элемента ИЛИ, а входы начальной уста новки всех блоков про аммно-временного управлени  и блока запоминани  соединены с шиной установки устройства. На чертеже представлена функциональна  схема коммутирующего устройства с программным управлением. Устройство содержит датчики 1, подключенные ерез коммутатор 2 к аналого-цифровому преобразователю 3, выходы которого через буферный регистр 4 соединены с выходнь№1и шинами 5, блок 6 запоминани  запроса, блоки 7-9 программно-временного управлени , шину 10 установки, шину 11 запуска устройства, элемент ИЛИ 12, шину 13 готовности, шину 14 сигнализации запуска коммутатора 2, шину 15 сигнализации запуска аналогоцифрового преобразовател  3, шину 16 готовности и шину 17 запроса. Устройство работает следующим образом. Сигнал начальной установки, поступающей по шине 10 при включении устройства, устанавливает в исход ное состо ние блоки 7-9, програмно-временногО управлени  и блок 6 запоминани  запросов. Сигнал запуска устройства с шины 11 запускает блок 7 программновременного управлени , который выдает сигнал управлени  на включение заданного канала кo lмyтaтopa 2 и через некоторое врем , определ емое временем переходных процессов в коммутаторе 2, выдает также сигнал запроса на проведение очередной операции в устройстве. Через врем , определ емое временем переходных процессов в блоке 7, выдаетс  сигна квитировани  на шину 16 готовности устройства и блокируетс  .цепь внешнего запуска блока 7. Если до разблокировки блока 7 по вл етс  новый сигнал запуска с шины 11, то он вос принимаетс  как ошибочный (преждевременный ) и поступает через блок 7 на шину.14 сигнализации ошибочного запуска коммутатора. В этом случае с выходов блока 7 не выдаетс  больш ни одного сигнала, кроме сигнала ошибочного запуска. При нормально прошедшем запуске блока 7 сигнал запроса с его выхода поступает на вход запуска блока 8 управлени , с выхода управлени  которого запускаетс  рабочий цикл, аналого-цифрового преобразовател  ЗТвыборка входного сигнала в заданный момент времени, преобразование его в числовой эквивалент и хранение этого числа. После этого цикла выдаетс  сигнал запроса с блока 8 на проведение следующих операций в устройстве . Если сигнал блока 8прин т безошибочно (блок 8 не блокирован, то последний самоблокируетс  по сигналу его запуска до подачи сигнала разблокировки и выдает сигнал квитировани  который разблокирует блок 7, разреша  тем самым прин ть очередной сигнал запуска устройства по шине 11. Если сигнал запуска блока 8 приходит в момент, когда он еще отрабатывает сигнал предыдущего запуска этого блока, вырабатываетсл только сигнал ошибочного запуска аналогоцифрового преобразовател  3 на шину 15. При нормальной работе сигнал запроса с выхода блока 8 через элемент ИЛИ 12 поступа.ет на вход запуска аналогичного блока 9 программного управлени , сигналом с выхода управлени  которого число с аналого-цифрового преобразовател  3 переписываетс  на буферный регистр 4 и подаетс  сигнал запроса на шину 17. При по влении на шине 13 ответного сигнала готовности прин ть дан-, ные производитс  перепись числа с буферного регистра 4 на выходные шины 5 и разблокировка блока 9. В обычном режиме работы сигнал запуска блока 9 дает сигнал квитировани  с выхода этого блока, разблокирующий блок S программно-временного управлени , позвол   начать новый цикл преобразовани  аналогового сигнала в числовой эквивалент. Если сигнал повторного запуска блока 9 поступает до прихода сигнала готовности по шине 13, блок 9 еще не разблокирован и на его выходе по вл етс  только сигнал преждевременного запуска, поступающий на вход запуска блока 6 запоминани , который самоблокируетс  по этому сигналу. Числовой эквивалент последнего преобразовани  при этом хранитс  в регистре аналого-цифрового преобразовател  3. По приходу сигнала готовности с шины 13 происходит перепись результата предпоследнего преобразовани  с буферного регистра 4 на выходные шины 5; разблокировка блока ,6 запоминани  и блока 9 программновременного управлени , а также выраThe purpose of the invention is to increase the speed and reliability of operation. To achieve this goal, a buffer register, an OR element, a memory unit and time management software blocks are entered into a program-controlled switching device containing sensors connected to an analog-to-digital converter through the F1-converter; moreover, the start inputs of the first, second and third blocks are programmed. The abandoned control is connected respectively to the launch bus, with the output of the request for the first block of the program-time control and through the OR element with the output of the request for the second block of the software and time routine management; the unlock inputs of the above blocks are connected respectively to the output of the second unit, to the output of the third unit and to the first readiness bus, the control outputs are connected respectively to the control input of the switch, the control input of the buffer register} outputs Signaling is connected respectively to the switch 30 of the switch start alarm. Analog digital converter start signaling bus and a storage unit start input, the blocking input of which is connected to the first readiness bus and the read input of the buffer register, while the information inputs of the latter are connected to the outputs of the analog-digital converter, and the outputs are connected to the output buses of the device in addition, the handshake output of the first block of time and software control is connected to the second readiness bus, and the request output of the third block is connected to the request bus, and the output block storage connected to the other input of the OR gate, and inputs the initial mouth Novki all blocks ammno pro-time control and storage unit are connected to the installation bus device. The drawing shows a functional diagram of the switching device with program control. The device contains sensors 1, connected via switch 2 to analog-to-digital converter 3, the outputs of which are connected via buffer register 4 to output No. 1 and buses 5, request-storing unit 6, blocks 7–9 of program-time control, installation bus 10, bus 11 start the device, the element OR 12, bus 13 ready, bus 14 alarm start switch 2, bus 15 alarm start analog-digital converter 3, bus 16 ready and bus 17 request. The device works as follows. The initial setup signal received via bus 10 when the device is turned on, sets in the initial state blocks 7–9, program-time control, and block 6 for storing queries. The start signal of the device from bus 11 starts the program 7 program of the time control, which generates a control signal for switching on the specified channel to the controller 2 and after some time determined by the transient time in the switch 2, also issues a request for the next operation in the device. After a time determined by the transient time in block 7, an acknowledgment signal is issued to the device readiness bus 16 and the external trigger circuit of block 7 is blocked. If a new start signal from bus 11 appears before unlocking block 7, it is considered as erroneous (premature) and goes through block 7 to the bus 14 for signaling the erroneous start of the switch. In this case, more than a single signal is output from the outputs of block 7, except for an erroneous trigger signal. When the block 7 starts normally, the request signal from its output goes to the start input of the control block 8, from the control output of which the working cycle is started, the A / D converter selects the input signal at a given moment of time, converts it into a numerical equivalent and stores this number. After this cycle, a request signal is issued from block 8 to perform the following operations in the device. If the signal of the 8prin unit is error-free (block 8 is not blocked, the latter blocks itself by the start signal before the release of the unlock signal and generates an acknowledgment signal that unlocks block 7, thereby allowing the next start signal of the device to be received via the bus 11. arrives at the moment when he is still processing the signal of the previous start of this block, only the signal of the erroneous launch of the analog-digital converter 3 to the bus 15 is generated. In normal operation, the request signal from the output of block 8 Without the OR element 12, the input to the start of the analogous software control unit 9, with the control output signal of which the number from the analog-digital converter 3 is written to the buffer register 4 and a request signal is sent to the bus 17. When a response signal appears on the bus 13 the data is copied from the buffer register 4 to the output bus 5 and the block 9 is unlocked. In normal operation, the block 9 start signal gives an acknowledgment signal from the output of this block, unblocking the block S Foot control, allows to start a new cycle of converting an analog signal into a numerical equivalent. If the restart signal of block 9 arrives before the ready signal arrives on bus 13, block 9 is not yet unlocked and only a premature start signal appears at its output, which is fed to the start input of block 6, which blocks itself by this signal. The numerical equivalent of the last conversion is stored in the register of the analog-digital converter 3. Upon the arrival of the ready signal from bus 13, the result of the penultimate conversion from the buffer register 4 to the output bus 5 is overwritten; unlocking of the block, 6 memories and block 9 of the program of simultaneous control, as well as

Claims (2)

Формула изобретенияClaim Коммутирующее устройство с прог- 45 раммным управлением, содержащее датчики, подключенные через коммутатор к аналого-цифровому преобразователю, отличающееся тем, что, с целью повышения быстро действия и надежности работы, в него введены буферный регистр, элемент ИЛИ, блок запоминания и блоки программно-временного управления, причем входы запуска первого, второго и третьего блоков программно-временного управления соединены соответственно с шиной запуска, с выходом запроса первого блока программно-временного управления и через элемент ИЛИ - с выходом запроса второго блока программно-времен.ного управления; входы разблокировки упомянутых блоков подключены соответственно к выходу квитирования второго блока, к выходу квитирования третьего блока и к первой шине готовности; выходы управления соединены соответственно с управляющим входом коммутатора, управляющим входом, аналого-цифрового преобразователя и входом записи буферного регистра; выходы сигнализации подключены соответственно к шине сигнализации запуска коммутатора, к шине сигнализации запуска аналого-цифрового преобразователя и входу запуска. блока запоминания, вход разблокировки которого соединен с первой шиной готовности и входом считывания буферного регистра, при этом информационные входы последнего подключены к выходам аналого-цифрового преобразователя, а выходы соединены с выходными шинами устройства, кроме того, выход квитирования первого блока программно-временного управления подключен к второй шине готовности, а выход запроса третьего блока соединен с шиной запроса, причем выход блока запоминания подключен к другому входу элемента ИЛИ, а входа начальной установки всех блоков программно-временного управления и блока запоминания соединены с шиной установки устройства.A programmable switching device containing sensors connected via a switch to an analog-to-digital converter, characterized in that, in order to increase the speed and reliability of operation, a buffer register, an OR element, a memory unit, and program blocks are introduced into it temporary control, and the start inputs of the first, second and third program-time control units are connected respectively to the start bus, with the request output of the first program-time control unit and through the IL element And - with the output of the request of the second block of program-time control; the unlocking inputs of the said blocks are connected respectively to the acknowledgment output of the second block, to the acknowledgment output of the third block and to the first ready bus; the control outputs are connected respectively to the control input of the switch, the control input, the analog-to-digital converter and the input of the buffer register record; the alarm outputs are connected respectively to the switch trigger alarm bus, to the trigger alarm bus of the analog-to-digital converter and the trigger input. a memory unit, the unlocking input of which is connected to the first readiness bus and the buffer register read input, while the information inputs of the latter are connected to the outputs of the analog-to-digital converter, and the outputs are connected to the output buses of the device, in addition, the acknowledgment output of the first program-time control unit is connected to the second readiness bus, and the request output of the third block is connected to the request bus, the output of the storage unit being connected to another input of the OR element, and the input of the initial setup all program-time control units and a storage unit are connected to the device installation bus. . Источники информации, принятые во внимание при экспертизе. Sources of information taken into account during the examination 1. Авторское свидетельство СССР № 610302, кл. Н 03 К 17/00, 17.06.76.1. USSR copyright certificate No. 610302, cl. H 03 K 17/00, 06/17/76. 2. Авторское свидетельство СССР № 615502, кл. Н 03 К 17/00, 12.03.76.2. Copyright certificate of the USSR No. 615502, cl. H 03 K 17/00, 12.03.76. ВНИИПИ Заказ 5668/78 Тираж 959 ПодписноеVNIIIPI Order 5668/78 Circulation 959 Subscription Филиал ППП Патент, г. Ужгород,ул.Проектная, 4Branch of PPP Patent, Uzhhorod, Project 4,
SU802961328A 1980-07-25 1980-07-25 Programme-controlled switching device SU947966A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802961328A SU947966A1 (en) 1980-07-25 1980-07-25 Programme-controlled switching device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802961328A SU947966A1 (en) 1980-07-25 1980-07-25 Programme-controlled switching device

Publications (1)

Publication Number Publication Date
SU947966A1 true SU947966A1 (en) 1982-07-30

Family

ID=20910141

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802961328A SU947966A1 (en) 1980-07-25 1980-07-25 Programme-controlled switching device

Country Status (1)

Country Link
SU (1) SU947966A1 (en)

Similar Documents

Publication Publication Date Title
SU947966A1 (en) Programme-controlled switching device
SU1481824A1 (en) Signalling unit
SU526882A1 (en) Device for entering information about object parameters into an electronic computer
SU809215A1 (en) Device for polling and analog data gathering in a network electric model
JP2888654B2 (en) Data input control method
SU714385A1 (en) Device for control of information input-output
RU1807487C (en) Device for correcting errors in computational process
SU1520531A1 (en) Device for interfacing computer with users
SU1381593A1 (en) Device for writing data to prom
SU1410033A1 (en) Logical analyzer
SU1550518A1 (en) Device for servicing iquiries
SU1322297A1 (en) Information output device
SU869052A1 (en) Device for monitoring pulse train
SU1177817A1 (en) Device for debugging programs
SU1654855A2 (en) Adaptive commutator of telemetering system
SU1193727A1 (en) Storage
SU1424000A1 (en) Data input device
SU1659988A2 (en) Parameters checker
SU1656553A1 (en) Amplitude analyzer
SU1753474A1 (en) Device for control of microprocessor system
SU476523A1 (en) Device for generating impulses in electrical control systems
SU696454A1 (en) Asynchronous control device
SU1721587A1 (en) Logical concurrent programmable controller
SU1564649A1 (en) Multichannel device for registering analog and digital signals
SU1179348A1 (en) Device for automatic checking of units