SU947851A1 - Universal logic module - Google Patents

Universal logic module Download PDF

Info

Publication number
SU947851A1
SU947851A1 SU803226125A SU3226125A SU947851A1 SU 947851 A1 SU947851 A1 SU 947851A1 SU 803226125 A SU803226125 A SU 803226125A SU 3226125 A SU3226125 A SU 3226125A SU 947851 A1 SU947851 A1 SU 947851A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
elements
group
information
module
Prior art date
Application number
SU803226125A
Other languages
Russian (ru)
Inventor
Александр Иванович Аспидов
Анатолий Васильевич Гурьянов
Валерий Дмитриевич Козюминский
Валентин Александрович Мищенко
Original Assignee
Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны filed Critical Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority to SU803226125A priority Critical patent/SU947851A1/en
Application granted granted Critical
Publication of SU947851A1 publication Critical patent/SU947851A1/en

Links

Landscapes

  • Multi Processors (AREA)

Description

элементов И первой группы соответственно , информационные входы модул  второй группы подключены к информационным входам элементов И второй группы соответственно, выходы которых подключены к входам элемента ИЛИ соответственно.elements And the first group, respectively, the information inputs of the module of the second group are connected to the information inputs of the elements AND the second group, respectively, the outputs of which are connected to the inputs of the element OR, respectively.

Кроме того, коммутатор содержит элементы И К ИЛИ, причем информационные входы элементов И подключены к информационным входам коммутатора соответственно, управл ющие входы подключены к управл ющим входам коммутатора соответственно, выходы подключены к входам элемента ИЛИ соответственно, выход которого подключен к выходу коммутатора.In addition, the switchboard contains elements AND OR, the information inputs of the AND elements are connected to the information inputs of the switch, respectively, the control inputs are connected to the control inputs of the switch, respectively, the outputs are connected to the inputs of the OR element, respectively, whose output is connected to the switch output.

На чертеже показана схема универсального логического модул  дл  .The drawing shows a diagram of a universal logic module for.

Схема включает информационные входы 1-8 элементов И 1-й группы, информационные входы 9-16 элементов И 2-й группы, управл ющие входы 17-32, элементы И 33-36 1-й группы , элементы И 37-40 2-й группы, элементы ИЛИ 41-45, элементы И 4661 , выход 62 устройства.The scheme includes informational inputs of 1–8 elements AND group 1, informational inputs of 9–16 elements AND group 2, control inputs 17–32, elements AND 33–36 of group 1, elements I 37–40 2- th group, elements OR 41-45, elements And 4661, output 62 of the device.

Элементы И 46, 50, 54, 58 и элемент ИЛИ 41 образуют коммутатор 63, информационные входы которого подключены к выходам элементов И 33-36 первой группы соответственно, а управл ющие входы - подключены к управл ющим входам 17-31 модул  соответственно , выход коммутатора 63 подключен к управл кадему входу элемента И 37 второй группы.Elements 46, 50, 54, 58 and element OR 41 form switch 63, whose information inputs are connected to the outputs of elements AND 33-36 of the first group, respectively, and the control inputs are connected to control inputs 17-31 of the module, respectively, switch output 63 is connected to the control unit input element And 37 of the second group.

Элементы И 47, 51, 55, 59 и элемент ИЛИ 42, элементы И 48, 52, 56, 60 и элемент ИЛИ 43, а также элементы И 49, 53, 57, 61 и элемент ИЛ 44 образуют коммутаторы 64, 65 и 66 соответственно, выходы которых подключены к управл ющим входам элементов И 38-40 второй группы соответственно .Elements AND 47, 51, 55, 59 and element OR 42, elements AND 48, 52, 56, 60 and element OR 43, as well as elements AND 49, 53, 57, 61 and element IL 44 form switches 64, 65 and 66 respectively, the outputs of which are connected to the control inputs of the elements And 38-40 of the second group, respectively.

Универсальный логический модуль работает следующим образом.Universal logic module works as follows.

На входы 1-8 универсального логического модул  подаютс  все на;;;; переменных XI и Х2- (Х1Х2, X1X Х1ХЗ, Х1Х2). На информационные входы 9-16 второй группы подаютс  все наборы второй половины переменных ХЗ и Х4 - {ХЗХ1, ХЗХ4, ХЗЙ, ХЗХ4) . Дл  того, чтобы реализовать необходимую функцию-, необходимо нужные наборы переменных XI и Х2 закоммутировать с помощью элементов и 46-61 путем подачи на них единичных сигналов с необходимыми наборами переменных ХЗ и Х4. На остальные управл ющие входы необходимо подать код To inputs 1-8 of the universal logic module, everything is fed to ;;;;; variables XI and X2- (X1X2, X1X X1HZ, X1X2). All sets of the second half of the variables X3 and X4 - {ХЗХ1, ХЗХ4, ХЗЙ, ХЗХ4) are fed to the information inputs 9-16 of the second group. In order to realize the necessary function, the necessary sets of variables XI and X2 are necessary to be commuted with the help of elements and 46-61 by applying to them single signals with the necessary sets of variables X3 and X4. The remaining control inputs must be code

Сложность предлагаемого универсального логического модул  меньше, чем у устройства-прототипа и оценивThe complexity of the proposed universal logic module is less than that of the prototype device and the estimated

ётс  по Квайну значени ми, указанными в табл.2.According to Quine, the values given in Table 2.

ТаблицаTable

Таким образом, предлагаемый универсальный логический модуль имеет значительно меньшую по сравнению с устройством-прототипом сложность, настроечный алфавит содержит только сигналы О и 1, что значительно упрощает его настройку и сокращает сложность коммутирующих систем, внедрение данного элемента в производство позволит значительно упростить реализацию многофункциональных автоматов, а также других устройств вычислительной техники, выполненных на его основе, алгоритм настройки очень прост, что позвол ет легко находить код настройки на заданную функцию. Все это обуславливает преимущества предлагаемого устройства.Thus, the proposed universal logic module has significantly less complexity compared to the device-prototype, the tuning alphabet contains only O and 1 signals, which greatly simplifies its configuration and reduces the complexity of switching systems, the introduction of this element into production will greatly simplify the implementation of multi-functional machines, as well as other computing devices based on it, the tuning algorithm is very simple, which makes it easy to find the tuning code a predetermined function. All this leads to the advantages of the proposed device.

Claims (2)

1. Универсальный логический модуль содержащий элементы И и ИЛИ, выход элемента ИЛИ подключен к выходу модул , отличающий с   тем, что с целью упрощени , он содержит коммутаторы , информационные входы которых подключены к выходам элементов И первой группы.соответственно, управл ющие входы подключены к управл ющим входам модул  соответственно, выходы подключены к управл ющим входгьм элементов И второй группы соответственно информационные входы первой группы модул  подключены к входам элементов И первой группы соответственно, информационные входы модул  второй группы1. A universal logic module containing the elements AND and OR, the output of the element OR is connected to the output of the module, which is different in order to simplify, it contains switches, the information inputs of which are connected to the outputs of the elements AND of the first group. Accordingly, the control inputs are connected to the control inputs of the module, respectively, the outputs are connected to the control input elements of the second group and the second group, respectively, the information inputs of the first group of the module are connected to the inputs of the elements of the first group, respectively, information nnye modulation inputs of the second group подключены к информационным входам элементов И второй группы соответственно выходы которыас подключены к входам элемента ИЛИ соответственно.connected to the information inputs of the elements And the second group, respectively, the outputs of which are connected to the inputs of the element OR, respectively. 2, Модуль поп,1, о т л и ч аю щ и и с   тем, что коммутатор содержит элементы И и ИЛИ, причем информационные входы элементов И подключены к информационным в содам коммутатора соответственно, управл ющие входы подключены к управл ющим входам коммутатора соответственно, выходы 12, Module pop, 1, about the t and the fact that the switchboard contains the elements AND and OR, and the information inputs of the elements AND are connected to the information in the soda of the switch, respectively, the control inputs are connected to the control inputs of the switch, respectively Outputs 1 подключены к входам элемента ИЛИ соответственно, выход которого под- i ключен к выходу коммутатора.connected to the inputs of the element OR, respectively, the output of which is connected to the output of the switch. Источники информации, прин тые во внимание при экспертизеSources of information taken into account in the examination 1.Малев В.А. Структурна  избыточность , в логических устройствах. М., Св зь, 1978, c;ii7, рис.2.4.1.Malev V.A. Structural redundancy, in logical devices. M., Sw., 1978, c; ii7, ris.2.4. 2.Якубайтис Э.Я. Универсальные логические элементы.- Автоматика2.Yakubaytis E.Y. Universal logic elements. - Automation и вычислительна  техника, г. Рига, 1973, 5, с. 2 (прототип). Iand computer technology, Riga, 1973, 5, p. 2 (prototype). I
SU803226125A 1980-10-08 1980-10-08 Universal logic module SU947851A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803226125A SU947851A1 (en) 1980-10-08 1980-10-08 Universal logic module

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803226125A SU947851A1 (en) 1980-10-08 1980-10-08 Universal logic module

Publications (1)

Publication Number Publication Date
SU947851A1 true SU947851A1 (en) 1982-07-30

Family

ID=20934977

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803226125A SU947851A1 (en) 1980-10-08 1980-10-08 Universal logic module

Country Status (1)

Country Link
SU (1) SU947851A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005106157A1 (en) * 2004-05-03 2005-11-10 Rocla Pty Ltd A building column

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005106157A1 (en) * 2004-05-03 2005-11-10 Rocla Pty Ltd A building column

Similar Documents

Publication Publication Date Title
SU1573458A2 (en) Addressing device
SU947851A1 (en) Universal logic module
EP0122016A3 (en) New and improved shifter circuit
EP0257490A3 (en) Keyboard input unit for a data processing facility
DE3774768D1 (en) INDUSTRIAL SEWING MACHINE.
KR910003485A (en) Data suppler
SU1264160A1 (en) Device for calculating sets of logic functions
AR241341A1 (en) Method and apparatus for transferring data between two data processing equipments each driven by an independent clock
SE7908640L (en) TIDSMULTIPLEXSTROMSTELLARKRETS
SU1509863A1 (en) Device for computing logical function systems
SU1575168A1 (en) Device for isolation of median of three numbers
SU771665A1 (en) Number comparing device
SU1193663A1 (en) Adder for compressed codes
SU733114A2 (en) Noise-proof coder
SU1264224A1 (en) Converter of composite non-binary balanced signals
SU888107A1 (en) Number train shaping device
SU903865A1 (en) Controllable arithmetic module
SU1499354A1 (en) Device for addressing memory units
SU559389A1 (en) Switching device
SU839059A1 (en) Logical redundancy device
SU1730620A1 (en) Multiinput single-digit adder
SU798808A1 (en) Homogeneous computing medium
SU710038A1 (en) Information output arrangement
SU798847A1 (en) Adaptive multichannel redundancy device
SU1730621A1 (en) Device for counting number of unities