SU559389A1 - Switching device - Google Patents

Switching device

Info

Publication number
SU559389A1
SU559389A1 SU2109246A SU2109246A SU559389A1 SU 559389 A1 SU559389 A1 SU 559389A1 SU 2109246 A SU2109246 A SU 2109246A SU 2109246 A SU2109246 A SU 2109246A SU 559389 A1 SU559389 A1 SU 559389A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
switching device
discharge
switch
Prior art date
Application number
SU2109246A
Other languages
Russian (ru)
Inventor
Николай Васильевич Степанов
Original Assignee
Ордена Ленина Институт Проблем Управления
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Проблем Управления filed Critical Ордена Ленина Институт Проблем Управления
Priority to SU2109246A priority Critical patent/SU559389A1/en
Application granted granted Critical
Publication of SU559389A1 publication Critical patent/SU559389A1/en

Links

Landscapes

  • Multi Processors (AREA)

Description

1one

Изобретение относитс  к области автоматики и вычислительной техники.The invention relates to the field of automation and computing.

Известны коммутирующие устройства с 1 f -разр дными входами и NA f -разр дными выходами, содержащие полный коммутатор l.Switching devices with 1 f-discharge inputs and NA f-discharge outputs are known, which contain a complete switch l.

Известно также коммутирующее устройство с К f -разр дными входами и М г разр дными выходами, содержащее полный коммутатор с К Г -разр дными входами И К Г -разр дными выходами, К ассоциативных запоминающих устройств и К линейных коммутаторов 2 .It is also known to have a switching device with K f -digit inputs and Mg-bit outputs, which contains a complete switch with KG -diametric inputs IKG -digit outputs, K associative memory devices and K linear switches 2.

К недостаткам известнь х устройств относитс  большой объем используемого оборудовани  и высока  сложность управлени .The disadvantages of limescale devices include the large amount of equipment used and the complexity of control.

Целью изобретени   вл етс  уменьшение объема используемого оборудовани  и упрощение управлени  коммутирующего устройства .The aim of the invention is to reduce the amount of equipment used and to simplify the control of the switching device.

Это достигаетс  тем, что в коммутирующем устройстве с К f -разр дными входами и М Р -разр дными выходами, где К М , содержащем полный .коммутатор с К -разр дными входами и К г -разр дными выходами, К ассоциативных запоминающих устройств и К линейных коммутаторов , h -разр дные входы коммутирующего устройства подключены ко входам соответствующих ассоциативных запоьтенающих устройств, выходы которых подключены к одноименным -разр дным входам полного коммутатора, Г -разр дные выходы которого подключены ко входам соответствующих линейных коммутаторов, а -разр дные выходы линейного коммута ,тора подключены к Y 1 .-разр дным выходам коммутирующего устройства.This is achieved by the fact that in a switching device with K f-discharge inputs and M P-discharge outputs, where K M containing a full switch with K-discharge inputs and K g-discharge outputs, K associative memory devices and To the linear switches, the h-discharge inputs of the switching device are connected to the inputs of the corresponding associative switching devices, the outputs of which are connected to the same-discharge inputs of the full switch, the G-discharge outputs of which are connected to the inputs of the corresponding linear x switches, and the discharge outputs of the linear switch, the torus are connected to the Y 1.-bit outputs of the switching device.

Функциональна  схема комкгутируюшего устройства представлена на чертеже и содержит следующие элементы: входы 1. коммутирующего устройства; ассоциативные запоминающие устройства 2; полный коммутатор 3; линейные коммутаторы 4; выходы 5 коммутирующего устройства.The functional diagram of the switching device is shown in the drawing and contains the following elements: 1. inputs of the switching device; associative memory devices 2; full switch 3; line switches 4; outputs 5 switching devices.

If -разр дные входы 1 коммутирующего устройства подключены ко входам соответствующ11х ассоциативных оапомннаюших уст9If -digit inputs 1 of the switching device are connected to the inputs of the corresponding 11x associative optical devices9

выходы которых подключены кwhose outputs are connected to

ропствswearing

Claims (2)

одноименным 1 -разс дным входам полного коммутатора 3, -разр дные выходы которого подключены ко входам соотбетствующих линейных коммутаторов 4, а h -разр дные выходы каждого линейного коммутатора 4подключены кМ/К Р -разр дным выходам 5коммутирующего устройства. Коммутирующее устройство-работает елецуюшим образом. Входна  информаци  содержит в своем коде номер выхода коммутирующего устройства , к которому ее необходимо скоммутировать . Поступающа  на входы 1 коммутирующего устройства информаци  накапливаетс  в ассоциативных запоминающих устройствах 2. За К тактов работы коммутирующего устройства полный коммутатор 3 поочередно подключает каждое ассоциативное устройство 2 к каждому из линейных коммутаторов 4, при этом ИЗ; рассматриваемого ассоциативного запоминающего устройст ва 2 выбираетс  информаци , котора  долж-ка быть скоммутирована с выходом 5 коммутирующего устройства, вход щим в группу выходов, подключенных к выходам линейного коммутатора 4, к которому в данный момент подключено рассматриваемое ассоциативное запоминающее устройство 2. После этого выбранна  информаци  коммутИру , етс  линейным коммутатором 4 с тем выI ходом коммутирующего устройства 5, код которого содержитс  во входной информации. Формула изобретени  Коммутирующее усгройсгво с К h -разр дными входами и /А Р -разр дными вы ходами, где К ЛЛ , содержащее полный коммутатор с К h -разр дными входами и К -разр дными выходами, К ассоциативных запоминающих устройств и К линейных коммутаторов, отличающеес  тем, что, с целью уменьшени  объема используемого оборудовани  и упрощени  управле- ни , -разр дные входы коммутирующего устройства подключены ко входам соответствующих ассоциативных запоминающих устройств , выходы KOTOpbix подключены к одноименным Р -разр дным входам полного коммутатора , f -разр дные выходы которого подключены ко входам соответствующих Линейных коммутаторов, а f -разр дньЕе вь ходы каждого линейного коммутатора подключены кМ/К t -разр дным выходам коммутирующего устройства. Источники информации, прин тые во внимание при экспертизе: 1.Байцер Б. Архитектура вычислительных комплексов, том, l,MHpf М., 1974, с, 19, рис. 14. with the same name 1-discharge inputs of the full switch 3, whose-discharge outputs are connected to the inputs of the corresponding linear switches 4, and the h-discharge outputs of each linear switch 4 are connected with kM / K P-discharge outputs of the switching device 5. Switching device-works very well. The input information contains in its code the output number of the switching device to which it needs to be switched. The information arriving at the inputs 1 of the switching device is accumulated in the associative memory devices 2. For the switching cycles of the switching device, the full switch 3 alternately connects each associative device 2 to each of the linear switches 4, with the FROM; of the considered associative memory device 2, information is selected that must be switched to the output 5 of the switching device included in the group of outputs connected to the outputs of the linear switch 4 to which the associated associative memory 2 is currently connected The switch is connected with a linear switch 4 with the output of the switch device 5, the code of which is contained in the input information. Claims of the invention: Switching device with K h -digit inputs and / A P -digit outputs, where K LL containing a complete switch with K h -discharge inputs and K -display outputs, K associative memory devices and K linear switches , characterized in that, in order to reduce the amount of equipment used and to simplify the control, the discharge inputs of the switching device are connected to the inputs of the respective associative memory devices, the KOTOpbix outputs are connected to the same P inputs of the full switch, the f-discharge outputs of which are connected to the inputs of the corresponding line switches, and the f-discharge of each line switch is connected to the kM / t t-discharge outputs of the switching device. Sources of information taken into account in the examination: 1.Bayzer B. Architecture of computing systems, volume, l, MHpf M., 1974, p. 19, fig. 14. 2.Каган Б.М., Каневский М.М. ЦифрсЬыэ вычислительные машины и системы, Энерги  М., 1973, с. 542, рис, 10-12 (прототип).2. Kagan B.M., Kanevsky M.M. Digital computers and systems, Energie M., 1973, p. 542, rice, 10-12 (prototype). 5five 1one 5five 5five : 5: five
SU2109246A 1975-02-28 1975-02-28 Switching device SU559389A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2109246A SU559389A1 (en) 1975-02-28 1975-02-28 Switching device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2109246A SU559389A1 (en) 1975-02-28 1975-02-28 Switching device

Publications (1)

Publication Number Publication Date
SU559389A1 true SU559389A1 (en) 1977-05-25

Family

ID=20611396

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2109246A SU559389A1 (en) 1975-02-28 1975-02-28 Switching device

Country Status (1)

Country Link
SU (1) SU559389A1 (en)

Similar Documents

Publication Publication Date Title
US4207435A (en) Channel translators for use in time division digital exchangers
SU559389A1 (en) Switching device
US3402392A (en) Time division multiplex matrix data transfer system having transistor cross points
SU699518A1 (en) Information input arrangement
SU771665A1 (en) Number comparing device
SU483712A1 (en) Permanent transformer type memory
SU864562A1 (en) Switching device
SU666545A1 (en) Device for converting codes from one language to another
SU572781A1 (en) Radix converter of binary-decimal numbers into binary numbers
JPH027616A (en) Timer circuit
SU1233167A1 (en) Device for generating addresses for fast fourier transform algorithm
SU754405A1 (en) Decimal -to-binary code converter
SU826339A1 (en) Number sorting device
SU981991A2 (en) Modulus multiplication device
SU556500A1 (en) Memory register for shift register
SU653613A1 (en) Multichannel pulse train adding device
SU126305A1 (en) A method for performing mathematical operations on shift registers and a device for implementing this method
SU822381A1 (en) Reversible decimal counter
SU842963A1 (en) Fixed storage device
SU379054A1 (en) COMMERCIAL DEVICEJViU "I _ ^ 7" ". ^" ^ -
SU598084A1 (en) Arrangement for determining horizontal components of space velocity vector
SU643861A1 (en) Multichannel device for interfacing message sources with digital computer
SU515314A1 (en) Caller Line Identifier in an Automatic Switching System
SU410423A1 (en)
SU911519A1 (en) Device for computing elementary functions