SU798808A1 - Homogeneous computing medium - Google Patents

Homogeneous computing medium Download PDF

Info

Publication number
SU798808A1
SU798808A1 SU782713503A SU2713503A SU798808A1 SU 798808 A1 SU798808 A1 SU 798808A1 SU 782713503 A SU782713503 A SU 782713503A SU 2713503 A SU2713503 A SU 2713503A SU 798808 A1 SU798808 A1 SU 798808A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
environment
computing
switches
homogeneous
Prior art date
Application number
SU782713503A
Other languages
Russian (ru)
Inventor
Владимир Георгиевич Лазарев
Надежда Борисовна Дончева
Иван Станчев Визирев
Елена Ивановна Пийль
Пламен Крыстев Вылков
Виктор Николаевич Донианц
Original Assignee
Институт Проблем Передачи Информа-Ции Ah Cccp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Проблем Передачи Информа-Ции Ah Cccp filed Critical Институт Проблем Передачи Информа-Ции Ah Cccp
Priority to SU782713503A priority Critical patent/SU798808A1/en
Application granted granted Critical
Publication of SU798808A1 publication Critical patent/SU798808A1/en

Links

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)

Description

(54) ОДНОРОДНАЯ ВЫЧИСЛИТЕЛЬНАЯ СРЕДА(54) UNIFORM COMPUTATIONAL ENVIRONMENT

Claims (2)

Изобретение относитс  к вычислительной технике и автоматике и предназначено Дл  использовани  при реализации дискретных управл ющих логических и вычислительных устройств с настраиваемой структурой на базе мик роэлектронной технологии, Известна вычислительна  среда, по троенна  из функциональных  чеек, вы полн кмдих логическую функцию стрелка Пирса и соединительные функции Р, О и О 1. Недостатком ее  вл етс  сложность большое число информационных и насттроечных входов, резкое снижение . быстродействи  автоматов, реализован ных в среде с ростом их сложности. Наиболее близким техничесим решением к предлагаемому изобретению  вл етс  однородна  вычислительна  ере да, содержаща  матрицу N вычислитель ных  чеек, причем первый и второй входы каждой вычислительной  чейки соединены с соответствующей горизонтальной и вертикальной шиной. Кроме того внешние входы среды соединены с магистральными шинами через периферийное устройство 2 J. Недостатком матричной однородной среды  вл етс  ее мала  надежность. обусловленна  тем, что при выходе  чейки из стро  на шинах, соединенных с отказавшей  чейкой, возникают ложные сигнгшы, которые поступают на исправные  чейки, соединенные с этими же шинами. Дп  локализации распространени  ложных сигналов все исправные  чейки, соединенные с шинами, к которым подключена отказавша   чейка, необходимо настроить на выполнение операции а . Цель изобретени  - повышение надежности матричной однородной среды. Цель достигаетс  тем, что среда содержит 2Н коммутаторов и 2Н блоков настройки, причем информационными входами I-того(i 1,...2N) коммутатора  вл ютс  3 -та  вертикальна  и к-та  горизонтальна  шины (j-k-i, если ). ( ,k 2N-i+l, если ), управл ющие входы i-ого коммутатора соединены с выходами i ого блока настройки. На фиг. 1 показано выполнение среды f на фиг. 2 - виды коммутации. Однородна  вычислительна  среда содержит  чейку однородной среды 1, горизонтальную шину 2, вертикальную шину 3, коммутатор 4, блок 5 насройки . Устройство работает следующим образом . Коммутаторы магистральных шин внешним управлением настраиваютс  на выполнение соединительных операций из функционально-полного набора, например , на выполнение следующих восьми операций, приведенных на Лиг. 2. ПРИ отсутствии неисправных  чеек среды все коммутаторы .выполн ют операцию д взаимного проникновени  сигналов по соответствующим магистральным шинам . При возникновении отказавшей  чейки в j -ом столбце и -{-ой строке локализаци  ложных сигналов осуществл етс  путем настройки ближайших по горизонтали и вертикали коммутаторов на выполнение операций ж и е соответственно или на выполнение операции з. Операции и, к, л и м используютс  дл  обхода неисправных .участков средыТ « Введение дополнительных настраивае мых коммутаторов магистральных шин среды позвол ет повысить ее надежность за счет восстановлени  ее работоспособности путем локализации неисправных участков и их последукицего обхода по свободным магистральным шинам.. Формула изобретени  Однородна  вычислительна  среда, содержаща  матрицу М вычислительных  чеек, причем первый и второй входы каждой вычислительной  чейки соединены с соответствующей горизонтальной и вертикальной шиной, отличающа с  тем, что, с целью повышени  надежности она содержит 2N коммутаторов и 2N блоков настройки, причем информационные входы i-го (I -1, . , . 2N) коммутатора подключены к j -той вертикальной и k-ой горизонтальной шинам ( , , j i-N, ke2M- +1,если ), управл ющие входы i-ro ксжмутатора соединены.с выходами i-го блока настройки. Источники информации, прин тые во внимание при экспертизе 1.Бвреинов Э. В. Прангишвили И.В. Цифровые автоматы с настраиваемой структурой. Ч., Энерги , 1974, с.53. The invention relates to computing and automation and is intended for use in the implementation of discrete control logic and computing devices with a customizable structure based on microelectronic technology. The computing environment is known, built from functional cells, complete with a Pierce logic function and connecting functions P , O and O 1. Its disadvantage is the complexity of a large number of information and configuration inputs, a sharp decline. the speed of automata implemented in an environment with an increase in their complexity. The closest technical solution to the invention is a homogeneous computing circuit containing a matrix of N computing cells, with the first and second inputs of each computing cell connected to the corresponding horizontal and vertical bus. In addition, the external inputs of the medium are connected to the trunk buses through the peripheral device 2 J. The disadvantage of the matrix homogeneous medium is its low reliability. due to the fact that when a cell goes out of order on tires connected to a failed cell, false signshoes appear, which are sent to serviceable cells connected to the same tires. Dp localization of the propagation of spurious signals all working cells connected to the tires, to which the failed cell is connected, must be configured to perform operation a. The purpose of the invention is to increase the reliability of the matrix homogeneous medium. The goal is achieved by the fact that the medium contains 2H switches and 2H tuning units, with the information inputs of the I-that (i 1, ... 2N) switch being the 3-th vertical and the-horizontal bus (j-k-i, if). (, k 2N-i + l, if), the control inputs of the i-th switch are connected to the outputs i of the th tuning unit. FIG. 1 shows the construction of medium f in FIG. 2 - types of switching. The homogeneous computing environment contains a cell of the homogeneous environment 1, the horizontal bus 2, the vertical bus 3, the switch 4, the setting block 5. The device works as follows. The trunk control switches of the external control are configured to perform connection operations from a functionally complete set, for example, to perform the following eight operations listed on Leagues. 2. In the absence of faulty cells in the environment, all switches. Perform the operation for the mutual penetration of signals along the corresponding main buses. When a failed cell occurs in the jth column and - {--th row, the localization of spurious signals is performed by setting up the switches that are located horizontally and vertically to perform the operations and, respectively, or to perform the operation. The operations and, to, l and m are used to bypass the faulty sections of the environment. The introduction of additional configurable switches of the trunk buses of the environment allows to increase its reliability by restoring its efficiency by localizing the faulty sections and their follow-up bypassing the free trunk buses. A homogeneous computing environment containing a matrix of M computational cells, with the first and second inputs of each computational cell connected to the corresponding horizontal and vertical bus, characterized in that, in order to increase reliability, it contains 2N switches and 2N tuners, with the information inputs of the i-th (I -1,., 2N) switch connected to the j-th vertical and k-th horizontal to the buses (,, j iN, ke2M- + 1, if), the control inputs of the i-ro switch are connected to the outputs of the i-th tuning unit. Sources of information taken into account in the examination 1.Bvreinov E.V. Prangishvili I.V. Digital machines with customizable structure. Ch., Energie, 1974, p.53. 2.Авторское свидетельство СССР №359647, кл. Q 06 Р 7/00, 1972 прототип ) .2. USSR author's certificate No. 359647, cl. Q 06 P 7/00, 1972 prototype). кшksh .Мlib.Mlib 4four   ОABOUT .J о Оabout o
SU782713503A 1978-11-22 1978-11-22 Homogeneous computing medium SU798808A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782713503A SU798808A1 (en) 1978-11-22 1978-11-22 Homogeneous computing medium

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782713503A SU798808A1 (en) 1978-11-22 1978-11-22 Homogeneous computing medium

Publications (1)

Publication Number Publication Date
SU798808A1 true SU798808A1 (en) 1981-01-23

Family

ID=20805506

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782713503A SU798808A1 (en) 1978-11-22 1978-11-22 Homogeneous computing medium

Country Status (1)

Country Link
SU (1) SU798808A1 (en)

Similar Documents

Publication Publication Date Title
EP0251646A3 (en) Audio production console
SU1686449A2 (en) Addressing device
SU1573458A2 (en) Addressing device
SU798808A1 (en) Homogeneous computing medium
GB1451349A (en) Data processing systems
SU758257A1 (en) Self-checking device
US3241118A (en) Flow table logic
SU813752A1 (en) Pulse distributor
SU432465A1 (en) DEVICE FOR CONTROL OF CONTROL SYSTEMS
SU546885A1 (en) Asynchronous cyclic process control device
SU634268A1 (en) Binary number comparator
SU711566A1 (en) Switching apparatus
SU1388876A2 (en) Device for addressing storage units
SU434482A1 (en) ASSOCIATED STORAGE DEVICE
JPS56116158A (en) Memory block selection circuit
SU1575168A1 (en) Device for isolation of median of three numbers
SU822192A1 (en) Interface testing device
SU999034A1 (en) Data input device
SU756409A1 (en) Adaptive computing device
SU932615A1 (en) Switching device
SU1262518A1 (en) Device for investigating graphs
SU605217A1 (en) Arrangement for switching system reserved units
SU1180898A1 (en) Device for checking logical units
SU807270A1 (en) Computing medium cell
SU1264160A1 (en) Device for calculating sets of logic functions