SU944145A1 - Устройство дл сжати цифровых телевизионных сигналов - Google Patents
Устройство дл сжати цифровых телевизионных сигналов Download PDFInfo
- Publication number
- SU944145A1 SU944145A1 SU803223078A SU3223078A SU944145A1 SU 944145 A1 SU944145 A1 SU 944145A1 SU 803223078 A SU803223078 A SU 803223078A SU 3223078 A SU3223078 A SU 3223078A SU 944145 A1 SU944145 A1 SU 944145A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- block
- memory
- unit
- Prior art date
Links
Landscapes
- Compression Or Coding Systems Of Tv Signals (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
( УСТРОЙСТВО дл СЖАТИЯ ЦИФРОВЫХ ТЕЛЕВИЗИОННЫХ
СИГНАЛОВ
1
Изобретение относитс к системам передачи и хранени видеоинформации и может использоватьс дл уменьшени объема передаваемой в цифровой канал св зи информации, в частности при передаче и записи .сигналов вещательного телевидени .
Известно устройство, обладающее повышенной помехозащищенностью и служащее дл сжати цифровых телевизионных СТВ сигналов l .
. Известно устройство, содержащее первый регистр, первый выход которого соединен с входом второго регистра , первый выход которого соединен с входом третьего регистра, первый вход которого соединен с первым входом первого блока сравнени , второй вход которого соединен с первым выходом блока пам ти, второй выход которого соединен с первым входом блока управлени пам тью, выход которо;го соединен с первым входом блока пам ти, второй вход которого соединен с первым выходом первого блока разрешени записи, второй выход которого соединен с третьим вхрдом блока пам ти и с первым входом блока пам ти младших разр дов, выход которого соединен с первым входом первого блока коммутации, второй вход которого соединен с первым выходом формировател интервалов времени, первый
,Q вход которого соединен с первым выходом аналого-цифрового преобразовател (АЦП) вход которого соединен с входом блока установки опорного уровн , выход которого соединен с вто )5 рым входом формировател интервалов времени, с четвертым входом блока пам ти и входом формировател кода синхронизации, выход которого соединен с первым входом блока кодировани , второй вход которого соединен с первым выходом блока выбора передаваемого символа, вход которого соединен с выходом первого блока сравнени , причем второй выход, первого
39V
регистра соединен с первым входом второго блока сравнени , второй вход tcoToporo соединен с вторым выходом третьего регистра и с первым входом третьего блока сравнени , второй вход которого соединен с вторым выходом второго регистра, выход второго блока сравнени соединен с первым входом первого блока разрешени записи ,- второй вход которого соединен с третьим выходом третьего регистра, второй выход блока выбора передаваемого символа соединен с вторым входом блока управлени пам тью, а выход блока кодировани подключен к третьему входу первого блока коммутации 2.
Однако известные устройства имеют низкий коэффициент сжати сигнало
Цель изобретени - увеличение сжати сигналов.
Поставленна цель достигаетс тем что в устройство дл сжати цифровых ТВ сигналов введены блок делени второй блок разрешени записи, четвертый блок сравнени , блок пам ти кода, блок управлени пам тью младших разр дов, суммирующий регистр, элемент задержки ивторой блок коммутации , первый выход которого соединен с четвертым входом первого блока коммутации и с входом элемента задержки , выход которого соединен с первым входом суммирующего регистра, второй вход которого соединен с вторым выходом блока коммутации, первый вход которого соединен с вторым выходом формировател интервалов времени, первый выход которого соединен с первым входом второго блока разрешени записи, с первым входом блока пам ти кода, с третьим входом поворота блока разрешени записи с входом блока делени , выход которого соединен с первым входом блока управлени пам тью младших разр дов и с вторым входом второго блока разрешени записи, третий вход которого соединен с выходом четвертого блока сравнени , первый вход которого соединен с первым выходом суммирующего регистра, второй выход которого соединен с входом первого регистра, при этом второй вход четвертого блока сравнени соединен с вторым входом третьего блока сравнени , первый выход которого соединен с четвертым .входом первого блока разрешени записи и с вторым входом пам ти
.4
кода, третий вход которого соединен с выходом блока кодировани и с вторым входом блока управлени пам тью младших разр дов, третий вход которого соединен с выходом блока пам ти кода, выходы блока управлени пам тью младших разр дов соединены свторым входом блока пам ти младших разр дов, третий выход третьего регистра соединен с четвертым входом второго блока разрешени записи, п тый вход которого соединен с вторым выходом третьего блока сравнени , выход второго блока сравнени соедииен с шестым входом второго блока разрешени записи, первый выход которого соединен с п тым входом блока пам ти и с п тым входом первого блока коммутации, третий вход блока
кодировани соединен с вторым выходом второго блока разрешени записи , а второй выход аналого-цифрового преобразовател подключен к второму входу второго блока коммутации.
На чертеже приведена структурна электрическа схема предложенного устройства .
Предложенное устройство сжати цифровых ТВ сигналов содержит блок 1
установки опорного уровн , АЦП 2, формирователь 3 интервалов времени, два блока и 5 коммутации, формирователь 6 кода синхронизации, элемент 7 задержки, суммирующий регистр
8, три регистра 9-11, четыре блока 12-15 сравнени , блок 1б пам ти младших разр дов, два блока 17 и 18 раз решени записи, блок 19 выбора передаваемых символов, блок 20 управлени пам тью, блок 21 пам ти, блок 22 кодировани , блок 23 делени , блок 24 пам ти кода, блок 25 управлени пам тью младших разр дов.
Устройство работает следующимообразом .
Claims (2)
- Входной аналоговый -сигнал поступает одновременно на входы блока 1 установки опорного уровн и АЦП 2,, В блоке 1 выдел етс синхросигнал, с помощью которого блок 21 пам ти и формирователь 3 устанавливаютс в определенное состо ние о Информаци о синхросигнале передаетс специальным кодом, который формируетс формирователем 6 кода синхронизации , запуск которого осуществл етс сигналом с выхода блока 1 Семиразр дный код с АЦП 2 поступает на второй вход блока 5 коммутации, на первый вход которого поступает сигнал с выхода формировател 3 интервалов времени. Сигналы с выходов блока 5 коммутации записываютс в суммирующий регистр 8. Одновременно с первог выхода блока 5 коммутации сигналы через блок k коммутации поступают в канал св зи. С выхода суммирующего регистра 8 семиразр дный код поочередно записываетс в три регистра 9-11 В блоках 13, Т4 и 15 производитс сравнение четырех старших разр дов кода, который подаетс с выходов регистров 9-11. Сигналы с выходо блоков сравнени разрешают запись ра р дов кода в блок 21 пам ти и блок k коммутации. Информаци о состо нии четырех старших разр дов через первый блок 17 разрешени записи записываетс в блок 21 пам ти в соответствии с сигналом, поступающим от формировател 3 интервалов времени . Если в одном из четырех старших разр дов соответствующих сигналов произошли изменени , то код с выхода третьего регистра 11 поступает на первый вход блока 12, на второй вход которого поступают разр ды кода из блока 21 пам ти. Результаты сравнени в виде уровней логического О при отсутствии изменений символов или логической 1 при наличии изменений подаютс в блок 19 выбора пере даваемого символа, определ ющего в каком из разр дов следует передавать изменение символов в данной выборке. По вившиес на выходе блока 19 уровни логической 1 перевод т одни триггеры блока 21 пам ти в состо ние , противоположное предыдущему. Другие триггеры блока 21,- в которые записываютс младшие разр ды кода из менившегос , устанавливаютс блоком 20 управление пам тью в состо ние, противоположное новому состо нию триггера, в котором записываетс изменение . Первый выход блока 19 выбора передаваемого символа подключен к второму входу блока 22 кодировани . Если блоки 13 и сравнени показывают отсутствие изменений в старших разр дах соответствующих отсчетов, тогда в данном отсчете передаетс информаци об изменении символов в младших разр дах и два следующих по старшинству разр да пре дыдущей выборки из блока 16 пам ти младших разр дов, записаннне в негр через первый блок 17 разрешени записи из третьего регистра 11 в предыдущем отсчете. Если третий блок И сравнени говорит о наличии изменений в старших разр дах, а четвертый блок 15 сравнени говорит об их отсутствии, то посредством второго блока 18 разрешени записи четыре старших разр да записываютс в блок 21 пам ти и в первый блок k коммутации . Эта же информаци из блока 18, в пам ти которого хранитс информаци о состо нии старших разр дов, через блок k поступает в канал св зи. Обнуление пам ти блока 18 осуществл етс сигналом с формировател 3 интервалов времени через блок 23 делени . Дл устранени неопределенности на приемной стороне в момент, когда соседние кодовые комбинации кода не отличаютс друг от друга, необходимо изменить состо ние второго разр да в блоке 16 пам ти младших разр дов. Эту операцию выполн ет блок 25 управлени пам тью младших разр дов, на входы которого поступают сигналы с блока 22 кодировани и с блока 2 пам ти кода. Предложенное устройство позвол ет значительно увеличить коэффициент сжати ТВ сигналов Формула изобретени Устройство дл сжати цифровых телевизионных сигналов, содержащее первый регистр, первый выход которого соединен с входом второго регистра, первый выход которого соединен с входом третьего регистра, первый выход которого соединен с первым входом первого блока сравнени , второй вход которого соединен с первым выходом блока пам ти, второй выход которого соединен с первым входом блока управлени пам тью, выход которого соединен с первым входом блока пам ти , второй вход которого соединен с первым выходом первого блока разрешени записи, второй выход которого соединен с третьим входом блока пам ти и с первым входом блока пам ти младших разр дов, выход которого соединен с первым входом первого блока коммутации, второй вход которого соединен с первым выходом формировател инГервалов,времени, первый вход которого соединен с первым выходом аналого-цифрового преобразовател , вход которого соединен с входо блока установки опорного уровн , выход которого соединен с вторым входом формировател интервалов времени с четвертым входом блока пам ти и входом формировател кода синхронизации , выход которого соединен с пер вым входом блока кодировани , второй .вход которого соединен с первым выходом блока выбора передаваемого символа, ВХОДкоторого соединен с . выходом первого блока сравнени , при ч-ем второй выход первого регистра соединен с первым входом второго бло ка Сравнени , второй вход которого соединен с вторым выходом третьего регистра и с первым входом третьего блока сравнени , второй вход котйрого соединен с .вторым выходом второго регистра, выход второго блока сравнени соединен с первым входом первого блока разрешени записи, вто рой вход которого соединен с третьим выходом третьего регистра, второй вы ход блок выбора передаваемого символа соединен с вторым входом блока управлени пам тью, а выход блока кодировани подключен к третьему входу первого блока коммутации, о т личающеес тем, что, с целью увеличени сжати , введены блрк делени , второй блок разрешени записи , четвертый блок сравнени , блок пам ти кода, блок управлени пам тью младших разр дов, суммирующий регистр , элемент задержки и второй блок коммутации, первый выход которого соединен с четвертым входом пер вого блока коммутации и с входом эле мента задержки, выход которого соединен с первым входом суммирующего регистра, второй вход которого соеди нен с вторым выходом второго блока коммутации, первый вход которого соединен с вторым выходом формировател интервалов времени, первый выхо которого соединен с первым входом второго блока разрешени записи, с первым входом блока пам ти кода, с Третьим входом первого блока разрешени записи и с входом блока делени , выход которого соединен с первым входом блока управлени пам тью младших разр дов и с вторым входом второго блока разрешени записи, третий вход которого соединен с выходом четвертого блока сравнени , первый вход которого соединен с первым выходом суммирующего регистра, второй выход которого соединен с входом первого регистра, при этом второй оход четвертого блока сравнени , соединен с вторым входом третьего блока сравнени , первый выход которого соединен с четвёртым входом первого блока разрешени записи и с вторым входом блока пам ти кода, третий вход которого соединен с выходом блока кодировани и с вторым входом блока управлени пам тью младших разр дов , третий вход которого соединен с выходом блока пам ти кода, выход блока управлени пам тью младших разр дов соединен с вторым входом блока пам ти младших разр дов, третий выход третьего регистра соединен с четвертым входом второго блока разрешени записи, п тый вход которого соединен с вторым выходом третьего блока сравнени , выход второго блока сравнени соединен с шестым входом второго блока разрешени записи , первый выход которого соединен с п тым входом блока пам ти и с п тым входом первого блока коммутации , третий вход блока кодировани соединен с вторым выходом второго блока разрешени записи, а второй выход аналого-цифрового преобразовател подключен к второму входу второго блока коммутации. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР ° 657653, кл. Н О L 25Л9, 1977.
- 2.Авторское свидетельство, СССР 720816, кл. Н 04.; N 7/18, 04 L 25Л9, 1978 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803223078A SU944145A1 (ru) | 1980-12-23 | 1980-12-23 | Устройство дл сжати цифровых телевизионных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803223078A SU944145A1 (ru) | 1980-12-23 | 1980-12-23 | Устройство дл сжати цифровых телевизионных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU944145A1 true SU944145A1 (ru) | 1982-07-15 |
Family
ID=20933857
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU803223078A SU944145A1 (ru) | 1980-12-23 | 1980-12-23 | Устройство дл сжати цифровых телевизионных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU944145A1 (ru) |
-
1980
- 1980-12-23 SU SU803223078A patent/SU944145A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1119303A (en) | Transmission and/or recording of digital signals | |
US4396906A (en) | Method and apparatus for digital Huffman encoding | |
US3403226A (en) | Reduced bandwidth dual mode encoding of video signals | |
US4675650A (en) | Run-length limited code without DC level | |
JPS61147689A (ja) | テレビジョン信号の高能率符号化装置及び符号化方法 | |
US3824467A (en) | Privacy transmission system | |
US3731197A (en) | Secrecy communication system | |
CA1203317A (en) | Dual mode coding | |
US4841299A (en) | Method and apparatus for digital encoding and decoding | |
US3863248A (en) | Digital compressor-expander | |
US3588364A (en) | Adaptive encoder and decoder | |
JPH0746141A (ja) | データフォーマット変換装置及び方法 | |
US3798635A (en) | Channel monitor for compressed-code pcm transmission system | |
US3688039A (en) | Digital signal reception system | |
SU944145A1 (ru) | Устройство дл сжати цифровых телевизионных сигналов | |
US3662347A (en) | Signal compression and expansion system using a memory | |
US3394312A (en) | System for converting two-level signal to three-bit-coded digital signal | |
US3175157A (en) | Statistical framing of code words in a pulse code receiver | |
US5103417A (en) | Digital multi-channel counter method and apparatus to reduce counting hardware | |
US3175154A (en) | Pulse code modulation transmission system | |
SU720816A1 (ru) | Устройство дл сжати цифровых телевизионных сигналов | |
SU946009A1 (ru) | Устройство дл сжати полосы частот телевизионного сигнала | |
SU1040623A1 (ru) | Устройство статистического кодировани и декодировани факсимильных сигналов | |
SU582588A1 (ru) | Устройство дл сжати цифровых телевизионных сигналов | |
SU1529461A1 (ru) | Устройство дл индикации экстремального значени последовательности цифровых величин |