SU946009A1 - Устройство дл сжати полосы частот телевизионного сигнала - Google Patents
Устройство дл сжати полосы частот телевизионного сигнала Download PDFInfo
- Publication number
- SU946009A1 SU946009A1 SU813251355A SU3251355A SU946009A1 SU 946009 A1 SU946009 A1 SU 946009A1 SU 813251355 A SU813251355 A SU 813251355A SU 3251355 A SU3251355 A SU 3251355A SU 946009 A1 SU946009 A1 SU 946009A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- address block
- block
- Prior art date
Links
Landscapes
- Compression Or Coding Systems Of Tv Signals (AREA)
Description
(54) УСТРОЙСТВО дл СЖАТИЯ ПОЛОСЫ ЧАСТОТ ТЕЛЕВИЗИОННОГО СИГНАЛА
Изобретение относитс к телевизионной технике и может быть использовано дл передачи по узкополосным каналам св зи статических и медленно измен ющихс изображений. Известно устройство дл сжати по лосы частот телевизионного сигнала, содержащее последовательно соединенные ключ и аналого-цифровой преобразователь , первый и второй п-разр дные блоки пам ти, и синхроселектор, причем вход синхросилектора соединен с входом ключа и вл етс входом телевизионного сигнала l . Недостатками данного устройства вл ютс (1)иксированна полоса частот выходного сигнала, не позвол юща подключать устройство к каналам св зи с различной полосой, а также ограниченный диапазон сжимаемых частот Цель изобретени - расширение диа пазона сжимаемых частот. Поставленна цель достигаетс тем что в устройство дл сжати полосы частот телевизионного сигнала, содержащее последовательно соединенные ключ и аналого-цифровой преобразователь , первый и второй п-разр дные блоки пам ти, и синхроселектор, причем вход синхроселектора соединен с входом ключа и вл етс входом телевизионного сигнала, введены последовательно соединенные генератор сдвига, первый делитель на п и адресный блок, посдедовательно соединенные кодер и второй делитель на п, а также генератор импульсов квантовани , при этом первый и второй входы синхроселектора подключены соответственно к второму и третьему входам адресного блока, четвертый вход которого соединен с . выходом генератора импульсов квантовани и управл ющим входом аналогоцифрового преобразовател , п тый вход адресного блока соединен с выходом второго делител на п, а выход адресного блока подключен к- управл ющему входу ключа, выходы аналого-цифрового преобразовател подключены к соответствующим входам кодера, первый выход которого подключен к перво му входу второго блока пам ти, второй выход кодера подключен к второму входу второго блока пам ти и входу второго делител на п, выход генератора сдвига подключен к первому вход первого блока пам ти, а выход первог делител на п подключен к второму входу первого блока пам ти. При этом адресный блок содержит первый и второй счетчики строк, выходы которых подключены к соответствующим входам первого элемента совпа дени , первый и второй счетчики, выходы которых подключены к соответствующим входам второго элемента совпадени , последовательно соединенные триггер пол , первый элемент И и управл ющий триггер, второй, третий, четвертый и п тый элементы И и триггер поиска, причем счетный вход перв го счетчика строк соединен с установочным входом первого счетчика, с пе выми входами второго и п того элемента И и вл етс вторым входом адресного блока, установочный .вход первого счетчика строк соединен с первым входом третьего элемента И, с входом триггера пол и вл етс третьим входом адресного блока, счетный вход пер вого счетчика соединен с первым входом четвертого элемента И и вл етс четвертым входом адресного блока, выходы первого и второго элемента совпа дени подключены соответственно к вто рому и третьему входам первого элемента И, четвертый вход которого соединен с выходом триггера поиска, первый вход триггера поиска вл етс первым входом адресного блока, а второй вход триггера поиска соединен с выходом первого элемента И, второй вход управл ющего триггера вл етс п тым входом адресного блока, а выход управл ющего триггера соединен с вторыми входами второго, третьего, четвертого и п того элементов И и вл ет с выходом адресного блока. На фиг. 1 представлена структурна
схема устройства дл сжати полосы частот телевизионного сигнала; на фиг. 2 - функциональна схема адресного блока.
Устройство дл сжати полосы частот телевизионного сигнала содержит синхроселектор 1, первый блок 2 пам ти , ключ 3,аналого-цифровой преобблок 2 пам ти.
Claims (2)
- Врем переписки -информации существенно меньше периода следовани импульсов сдвига и следовательно информаци поступает на выход устройства непрерывно. Импульс пуска первого с делител на п 9 поступает так же на адресный блок 11, где начинаетс сравразователь (АЦП) 4, второй блок 5 пам ти , кодер 6, генератор 7 импульсов квантовани , генератор 8 сдвига, первый делитель на п 9, второй делитель на п 10 и адресный блок 11, причем адресный блок включает в себ первый 12и второй 13 счетчики строк, первый элемент lA совпадени , третий 15 и второй 16 элементы И, первый 17 и второй 18 счетчики, второй элемент 19 совпадени , п тый 20 и четвертый 21 элементы И, триггер 22 пол , триггер 23 поиска, управл ющий триггер 2 и первый элемент И 25Устройство дл сжати полосы час-. TQT телевизионного сигнала работает следующим образом. Телевизионный сигнал поступает от источника на ключ 3 и синхроселектор 1. После ключа аналоговый видеосигнал преобразуетс АЦП k в цифровую форму и поступает на кодер 6. Генератор 7 импульсов квантовани служит дл управлени временным квантованием сигнала в АЦП 4. Кодер 6 кодирует видеосигнал по одному из известных алгоритмов статистического сжати . Закодированный сигнал с первого выхода кодера 6 поступает на первый вход второго блока 5 пам ти последовательным кодом, а на второй.вход второго блока 5 пам ти поступают импульсы сдвига, формируемые кодером 6. После п импульсов сдвига п-разр дный второй блок 5 пам ти оказываетс заполненным , и второй делитель на п 10 формирует импульс останова, поступающий на адресный блок 11. По этому импульсу адресный блок закрывает ключ 3 и производит запоминание координат места остановки (номер строки и номер элемента разложени на строке). Импульсы генератора 8 сдвига информацию из первого блока 2 пам ти списывают последовательным кодом на выход устройства . После очистки первого блока пам ти,т.е. после п тактов сдвига, первый делитель на п переводит первый блок пам ти в режиме записи и очередна порци информации из второго блока 5 пам ти переписываетс в первый нение текущих координат считываемого элемента изображени с координатами места останова. При совпадении координат адресный блок 11 открывает ключ 3 и кодирование видеосигнала продолжаетс с того элемента изображени , на котором, закончилось в пред дущем цикле. Така организаци работ позвол ет не фиксировать заранее вре м ofкpывaни ключа 3. что дает возможность измен ть скорость выдачи ин формации, а также примен ть методы статистического кодировани . Второй вход устройства служит дл запирани генератора 8 и, тем самым, дл прекращени выдачи информации. В устрой стве отсутствуют цепи установки в ис ходное состо ние, так как устройство работает циклически. Адресный блок работает следующим образом. В исходном состо нии триггер 23 поиска находитс в нулевом состо нии управл ющий триггер Zt - в единичном следовательно на вторых входах элементов И 15, 16, 20, 21 действуют разрешающие потенциалы. Счетчики строк 12 и 13 производ т подсчет строчных синхроимпульсов (ССИ) , а счетчики элементов подсчитывают импульсы квантовани (ИК). Установка в исходное состо ние счетчиков строк 12, 13 и счетчиков 17, 18 производит с соответственно кадровыми синхроимпульсами (КСИ) и ССИ, Таким образом счетчики строк 12 и 13 фиксируют информацию о номере кодируемой строки, а счетчики 17 и 18 - о номере кодируемого элемента изображени . Поступающий на п тый вход адресного блока импульс останова опрокидывает три|- гер 2 в нулевое состо ние, элементы И 15, Тб, 20, 21 запираютс запрещающим потенциалом с выхода этого триггера и на счетчиках 13 и 18 запоминаютс координаты останова. Поступающий через некоторое врем на четвертый вход блока адресного блока импульс пуска переводит триггер 23 поиска в единичное состо ние, подава тем самым разрешающий потенциал на один из входов элемента И 25. При совпадении на двух других входах элемента И 25 импульсов сравнени номеров строк первого элемента совпадени и импульса сравнени номеров элементов со второго элемента 8 совпадени , элемент И 25 формирует импульс, который устанавливает триггер поиска и управл ющий триггер в исходное состо ние. Элементы И 15, 16, 20, 21 отпираютс и счетчики 13, 18 перевод тс в режим счета до следующего импульса останова . Триггер пол 22 работает в режиме делени КСИ и служит дл -того, чтобы элемент И 25 формировал импульс совпадени только на четных или нечетных пол х (полукадрах). Таким образом, предлагаемое устройство дает возможность расширить диапазон сжимаемых частот. Кроме того , оно позвол ет подключать устройство к каналам св зи с различной поло-, сой и обеспечивает возможность прерывани процесса преобразовани телевизионного сигнала. Формула изобретени 1. Устройство дл сжати полосы частот телевизионного сигнала, содержащее последовательно соединенные ключ и аналого-цифровой преобразователь , первый и второй п-разр дные блоки пам ти, и синхроселектор, причем вход синхроселектора соединен с входом ключа и вл етс входом телевизионного сигнала, отличающеес тем, что, с целью расширени диапазона сжимаемых частот, введены последовательно соединенные генератор сдвига, первый делитель на h и адресный блок, последовательно соединенные кодер и второй делитель на п, а также генератор импульсов квантовани , при этом первый и второй входы синхроселектора подключены соответственно к второму и третьему входам адресного блока, четвертый вход которого соединен с выходом генератора импульсов квантовани и управл ющим входом аналого-цифрового преобразовател , п тый вход адресного блока соединен с выходом второго делител на п, а выход адресного блока подключен к управл ющему входу ключа, выходы аналого-цифрового преобразовател подключены к соответствующим входам кодера, первый выход которого подключен к первому входу второго блока пам ти, второй выход кодера подключен к второму входу второго блока пам ти и входу второго делител на п, выход генератора сдвига подключен к первому входу первого блока пам ти, а выход первого делител на п подключен к второму ВХОДУ первого блока па ти . 7
- 2. Устройство по п. 1, о т л и чающеес тем, что адресный блок содержит первый и второй счетчики строк, выходы которых подключены к соответствующим входам первого элемента совпадени , первый и вто рой счетчики., выходы которых подключены к соответствующим входам второго элемента совпадени , последовательно соединенные Триггер пол , первый элемент И и управл ющий триггер , второй, третий, четвертый и п тый элементы И и триггер поиска, при -чем счетный вход первого сметчика строк соединен с установочным входом первого счетчика, с первыми входами второго и п того элемента И и вл етс вторым входом адресного блока, установочный вход первого счетчика строк соединен с первым входом треть его элемента И, с входом триггера пол и вл етс третьим входом адоесного блока, счетный вход первого-г( 9 счетчика соединен с первым входом четвертого элемента И и вл етс четвертым входом адресного блока, выходы первого и второго элемента совпадени подключены соответственно к второму и третьему входам первого элемента И, четвертый вход которого соединен с выходом триггера поиска, первый вход триггера поиска вл етс первым входом адресного блока, а второй вход поиска соединен с выходом первого элемента И, второй вход управл ющего триггера вл етс п тым входом адресного блока, а выход управл ющего триггера соединен с вторыми входами второго, третьего, четвертого и п того элементов И и вл етс выходом адресного блока. Источники информации, прин тые во внимание при экспертизе 1. Патент США № 3950607, кл. 178-6, 1976 (прототип).ts м
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813251355A SU946009A1 (ru) | 1981-02-19 | 1981-02-19 | Устройство дл сжати полосы частот телевизионного сигнала |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813251355A SU946009A1 (ru) | 1981-02-19 | 1981-02-19 | Устройство дл сжати полосы частот телевизионного сигнала |
Publications (1)
Publication Number | Publication Date |
---|---|
SU946009A1 true SU946009A1 (ru) | 1982-07-23 |
Family
ID=20944254
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813251355A SU946009A1 (ru) | 1981-02-19 | 1981-02-19 | Устройство дл сжати полосы частот телевизионного сигнала |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU946009A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1997005747A1 (en) * | 1995-08-02 | 1997-02-13 | R-Amtech International, Inc. | Method of coding and decoding images and a device for carrying out the method |
-
1981
- 1981-02-19 SU SU813251355A patent/SU946009A1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1997005747A1 (en) * | 1995-08-02 | 1997-02-13 | R-Amtech International, Inc. | Method of coding and decoding images and a device for carrying out the method |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU946009A1 (ru) | Устройство дл сжати полосы частот телевизионного сигнала | |
RU2028029C1 (ru) | Устройство для кодирования телевизионного сигнала | |
SU743227A1 (ru) | Устройство кодировани и декодировани видеоинформации | |
RU1826140C (ru) | Устройство дл приема дискретных частотно-фазоманипулированных сигналов | |
SU1709547A2 (ru) | Устройство дл синхронизации по циклам | |
SU1474851A1 (ru) | Дешифратор импульсно-временных кодов | |
SU934518A1 (ru) | Цифровой сигнализатор состо ни контролируемого объекта | |
SU1022332A1 (ru) | Устройство синхронизации аппаратуры однокадровой передачи изображений | |
SU1621057A1 (ru) | Устройство дл подсчета количества изображений объектов | |
SU762154A1 (ru) | Устройство определения временного положения основного максимума периодического сигнала 1 | |
SU1107336A2 (ru) | Устройство кадровой синхронизации | |
SU942560A1 (ru) | Преобразователь временных интервалов в код | |
SU922706A2 (ru) | Датчик времени | |
SU919127A1 (ru) | Устройство блочной синхронизации циклических кодов | |
SU1043717A1 (ru) | Устройство дл передачи телеметрической информации | |
SU1070537A1 (ru) | Устройство дл ввода информации | |
SU693363A1 (ru) | Устройство дл ввода информации | |
SU1319061A1 (ru) | Устройство дл сбора информации с рассредоточенных объектов | |
RU1789985C (ru) | Устройство дл идентификации аналоговых сигналов | |
SU1285626A1 (ru) | Устройство дл сжати цифрового телевизионного сигнала | |
SU566363A1 (ru) | Устройство асинхронного приема периодических импульсных последовательностей | |
RU1837348C (ru) | Устройство дл передачи и приема информации | |
SU741304A1 (ru) | Преобразователь перемещени в код | |
SU1016850A1 (ru) | Преобразователь телевизионного стандарта | |
SU622076A1 (ru) | Устройство дл преобразовани последовательного двоичного кода в дес тичный |