SU936375A1 - Устройство дл определени знака разности двух частот - Google Patents

Устройство дл определени знака разности двух частот Download PDF

Info

Publication number
SU936375A1
SU936375A1 SU802997793A SU2997793A SU936375A1 SU 936375 A1 SU936375 A1 SU 936375A1 SU 802997793 A SU802997793 A SU 802997793A SU 2997793 A SU2997793 A SU 2997793A SU 936375 A1 SU936375 A1 SU 936375A1
Authority
SU
USSR - Soviet Union
Prior art keywords
flip
input
flop
output
trigger
Prior art date
Application number
SU802997793A
Other languages
English (en)
Inventor
Лариса Николаевна Герасимович
Анатолий Алексеевич Рабинов
Евгений Михайлович Тульский
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU802997793A priority Critical patent/SU936375A1/ru
Application granted granted Critical
Publication of SU936375A1 publication Critical patent/SU936375A1/ru

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Description

(5) УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ЗНАКА РАЗНОСТИ ДВУХ- ЧАСТОТ

Claims (2)

  1. Изобретение относитс  к радиотехнике . Известно устройство дл  сравнени  частот, содержащее формирователи им пульсов, блок формировани  задержки импульсов, схемы совпадени  и триггер 11J. Однако блок формировани  задержек характеризуетс  тем, что длительност и период выходных импульсов блока завис т от многих внешних факторов, что,в конечном счете, вли ет на точность определени  знака разности дву частот,в результате получаетс  недоиспользование верхней граничнойчастоты используемых микросхем из-за наличи  двух задержанных импульсов внутри периода импульсов сравнивавмой частоты. Известно устройство дл  определени  знака разности двух частот, содержащее два D-триггера, RS-триггер , схему формировани  импульсов, схему совпадени  2. Недостатком такого устройства  вл етс  неопределенность сигнала знака разности частот при отклонении их более чем на 20-30% ДРУГ от друга . Это объ сн етс  наличием в уст ройстве D-триггерных схем вычитани , которые работоспособны в узком диапазоне частот. Поставленна  цель достигаетс  тем, что в устройство дл  определени  знака разности двух частот, содержащее два D-триггера и RS-триггер , выход которого соединен с выход ной шиной, С-вход первого 0-триггера соединен с О-входом второго D-триггера и с первой входной шиной, D-ВХОД первого D-триггера соединен с С-входом второго D-триггера и второй входной шиной, введены два DRS-триггера, инверсный выход первого DRS-триггера соединен с S-входом RS-триггера, а S-вход подключен к D-входу того же триггера, к S и D-входам второго DRS-триггера и к шине логической единицы, С-вхзд первого DRS-триггера подключен к входу первого О-триггера и R-входу второго DRS-триггера, а R-вход первого DRS-тригтера подключен к выходу второго D-триггера и С-вход торого ORS-триггера, инверсный выход которого подключен к R-входу RS-триггера. На фиг.1 изображена принципиальна схема устройства; на фЖ.2 - с и б эпюры напр жений в различных точках схемы. Устройство состоит из D -триггеров 1 и 2,DRS -триггеров 3 и k, RS- триггера 5, первой и второй входной шины 6 и 7 пр мых выходов 8 и 9 ) D -триггеров 1 и 2; инверсных выходов 10 и 11,DRS триггеров 3 и k, выходной шины 12. Устройство работает следующим образом . Если,например, сравниваемые частоты и fij отличаютс  не более чем на 20-30, примем частота больше частоты fj, тогда на выходе 8 и 9 D-триггеров 1 и 2 по в тс  сигналы разности частот . ( , сдвинуты по фазе, как показано на фиг.2с . На выходе 10 URS-триггера 3, при совпадении сигналов разности на выходе 8 и 9 с уровнем логической единицы, по витс  отрицательный импульс, кото рый установит RS -триггер 5 в единичное состо ние. На выходе 11 DRS-триггера при этом присутствует уровень логической единицы, так как совпадени  сигналов разности с уровнем логической единицы нет. При смене знака разности сравниваемых частот , отрицательный импульс по витс  на выходе 11DRS -триггера , а на выходе 10DRS-триггера 3 присутствует уровень логической единицы. RS триггер 5 опрокинетс  и на выходе 12 по витс  уровень логического нул  Устройство работает симметрично, относительно опорной частоты. Если сравниваемые частоты ,, и q отличаютс  более чем на 20-30 ;, на аыходе 8 и 9 р -триггеров 1 и 2 по в тс импульсы, частота повторени  которых, не равна разности частот - (1, но как видно из фиг.2 б , на выходе 10 DRS -триггера 3 оп ть по вл етс  отрицательный импульс при совпадении сигнала разности на выходе 8 и 9 с уровнем логической единицы , на выходе 1 1 , при этом, присутствует .уровень логической единицы. При смене знака разности частот , и сигналы на выходе 10 и 11 помен ютс  местами и RS-триггер 5 опро кинетс . Как видно из фиг.2 а известное устройство может работать только до тех пор, пока на выходе 8 и 9 D-триггерое 1 и 2 присутствует чиста  разность частот и (2 . При отклонении частот более чем на 20-30 на выходе 8 и 9 уже нет чистой разности частот, поэтому известное устройство сбиваетс  и не выдает информацию о знаке разности частот. Введением дополнительных DRS-триггеров 3 и 4 расшир етс  диапазон сравниваемых частот , практически от долей до частот срабатывани  примен емых триггеров . Использование изобретени  позволит значительно расширить область применени  устройства. Формула изобретени  Устройство дл  определени  знака разности двух частот, содержащее два D-триггера и RS-триггер, выход которого .соединен с выходной шиной, С-вход первого D-триггера соединен с D-вхбдом второго D-триггера и с первой входной шиной, D-вход первого D -триггера соединен с С-входом второго D-триггера и второй входной шиной, отличающеес   тем, что с целью расширени  диапазона сра&ниваемых частот, в него введены два DRS-триггера, инверсный выход первого DRS-триггера соединен с S-входом RS-триггера, а З-вход подключен к D--вxoдy того же триггера , к S и D-входам второго DRS-триггера и к шине логической единицы , С-вход первого триггера подключен к выходу первого D-триггера и R-входу «торого DRS-триггера, а R-вход первого DRS-триггера подключен к выходу второго D-триггера и С-входу второго. RDS-триггера,инверсный выход которого подключен к R-входу RS-триггера. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № , кл. Н 03 D 13/00, 1973.
  2. 2.Авторское свидетельство СССР N 81979, кл. Н 03 D 13/00, 1975.
    JL
    u
    L
    Csi
    tvi
    1
SU802997793A 1980-10-23 1980-10-23 Устройство дл определени знака разности двух частот SU936375A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802997793A SU936375A1 (ru) 1980-10-23 1980-10-23 Устройство дл определени знака разности двух частот

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802997793A SU936375A1 (ru) 1980-10-23 1980-10-23 Устройство дл определени знака разности двух частот

Publications (1)

Publication Number Publication Date
SU936375A1 true SU936375A1 (ru) 1982-06-15

Family

ID=20923657

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802997793A SU936375A1 (ru) 1980-10-23 1980-10-23 Устройство дл определени знака разности двух частот

Country Status (1)

Country Link
SU (1) SU936375A1 (ru)

Similar Documents

Publication Publication Date Title
KR840005626A (ko) 펄스폭 변조회로 및 그것을 사용한 아나로그적의 적분회로
SU936375A1 (ru) Устройство дл определени знака разности двух частот
US4034303A (en) Electronic pulse generating circuit for eliminating spike pulses
SU733096A1 (ru) Селектор импульсов по длительности
SU894600A1 (ru) Устройство дл сравнени фаз
SU744622A1 (ru) Устройство дл определени отклонени частоты импульсной последовательности от заданной
SU568146A1 (ru) Частотный дискриминатор
SU785979A1 (ru) Селектор импульсов по периоду следовани
SU1109871A1 (ru) Фазовый компаратор
SU1059659A1 (ru) Цифровой частотный детектор
SU773917A1 (ru) Генератор ступенчатого сигнала
SU1533001A1 (ru) Делитель частоты
SU640315A1 (ru) Частотно-импульсное диференцирующее устройство
SU467453A1 (ru) Генератор тактовых импульсов
SU725048A1 (ru) Устройство дл измерени динамических параметров микросхем
SU1356193A1 (ru) Устройство дл сравнени двух частот
SU1309303A1 (ru) Синхронный делитель частоты следовани импульсов на п ть
KR890004865Y1 (ko) 카운터를 이용한 지연단축형 분주회로
SU815888A1 (ru) Способ выделени импульсногоСигНАлА
SU1256199A2 (ru) Делитель частоты на три
SU746942A1 (ru) Делитель частоты
SU446842A1 (ru) Устройство дл формировани измерительного интервала дл цифровых частотомеров
SU924699A1 (ru) Вычислительное устройство
SU746863A2 (ru) Импульсный частотный дискриминатор
SU409145A1 (ru) Индикатор отклонения частоты