Изобретение относитс к измерительной технике и может быть исполь зовано в устройствах дл частотного детектировани в широком диапазоне частот с обеспечением линейной зави симости выходного напр жени от час тоты входного сигнсша. Известен цифровой частотный дете тор, содержащий входной формирователь , делитель частоты, тактовый генератор, элементы И и ИСКЛЮЧАЮЩЕЕ ИЛИ, а также фильтр нижних частот Однако известное устройство обладает большой погрешностью детектировани , завис щей от формы-входного сигнала, качества входного фор мировател , и из-за отсутстви синхронизации фазы колебаний тактовой частоты и входного частотно-модулированного сигнала. Наиболее близким к предлагаемому по технической сущности вл етс цифровой частотный детектор, содержащий входной формирователь, первый D -триггер, последовательно сое диненные генератор тактовых импульсов и счётчик, дешифратор. Первые входы которого соединены с выходами счетчика,, а вторые - с переключателем детектируемой частоты, последовательно соединенные выходной форми , рователь и фильтр нижних частот, при этом выход входного формировател подсоединен к R-входу первого В-триг гера,пр мой выход которого подключен к входу выходного формировател .2 . Однако известный цифровбй частот ный детектор обладает недостаточно широким частотным диапазоном детектировани . Цель изобретени - расширение диапазона детектировани в область верхних частот, Дл достижени , цели в цифровой частотный детектор, содержащий вход ной формирователь, первый Р -тригге последовательно соединенные генератор тактовых импульсов и счетчик, дешифратор, первые входы которого соединены с выходами счетчика, а вт рые - с переключателем детектируемой частоты, последовательно соединенные выходной формирователь и фильтр нижних частот, причем выход входного формировател подсоединен к R -входу первого D -триггера, пр мой йыход которого подключен к вход выходного формировател , введены второй О -триггер, 6 -вход которого соединен с вьиходом входного формиро вател , одновйбратор, первый и второй элементы И, первые входы которых подключены к пр мым выходам соответственно первого и второго) триггеров , выход первого элемента И соединен со счетным входом второго Т)-триггера, а выход второго элемент И - со счетным входом первого D . триггера, инверсный выход которого соединен с его D -входом, а вторые входы первого и второго элементов И объединены между собой и подсоединены к выходу одновибратора, вход которого подключен к выходу дешифратора. На фиг.1 представлена структурна электрическа схема цифрового частотного детектора; на фиг.2 - принципиальна электрическа схема выходного формировател . Цифровой частотный детектор содержит входной формирователь 1, первый В -триггер 2, генератор 3 тактовых импульсов, счетчик 4, дешифратор 5, переключатель б детектируемой частоты, выходной формирователь 7, фильтр 8 нижних частот, второй) - i триггер 9, первый и второй элементы И 10 и 11, одновйбратор 12, причем выходной формирователь 7 содержит инвертор 13, резистор 14, транзисторы 15 и 16, стабилитроны 17 и 18., резисторы 1Э-23. Цифровой частотный детектор работает следующим образом. В момент перехода входного сигнала через нуль (например, из минуса в плюс) на выходе входного формировател 1 по вл етс короткий по длительности импульс, соответствующий логическому сигнгшу , который по входу 5 устанавливает второй D -триггер Э в состо ние Ч а по входу R устанавливает первый D триггер 2 в состо ние О , Первый тактовый импульс со счетчика 4 через дешифратор 5 и одновйбратор 12, а также через второй элемент И 11 поступает на счетный вход D -триггера 2 и устанавливает его в состо ние . Первый тактовый импульс через . первый элемент И 10 на счетный вход D-триггера 9 не проходит, так как на его первом входе имеетс потенциал логического О, а длительность импульса на выходе одновибратора 12 мала. Через промежуток времени Т /2 второй тактовый импульс проходит на счетный вход D -триггеров 2 и 9 через элементы И 11 и 10 соответственно ,D -триггеры 9 и 2 переход т в состо ние О. В этом состо нии оба: D -триппера наход тс до момента окончани первого периода Т , где TX - период входного сигнала. При следующем переходе входного сигнала плюс ) через нуль (из минуса цикл работы детектора повтор етс , Выходной формирователь 7 содержит управл емый через инвертор 13 и резистор 14 источник тока положительной пол рности на транзисторе 15, стабилитроне 17 и резисторах 19 и 20, а также источник тока отрицательной пол рности на транзисторе 16, стабилитроне 18 и резисторах 21 и 22, резистор 23 суммирующий.
Когда на входе выходного формировател присутствует потенциал логи ческого О, на его выходе имеетс потенциеш - , Когда на его входе .присутствует потенцигш логической , на его выходе имеетс потенциал + . По модулю эти потенциалы равны друг другу. Следовательно, сигнал на выходе фильтра 8 нижних частот пропорционгшен разности длительностей импульсов и описываетс уравнением ..
4ucp-; ;(VTxbN/(i2-i (1)
в предлагаемом цифровом частотном детекторе верхнюю границу диапазона детектировани ограничивает только быстродействие примен емой элементной баэы. Так, например, использу элементу 133 серии и при тактовой частоте генератора 3 равной 10 МГц, максимальна средн частота детектировани составл ет 4,5 МГц.
Таким образом, предлагаемый цифровой частотный, детектор по сравнению с известным обеспечивает расширение диапазона детектируемых час-. тот в обладть верхних частот.