SU930730A1 - Устройство дл передачи бипол рных телеграфных сигналов - Google Patents

Устройство дл передачи бипол рных телеграфных сигналов Download PDF

Info

Publication number
SU930730A1
SU930730A1 SU802976272A SU2976272A SU930730A1 SU 930730 A1 SU930730 A1 SU 930730A1 SU 802976272 A SU802976272 A SU 802976272A SU 2976272 A SU2976272 A SU 2976272A SU 930730 A1 SU930730 A1 SU 930730A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
threshold
adder
Prior art date
Application number
SU802976272A
Other languages
English (en)
Inventor
Юрий Кузьмич Гришин
Original Assignee
Предприятие П/Я В-8835
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8835 filed Critical Предприятие П/Я В-8835
Priority to SU802976272A priority Critical patent/SU930730A1/ru
Application granted granted Critical
Publication of SU930730A1 publication Critical patent/SU930730A1/ru

Links

Landscapes

  • Electronic Switches (AREA)
  • Optical Communication System (AREA)

Description

(5) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ БИПОЛЯРНЫХ
1
Изобретение относитс  к области телеграфной и импульсной техники и может быть использовано в устройствах , предназначенных дл  формировани  и передачи в линию св зи двухпол рных импульсов тока.
Известно устройство дл  передачи бипол рных телеграфных сигналов, содержащее блок управлени , первый выход которого подключен к первому входу первого коммутатора, первый выход которого соединен с первым входом второго коммутатора и с первым BtiBOfiotf резистора, второй вывод которого подключен к первому выводу диодного моста, второй вывод которого соединен со вторым выходом первого коммутатора и со вторым входом второго коммутатора, третий вход которого соединен со вторым выходом блока управлени , третий выход которого соединен с положительным выводом источника питани  и с первым выводом фотоприемника ТЕЛЕГРАФНЬ{Х СИГНАЛОВ
оптрона, анод светодиода которого соединен с третьим выводом диодного моста, четвертый вывод которого соединен с катодом светодиода оптрона , а также элементы задержки и элементы И, причем четвертый выход блока управлени  подключен к отрицательному выводу источника питани  известном устройстве оперативный текущий контроль амплитуды и асимметрии бипол рных телеграфных посылок затруднен, требует значительных трудозатрат и не обеспечивает необходимой достоверности.
Цель изобретени  - повышение достоверности передачи.

Claims (1)

  1. Поставленна  цель достигаетс  тем, что в устройство дл  передачи JQ бипол рных телеграфных сигналов, содержащее блок управлени , первый выход которого подключен к первому входу первого коммутатора, первый выход которого соединён с первым входом второго коммутатора и с первым выводом резистора, второй вывод которого подключен к первому выводу диодного моста, второй вывод которого соединен со вторым выходом первого коммутатора и со вторым входом второго коммутатора, третий вход которого соединен со вторым выходом блока управлени , третий выход которого соединен с положительным выводом источника питани  и с первым выводом фотоприемника оптрона, анод светодиода соединен с третьим выводом диодного моста , четвертый вывод которого соединен с катодом светодиода оптрона, а также элементы задержки и элементы И причем четвертый выход блока управлени  подключен к отрицательному выводу источника питани , введены формирователи одиночных импульсов, блоки пам ти, сумматор, пороговые блоки и индикатор, первый вход которого соединен с выходом первого элемента И, первый вход которого соединен с выходом первого порогового блока, с первым входом второго элемента И и со вторым входом индикатора , третий вход которого соединен с выходом второго элемента И, второй вход которого соединен с выходом второго порогового блока и со вторым входом первого .элемента И, третий вход которого соединен с первым входом третьего элемента И, со входом первого элемента задержки с первым входом блока управлени , вто рой вход которого соединен с третьим входом второго элемента И, со входом второго элемента задержки и с первым входом четвертого элемента И второй вход которого соединен с пер вым входом сумматора и с выходом пер вого блока пам ти, вход которого соединен с выходом п того элемента И, первый вход которого соединен со вторым выводом фотоприемника опт рона и с первым входом шестого элемента И, выход которого подключен ко входу второго блока пам ти, выХОД которого соединен со вторым вхр дом сумматора и со вторым входом третьего элемента И, выход КОТОРОГО соединен с выходом четвертого элемента И и с первым входом третье го порогового блока, второй вход ко торого соединен с первым выводом фотоприемника оптрона и с первым вхо дом первого порогового блока, второй вход которого соединен с выходом сумматора и с первым входом второго порогового блока, второй вход которого соединен с выходом третьего порогового блока, причем выход первого элемента задержки через первый формирователь одиночных импульсов подключен ко второму входу шестого элементаИ, а выход второго элемента задержки через второй формирователь одиночных импульсов подключен ко второму входу п того элемента И. На чертеже дана структурна  электрическа  схема предлагаемого устройства . Устройство содержит два коммутатора 1 и 2, блок 3 управлени , оптрон t, содержащий светодиод 5 и фотоприемник 6, диодный мост 7, который содержит четыре диода 8-11, элементы 12 и 13 задержки, формирователи 14 и 15 одиночных импульсов, два пороговых блока 16 и 17, два a/teмента И 18 и 19. сумматор 20, индикатор 21, третий пороговый блок 22, элементы И 23 - 26, блоки 27 и 28 пам ти и резистор 29Устройство работает следующим образом . В исходном состо нии, при отсутствии передачи информации, на входных клеммах присутствуют логические нули (О) При этом блок 3 исключает протекание тока через входные светодиоды коммутаторов 1 и 2, поэтому они закрыты. В результате этого ток в резисторе 29 и через светодиод 5 не протекает, в цепи фотоприемника 6 ток также отсутствует, поэтому на первых входах элементов И 23 и 2 сигнал отсутствует. Ввиду наличи  на входных клеммах О, на вторых входах элементов И 23 - 26 и на первых входах элементов И 18 и 19 - также О. При этом элементы И 23 - 2б закрыты и на их выходах сигналы отсутствуют и на выходе сумматора 20 сигнал отсутствует с выходов блока 22 и порогового блока 16 поступают О, элемент индикатора 21, подключенный к выходу блока 16 выключен, что свидетельствует о том, что средн   амплитуда бипол рных посылок ниже нормы (в данном случае свидетельствует об отсутствии амплитуды). Элементы индикатора 21 , подключенные к выходам элементов И 18 и 19 также выключены (нет необходимости контрол  асим5 метрии посылок бипол рного сигнала, если средн   амплитуда бипол рного сигнала равна нулю или ниже нормы). В процессе передачи информации на входные клеммы управл ющие сигналы от передатчика поступают в противофазе. При поступлении на клемму логической единицы (1), а на клемму - О (передача стоповой посылки) включаетс  коммутатор 1, что приводит к по влению тока положительного направлени  в резисторе 29- Этот ток протекает через светодиод 5 в результате чего в цепи фотоприемника 6 и на первых входах элементов И 23 и 2 по вл етс  сигнал , пропорциональный амплитуде пол жительной посылки. Через врем  задержки , определ емое элементом 12, формирователь И вырабатывает одиночный импульс, поступающий на второй вход элемента И 23, а результате чего сигнал с первого входа элемента И 23 поступает в блок 27, где запоминаетс  его амплитуда, т.е. элемент И 23 и блок 27 представл ют собой схему выборки и запоминани  (элемент 2k остаетс  закрытым). (Элемент 12 и формирователь Н обеспечивают выборку дл  запоминани  ам плитуды положительной посылки в моменты времени, когда амплитуда посылки уже установилась. Выборка осуществл етс  на временном интервале , менее подверженном вли  нию помех (целесообразнее всего выборку осуществл ть в средней части элементарной посылки в течение времени, значительно меньшем длительности элементарной посылки). После окончани  выборки на выходе сумматора 20 устанавливаетс  амплитуда напр жени , пропорциональна  амплитуде положительной посылки. Порог включени  порогового блока 16 выбираетс  соответствующим минимально допустимому среднему значению амплитуд положительной и отрицательной посылок, поэтому на выходе блока 16 сохран етс  О, который бйокирует элементы И 18 и t9 и на их выходах сохран етс  О, независимо от сигналов на других их выходах. Элементы индикатора 21 остаютс  в выключенном состо нии. При поступлении на одну входную клемму О и одновременном поступлении на вторую клемму 1 (передача стартовой посылки) коммута0 тор 1 выключаетс , а коммутатор 2 включаетс , что приводит к по влению кода отрицательного направлени  в резисторе 29. Этот ток также протекает и через сведодиод 5, в результате чего в цепи фотоприемника 6 и на первых входах элементов И 23 и 2 по вл етс  сигнал, пропорциональ ный амплитуде отрицательной посылки. Через врем  задержки, определ емое элементом 13, формирователь 15 вырабатывает одиночный импульс, поступающий на второй вход элемента И 2, в результате чего сигнал с первого входа элемента И 2k поступит в блок 28, где запоминаетс  его амплитуда ( элемент И 23 остаетс  закрытым ). После окончани  выборки на выходе блока 28 устанавливаетс  амплитуда напр жени , пропорциональна  амплитуде отрицательной посылки. Теперь на оба входа сумматора 20 воздействуют напр жени  с блоков 27 и 28 и на его выходе устанавливаетс  напр жение, пропорциональное сумме абсолютных значений амплитуд положительной и отрицательной посылок. Если среднее значение абсолютных значений амплитуд положительной и отрицательной посылок находитс  в допустимых пределах (превышает минимально допустимую величину, пороговый блок 16 включаетс  и на его выходе по вл етс  1, что снимает блокировку с входов элементов И 18 и 19 и включает элемент индикатора 21, подключенный к выходу блока 16 (включенное состо ние этого индикатора свидетельствует о том, что средн   амплитуда бипол рных посылок находитс  а норме)t. Напр жение с выхода сумматора 20 поступает и на первый вход блока 22, тем самым определ   его порог срабатывани . В про- : цессе передачи информации на второй вход блок 22 через пороговый блок 17 поочередно поступают напр жени , прюпорциональные амплитудам положительной и отрицательной посылок (с выходов блоков 27 и 28 через соответствующие элементы И 25 и 26). Формула изобретени  Устройство дл  передачи бипол рных телеграфных сигналов, содержащее блок управлени , первый выход которого подключен к первому входу
    первого коммутатора, .первый выход которого соединен с первым входом второго коммутатора и первым выводом резистора, второй вывод которого подключен к первому выводу диодного моста, второй вывод которого соединен со вторым выходом первого коммутатора и со вторым входом второго коммутатора, третий вход которого соединен со вторым выходом блока управлени , третий выход которого соединен с положительным выводом источника питани  и с первым выводом фотоприемника оптрона,анод светодиода которого соединен с третьим выводом диодного моста, четвертый вывод которого соединен с катодом светодиода оптрона, а также элементы задержки и элементы И, причем четвертый выход блока управлени  подключен к отрицательному выводу источника питани , отличающеес   тем, что, с целью повышени  достоверности передачи, введены формирователи одиночных импульсов, блоки пам ти, сумматор, пороговые блоки и индикатор, первый вход которого соединен с выходом первого элемента И, первый вход которого соединен с выходом первого порогового блока, с первым входом второго элемента И и со вторым входом индикатора , третий вход которого соединен с выходом второго элемента И, второй вход которого соединен с выходом второго порогового блока и со вторым входом первого элемента И, третий вход которого соединен с первым входом третьего элемента И, со входом первого элемента задержки и с первым входом блока управлени .
    307308
    второй вход которого соединен с третьим входом второго элемента И, со входом второго элемента задержки и с первым входом четвертого элемента И, второй вход которого соединен с первым входом сумматора и с выходом первого блока пам ти, вход которого соединен с выходом п того элемента И, первый вход которого
    10 соединен со вторым выводом фотоприемника оптрона и с первым входом шестого элемента И, выход которого подключен ко входу второго блока пам ти , выход которого соединен со
    15 вторым входом сумматора и со вторым входом третьего элемента И, выход которого соединен с выходом четвертого элемента И и с первым входом третьего порогового блока, второй
    20 вход которого соединен с первым выводом фотоприемника оптрона и с первым входом первого порогового блока , второй вход которого соединен с выходом сумматора и с первым входом второго порогового блока, второй вход которого соединен с выходом третьего порогового блока, причем выход первого элемента задержки через первый формирователь одиночных импульсов подключен ко второму входу шестого элемента И, а выход второго элемента задержки через второй формирователь одиночных импульсов подключен ко второму входу п того элемента И.
    Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР за вке № 2728 80/18-09,
    по
    кл. Н Of L 25/26, 1979 (прототип).
SU802976272A 1980-08-15 1980-08-15 Устройство дл передачи бипол рных телеграфных сигналов SU930730A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802976272A SU930730A1 (ru) 1980-08-15 1980-08-15 Устройство дл передачи бипол рных телеграфных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802976272A SU930730A1 (ru) 1980-08-15 1980-08-15 Устройство дл передачи бипол рных телеграфных сигналов

Publications (1)

Publication Number Publication Date
SU930730A1 true SU930730A1 (ru) 1982-05-23

Family

ID=20915617

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802976272A SU930730A1 (ru) 1980-08-15 1980-08-15 Устройство дл передачи бипол рных телеграфных сигналов

Country Status (1)

Country Link
SU (1) SU930730A1 (ru)

Similar Documents

Publication Publication Date Title
US4001578A (en) Optical communication system with bipolar input signal
US4365164A (en) Vital contact isolation circuit
JPH0741232Y2 (ja) 非同期2進データ通信回路
SU930730A1 (ru) Устройство дл передачи бипол рных телеграфных сигналов
US4121095A (en) Optical receiver
US3646453A (en) Error detector circuit
KR860008928A (ko) 엘리베이터의 이동거리 검출장치
SU1003379A2 (ru) Устройство дл передачи бипол рных телеграфных сигналов
SU1264363A1 (ru) Устройство дуплексной передачи цифровой информации по двухпроводной линии с в зи
SU789799A1 (ru) Устройство дл регистрации двухпол рных импульсов тока
SU1124444A1 (ru) Входное телеграфное устройство
SU1188900A2 (ru) Устройство согласовани
SU944143A2 (ru) Устройство дл передачи телеграмм
JPS59112745A (ja) 非同期2値信号伝送方式
SU1176810A1 (ru) Устройство дл регистрации телеграфных посылок
SU1718256A1 (ru) Устройство дл передачи и приема информации
SU1469561A1 (ru) Устройство дл имитации ошибок в двоичном канале св зи
SU961156A1 (ru) Оптоэлектронный модуль
SU577689A1 (ru) Устройство модул ции квазитроичного кода
US4232188A (en) Circuit arrangement for receiving simplex and duplex current telegraph characters
SU1561211A1 (ru) Устройство дл передачи дискретной информации
SU1504808A1 (ru) Устройство для формирования двухполярного телеграфного сигнала
SU1131030A1 (ru) Устройство защиты от импульсных помех
SU1658410A1 (ru) Устройство дл приема и передачи дискретных сигналов
SU1619296A1 (ru) Устройство дл моделировани ошибок в волоконно-оптической линии св зи