SU919118A1 - Устройство дл определени достоверности контрольной двоичной информации - Google Patents

Устройство дл определени достоверности контрольной двоичной информации Download PDF

Info

Publication number
SU919118A1
SU919118A1 SU792851600A SU2851600A SU919118A1 SU 919118 A1 SU919118 A1 SU 919118A1 SU 792851600 A SU792851600 A SU 792851600A SU 2851600 A SU2851600 A SU 2851600A SU 919118 A1 SU919118 A1 SU 919118A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
adder
control
valve
Prior art date
Application number
SU792851600A
Other languages
English (en)
Inventor
Виктор Гаврилович Каминский
Original Assignee
Предприятие П/Я Г-4812
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4812 filed Critical Предприятие П/Я Г-4812
Priority to SU792851600A priority Critical patent/SU919118A1/ru
Application granted granted Critical
Publication of SU919118A1 publication Critical patent/SU919118A1/ru

Links

Landscapes

  • Safety Devices In Control Systems (AREA)

Description

Изобретение относится к радиотехнике и может использоваться для размеров и контроля параметров дискретного канала связи. 5
Известно устройство для определения достоверности контрольной двоичной информации, содержащее последовательно соединение первый сумматор и первый выходной клапан, последовательно соединенные второй сумматор и второй выходной клапан, последовательно соединенные счетчик и входной триггер, выход которого подключен к управляющему входу первого выходного кла- . _ пана, первый формирователь контрольной последовательности, первый выход которого подключен к одному из входов первого сумматора, и второй формирователь контрольной ггоследова- __ тельности, первый выход которого подключен к одному из входов второго сумматора, другой вход которого соединен со вторым выходом первого формирователя контрольной последователь- 25 ности [1].
Однако в известном устройстве для определения достоверности контрольной двоичной информации требуется значительное время.
Цель изобретения - сокращение времени определения достоверности.
Поставленная цель достигается тем, что в известное устройство введены третий сумматор, первый элемент ИЛИ и последовательно соединенные анализатор, дополнительный триггер и второй элемент ИЛИ, при этом второй выход второго формирователя контрольной последовательности подключен к второму из входов третьего сумматора, выход которого подключен к входу счетчика, выход которого подключен к другому -входу дополнительного триггера, выход которого подключен к одному из входов первого элемента ИЛИ, другой вход которого соединен с выходом входного триггера, с первым входом первого формирователя контрольной последовательности и с другим входом второго элемента ИЛИ, выход которого подключен к первому входу второго формирователя контрольной последовательности, разрядные выходы которого подключены к входам анализатора, а второй вход соединен с другими входами первого и третьего сумматоров и со вторым входом первого 30 формирователя контрольной последова3 тельности, а выход первого элемента ИЛИ подключен к другому входу второго выходного клапана.
При этом каждый формирователь контрольной последовательности содержит последовательно соединенные входной 5 элемент совпадения, выходной управляемый регистр, выходной сумматор и входной клапан, выход которого подключен к другому входу выходного управляемого регистра, дополнительный Ю выход которого подключен к другому входу выходного сумматора, а другой вход входного клапана соединен с соответствующим входом входного элемента совпадения. . - 15
На чертеже представлена структурная электрическая схема предлагаемого устройства.
Устройство для определения достоверности контрольной двоичной инфор- 2Q мадии содержит первый и второй сумматоры 1 и 2 , первый и второй выходные клапаны 3 и 4, первый и второй элементы ИЛИ 5 и 6, третий сумматор 7, счетчик 8, входной триггер 9, 25 дополнительный триггер 10, анализатор 11, первый формирователь 12 контрольной последовательности, состоящий из входного клапана 13, выходного сумматора 14, входного элемента 15 совпадение и выходного управляемого регистра 16, второй формирователь 17 контрольной последовательности, состоящий из входного элемента 18 совпадения, выходного управляемого регистра 19, входного клапана 20 и выходного сумматора 21.
Устройство работает следующим образом.
.Перед сеансом замера параметровканала связи входной триггер 9 со входа устройства устанавливается в единичное состояние, закрывая первый выходной клапан 3 и через первый элемент ИЛИ 5 второй выходной клапан 4, а также как управляющий сигнал поступает на вход первого формирователя 12 и через второй элемент ИЛИ 6 на вход второго формирователя 17, устанавливая их в режим приема синхросигнала и разрешая режим формирования контроль ных йоследовательностей.
Сигналы управления закрывают цепи прохождения сигналов обратной связи выходных управляемых регистров 16 и 19 через выходные сумматоры и 21 на входных клапанах 13 и 20 и открывает через входные элементы и 18 совпадения цепи прохождения сигналов со входа устройства (из канала связи) на заполнение выходных управляемых регистров 16 и 19. На втором формирователе 17 начинается пооцесс проверки последовательности, поступающей из канала связи на ее 65 соответствие выбранному закону формирования комбинаций.
Сигналы с выходного сумматора 21 поступают на вход третьего сумматора 7 , на другой вход которого поступают символы из канала связи непосредственно.
При наличии факта передачи комбинаций в канале связи и отсутствии помех в канале связи с выхода третьего сумматора 7 будет поступать нулевая последовательность. При достижении определенного порога, который определяется диапазоном просчета подряд принятых нулевых символов счетчиков 8, на его выходе проявляется сигнал, поданный к установочным входам входного и дополнительного . триггеров 9 и 10. В результате этого открываются первый и второй выходные клапаны 3 и 4, а первый и второй формирователи 12 и 17 переключаются из режима синхронизации в режим ге-. нерирования контрольных последовательностей. Первый и второй формирователи 12 и 17 работают синхронно, последовательности сигналов, поступающие на входы второго сумматора 2 полностью совпадают, и через открытый второй выходной клапан 4 на выход устройства поступает нулевая последовательность, характеризующая нор.мальный режим работ. Одновременно с этим через открытый первый выходной клапан 3 с первого сумматора 1 на выход устройства поступает поток ошибок. Он образуется путем позначного сравнения последовательности, формируемой первым формирователем 12 и последовательности, поступающей из канала связи.
Так как после фазирования эти последовательности совпадают, то пои отсутствии помех в канале связи с первого сумматора 1 поступают нули. 45 Наличие искажения приводит к несоответствию последовательностей и приводит к появлению единиц на выходе первого сумматора 1, что и является потоком ошибок.
Через определенное время сработает анализатор 11, настроенный на определенную комбинацию сигналов, формируемых на регистре 19. По этому сигналу дополнительный триггер 10 устанавливается в единичное состояние,
-15 закрывает через первый элемент ИЛИ 5 второй выходной клапан 4 и переключает второй формирователь 17 из режима формирования контрольной последовательности в режим синхронизации. После этого второй формирователь 17 работает в, режиме синхронизации, как это было описано при первоначальном включении в связь.
При этом первый формирователь 12 продолжает работать в режиме форми5 рования контрольной последовательности, продолжая режим замера ошибок.
После выделения порога срабатывания управляющий сигнал со счетчика 8 вновь переключает дополнительный триггер 10 в положение, когда 5 второй формирователь 13 вновь устанавливается в режим генерирования контрольной последовательности, с одновременным открыванием цепи проверки синфазности через второй выходной 10 клапан 4.
После пересинхронизации второго |формирователя 17 его фазовое положение будет синхронным с фазовъия положением канальной последоватльности. 15 В случае, если за этот цикл замера прибор расфазирован не был,это фазовое положение соответствует фазовому положению первого формирователя 12, что фиксируется нулевой последо- 20 вательностью, выдаваемой со втор’ого сумматора 2 через второй выходной клапан 4 потребителю.
В случае сбоев прибора в цикле замера эти последовательности не сов- 25 падают и на выход устройства поступают единицы, свидетельствующие о необходимости стирания потока ошибок за последний цикл замера.
Поскольку сигналы с анализатора 11$θ поступают периодически, то с таким же периодом производится переключение второго формирователя 17 из режима генерирования контрольных последовательностей в режим синхронизации.
Таким образом, в режиме синхронизации одновременно ведется замер параметров канала связи независимо от времени синхронизации второго формирователя 17, за счет чего объем 40 набираемых статистических параметров канала связи за один и тот же интервал времени существенно возратает, что и предопределяет в конечном итоге сокращение времени опре- 45 деления достоверности.

Claims (2)

  1. Изобретение относитс  к радиотех нике и может использоватьс  дл  размеров и контрол  параметров дискретного канала св зи. Известно устройство дл  определени  достоверности контрольной двоичн информации, содержащее последователь но соединение первый сумматор и первый выходной клапан, последовательно соединенные второй сумматор и вто рой выходной клапан, последовательно соединенные счетчик и входной триггер , выход которого подключен к упра л ющему входу первого выходного клапана , первый формирователь контрольной последовательности, первый выход которого подключен к одному из входов первого сумматора, и второй формирователь контрольной последовательности , первый выход которого под ключен к одному из входов второго сумматора, другой вход которого соединен со вторым выходом первого формировател  контрольной последователь Однако в известном устройстве дл  определени  достоверности контрольной двоичной информации требуетс  значительное врем . Цель изобретени  - сокращение времени определени  достоверности. Поставленна  цель достигаетс  тем, что в известное устройство введены третий сумгиатор, первый элемент ИЛИ и последовательно соединенные анализатор , дополнительный триггер и второй элемент ИЛИ, при этом второй выход второго формировател  контрольной последовательности подключен к второму из входов третьего сумматора, выход которого подключен к входу счетчика , выход которого подключен к другому -входу дополнительного триггера , выход которого подключен к одному из входов первого элемента ИЛИ, другой вход которого соединен с выходом входного триггера, с первым входом первого формировател  контрольной последовательности и с другим входом второго элегиента ИЛИ, выход которого подключен к первому входу второго формировател  контрольной последовательности, рлзр д 1ые выходы которого подключены к входам анализатора , а второй вход соединен с другими входами первого и третьего сумматоров и со вторым входом первого формировател  контрольной последовательности , а выход первого элемента ИЛИ подключен к другому входу второ выходного клапана. При этом каждый формирователь ко рольной последовательности содержит последовательно соединенные входной элемент совпадени , выходной управл емый регистр, выходной сумматор и входной клапан, выход которого подключен к другому входу выходного уп равл емого регистра, дополнительный выход которого подключен к другому входу выходного сумматора, а другой вход входнгго клапана соединен с соответствующим входом входного эле мента совпадени . На чертеже представлена структур на  электрическа  схема предлагаемо го устройства. Устройство дл  определени  досто верности контрольной двоичной инфор мации содержит первый и второй сумматоры 1 и 2 , первый и второй выходные клапаны 3 и 4, первый и второй элементы ИЛИ 5 и б, третий сумм тор 7, счетчик 8, входной триггер 9 дополнительный триггер 10, анализатор 11, первый формирователь 12 кон рольной последовательности, состо щий из входного клапана 13, выходного сумматора 14, входного элемента 15 совпадение и выходного управл емого регистра 16, второй формирова тель 17 контрольной последовательности , состо щий из входного элемен та 18 совпадени , выходного управл емого регистра 19, входного клапана 20 и выходного сумматора 21. Устройство работает следующим об разом. Перед сеансом замера параметров канала св зи входной триггер 9 со входа устройства устанавливаетс  в единичное состо ние, закрыва  первый выходной клапан 3 и через первый элемент ИЛИ 5 второй выходной клапан 4, а также как управл ющий сигнал поступает на вхсэд первого формировател  12 и через второй элемент ИЛИ 6 на в.ход второго формировател  17, устанавлива  их в режим приема синхросигнала и разреша  режим формировани  контрольных Лоследовательностей. Сигналы управлени  закрывают цеп прохождени  сигналов обратной св зи выходных управл емых регистров 16 и 19 через выходные сумматоры 14и 21 на входных клапанах 13 и 20 и открывает через входные элементы 15и 18 совпадени  цепи прохождени  сигналов со входа устройства (из канала св зи) на заполнение выходны управл емых регистров 16 и 19. На втором формирователе 17 начинаетс  пооцесс проверки последовательности поступающей из канала св зи на ее соответствие выбранному закону формировани  комбинаций. Сигналы с выходного сумматора 21 поступают на вход третьего сумматора 7, на другой вход которого поступают символы из канала св зи иепосредственно . При наличии факта передачи комбинаций в канале св зи и отсутствии помех в канале св зи с выхода третьего сумматора 7 будет поступать нулева  последовательность. При достижении определенного порога, который определ етс  диапазоном просчета подр д прин тых нулевых символов счетчиков 8, на его выходе про вл етс  сигнал, поданный к установочным входам входного и дополнительного . триггеров 9 и 10. В результате этого открываютс  первый и второй выходные клапаны 3 и 4, а первый и второй формирователи 12 и 17 переключаютс  из режима синхронизации в режим ге-. нерировани  контрольных последовательностей . Первый и второй формирователи 12 и 17 работают синхронно, последовательности сигналов, поступающие на входы второго сумматора 2 полностью совпадают, и через открытый второй выходной клапан 4 на выход устройства поступает нулева  последовательность , характеризующа  нор.мальный режим работ. Одновременно с этим через открытый первый выходной клапан 3 с первого сумматора 1 на выход устройства поступает поток ошибок. Он образуетс  путем позначного сравнени  последовательности, формируемой первым формирователем 12 и последовательности, поступающей из канала св зи. Так как после фазировани  эти последовательности совплл ют, то пои отсутствии помех в канале св зи с первого сумматора 1 поступают нули. Наличие искажени  приводит к несоответствию последовательностей и приводит к по влению единиц на выходе первого сумматора 1, что и  вл етс  потоком ошибок. Через определенное врем  сработает анализатор 11, настроенный на определенную комбинацию сигналов, формируемых на регистре 19. По этому сигналу дополнительный триггер 10 устанавливаетс  в единичное состо ние, закрывает через первый элемент ИЛИ 5 второй выходной клапан 4 и переключает второй формирователь 17 из режима формировани  контрольной последовательности в режим синхронизации . После этого второй формирователь 17 работает в, режиме синхронизации , как это было описано при первоначальном включении в св зь. При этом первый формирователь 12 продолжает работать в режиме формировани  контрольной последовательности , продолжа  режим замера ошибо После выделени  порога срабатывани  управл ющий сигнал со счетчика 8 вновь переключает дополнительный триггер 10 в положение, когда второй формирователь 13 вновь устан ливаетс  в режим генерировани  конт рольной последовательности, с одновременным открыванием цепи проверки синфазности через второй выходной клапан 4. После пересинхронизации второго (формировател  17 его фазовое положе ние будет синхронным с фазовьш поло жением канальной последоватльности. В случае, если за цикл прибор расфазирован не был,это фазо вое положение с.оответствует фазовом положению первого формировател  12, что фиксируетс  нулевой последевательностью , выдаваемой со второго сумматора 2 через второй выходной клапан 4 потребителю. В случае сбоев прибора в цикле з мера эти последовательности не совпадают и на выход устройства поступают единицы, свидетельствующие о необходимости стирани  потока ошибо за последний цикл замера. Поскольку сигналы с анализатора поступают периодически, то с таким же периодом производитс  переключение второго формировател  17 из режима генерировани  контрольных последовательностей в режим синхронизации . Таким образом, в режиме синхронизации одновременно ведетс  замер параметров канала св зи независимо от времени синхронизации второго формировател  17, за счет чего объем на,бираемых статистических параметров канала св зи за один и тот же интервал времени существенно возратает , что и предопредел ет в конечном итоге сокращение времени определени  достоверности. Формула изобретени  1. Устройство дл  определени  дос товерности контрольной двоичной информации , содержащее последовательно соединенные первый сумматор и пер вый выходной клапан, последовательно соединенные второй сумматор и второй выходной клапан, последовательно соединенные счетчик и входной триггер , выход которого подключен к упра л ющему входу первого выходного клапана , первый формирователь контроль-, ной Последовательности, первый выход которого подключен к одному из входов первого сумматора, и второй формирователь контрольной последовательности , первый выход которого подключен к одному из входов второго сумматора , другой вход которого соединен со вторым выходом первого формировател  контрольной последовательности, отличающеес  тем, что, с целью сокращени  времени определени  достоверности, введены третий сумматор, первый элемент ИЛИ и последовательно соединенные анализатор, дополнительный триггер и второй элемент ИЛИ, при этом второй выход второго формировател  контрольной последовательности подключен к одному из входов третьего сумматора, выход . которого подключен к входу счетчика, выход которого подключен к другому входу дополнительного триггера, выход которого подключен к одному из входов первого элемента ИЛИ, другой вход которого соединен с выход сим входного триггера, с перввлм входом первого формировател  контрольной последовательности и с другим входом второго элемента ИЛИ, выход которого подключен к первому входу второго формировател  контрольной последовательности , разр дные выходы которого подключены к входам анализатора, а второй вход соединен с другими входами первого и третьего сумматоров и со вторым входом первого формировател  контрольной последовательности , а выход первого элемента ИЛИ подключен к другому входу второго выходного клапана.
  2. 2. Устройство по п.1, отличающее с   тем, что каждый формирователь контрольной последовательности содержит последовательно соединенные входной элемент совпадени , выходной управл емый регистр,выходной сумматор и входной клапан, выход которого подключен к другому входу выходного управл емого регистра, дополнительный выход которого подключен к другому входу выходного сумматора , а другой вход входного клапана соединен с соответствующим входом входного элемента совпацени . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 440044, кл. Н 04 L 1/00, 1971 (прототип).
SU792851600A 1979-10-10 1979-10-10 Устройство дл определени достоверности контрольной двоичной информации SU919118A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792851600A SU919118A1 (ru) 1979-10-10 1979-10-10 Устройство дл определени достоверности контрольной двоичной информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792851600A SU919118A1 (ru) 1979-10-10 1979-10-10 Устройство дл определени достоверности контрольной двоичной информации

Publications (1)

Publication Number Publication Date
SU919118A1 true SU919118A1 (ru) 1982-04-07

Family

ID=20864415

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792851600A SU919118A1 (ru) 1979-10-10 1979-10-10 Устройство дл определени достоверности контрольной двоичной информации

Country Status (1)

Country Link
SU (1) SU919118A1 (ru)

Similar Documents

Publication Publication Date Title
SU919118A1 (ru) Устройство дл определени достоверности контрольной двоичной информации
US5122793A (en) Signal generator for generating an image signal of an input signal
SU687407A1 (ru) Цифровой частотомер
SU875304A1 (ru) Цифровой фазометр
SU930727A1 (ru) Устройство дл измерени времени синхронизации
SU938196A1 (ru) Фазосдвигающее устройство
JP2000258563A (ja) 伝送遅延時間測定装置
RU2000668C1 (ru) Устройство дл межканального фазировани систем передачи данных
SU1332547A1 (ru) Устройство дл измерени остаточного затухани канала св зи
SU947886A1 (ru) Устройство дл регистрации информации
RU2127445C1 (ru) Быстродействующий нониусный измеритель временных интервалов
SU918884A1 (ru) Цифровой фазометр-частотомер
SU907828A2 (ru) Устройство дл контрол чувствительности побочных каналов в радиоприемниках
SU599369A1 (ru) Устройство дл приема сигналов синхронного запуска
SU953703A2 (ru) Многоканальный программируемый генератор импульсов
SU978370A2 (ru) Устройство дл определени достоверности передачи бинарной информации
SU926775A1 (ru) Устройство дл дистанционного контрол необслуживаемых регенеративных трансл торов
SU758547A2 (ru) Устройство синхронизации с дискретным управлением
JPH08274761A (ja) 符号誤り率測定装置
SU478312A1 (ru) Устройство дл моделировани процесса синхронизации радиорелейных линий
SU264773A1 (ru) Многоканальное устройство для синхронизации запуска регистраторов
SU828384A1 (ru) Устройство дл формировани пачекиМпульСОВ
SU699524A1 (ru) Двухканальный коррелометр
SU972428A1 (ru) Устройство синхронизации источников сейсмических сигналов
JPS58102169A (ja) デ−タ信号位相差測定器