SU917113A1 - Устройство дл контрол частоты - Google Patents

Устройство дл контрол частоты Download PDF

Info

Publication number
SU917113A1
SU917113A1 SU802919423A SU2919423A SU917113A1 SU 917113 A1 SU917113 A1 SU 917113A1 SU 802919423 A SU802919423 A SU 802919423A SU 2919423 A SU2919423 A SU 2919423A SU 917113 A1 SU917113 A1 SU 917113A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
counter
control
input
Prior art date
Application number
SU802919423A
Other languages
English (en)
Inventor
Роман Михайлович Гайдучок
Николай Владимирович Кирианаки
Виктор Иванович Руденко
Геннадий Владимирович Цукорник
Original Assignee
Львовский Ордена Ленина Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский Ордена Ленина Политехнический Институт filed Critical Львовский Ордена Ленина Политехнический Институт
Priority to SU802919423A priority Critical patent/SU917113A1/ru
Application granted granted Critical
Publication of SU917113A1 publication Critical patent/SU917113A1/ru

Links

Landscapes

  • Feedback Control In General (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЧАСТОТЫ
Изобретение относитс  к импульсной технике и может быть использовано в тахометрических приборах дл  контрол  частоты.
Известно устройство дл  контрол  частоты, содержащее генератор им-, пульсов, счетчик, элементы совпадени , управл ющие триггеры, дешифраторы и входной формирователь, св занный своим выходом со входом сброса счетчика импульсов, счетный вход . которого соединен с выходом генератора импульсов, а выходы - со входами дешифраторов, подключенных своими выходакш к управл ющим входам рабочих триггеров управлени , выходы которых соединены с одними входами элементов совпадени , вторые входы которых подключены к выходу формировател , а выходы - к управл ющим входам выходных триггеров управлени  lj .
Недостатки данного устройства дл  контрол  частоты - ниэка  технологичность устройства и отсутствие унификации его схекы.
Наиболее близким к предлагаемому  вл етс  устройство дл  контрол  частоты, включающее формирователь импульсов,,выход которого соединен с первыми входами элемента ИЛИ,
триггера и регистра, вторые входы которого подключены к выходам первого счетчика, а также генератор импульсов и второй счетчик, выход которого соединен со вторыми входс1ми элемента ИЛИ и триггера 2.
Недоста1тками известного устройства  вл ютс  ограниченные функциональные возможности, так как устрой10 ство обеспечивает только двухпороговый контроль частоты.
Цель изобретени  - расширение функциональных возможностей устрой.ства .
15
Поставленна  цель достигаетс  тем, что в устройство дл  контрол  частоты, содержащее формирователь импульсов, выход которого соединен с первыми входами элемента ИЛИ,триг20 гера и регистра, вторые входы которого подключены к выходам первого счетчика, а также генератор импульсов и второй счетчик, выход которого соединен со вторыми входами элемента ИЛИ и триггера, введены блок па- . м ти и делитель, первый н второй входы которого соединены с выходами соответственно генератора импульсов и формировател  импульсов, и выход 30 делител  подключен к первому входу
второго .счетчика, второй и третьи Ьходы которого соединены соответственно с выходом элемента ИЛИ и вы .ходами блока пам ти, первые входы которого подключены к выходам первого счетчика, один из входов которого соединен с выходом формировател  импульсов, а другой подключен к выходу триггера, третьему входу делител  и второму входу блока пам ти.
На чертеже представлена структурна  схема устройства дл  контрол  частоты.
Устройство содержит формирователь
1импульсов, генератор 2 импульсов, делитель 3, триггер 4, элемент 5 ИЛИ счетчик б, блок 7 пам ти, счетчик 8
и регистр 9.
Делитель 3 частоты имеет два переключаемых коэффициента делени  N N2 1. Разр дность вычитаю wero счетчика-8 импульсов равна п, а разр дность контрольных уставок 2 . Значени  контрольных уставок хран тс  в блоке 7 пам ти и записаны в возрастающем пор дке.
Контроль I частоты осуществл етс  развертывающим методом, при котором в каждом цикле контрол  адреса контрольных уставок выбираютс  последоватёльно в пор дке возрастани , причем по i-тому адресу в блоке 7 хранитс  число, которое соответствует разности между значением i-ой и i-1-ой уставок. Причем сравнение каждой уставки с периодом контролируемой частоты происходит в два этапа. Сначала дл  операции сравнени  извлекаетс  из блока 7 пам ти значени  старших разр дов контрольной уставки , а потом - значени  младших разр дов .
Устройство работает следующим образом.
Входной формирователь 1 формирует короткие импульсы с интервалом еледовани , равным периоду контролируемой частоты. Импульсом с выхода вход ного формировател  сбрасываетс  в нулевое состо ние делитель 3, устанавлива  коэффициент делени N f триггер 4 и суммирующий счетчик 6, управл ющий (К-1) адресными входами блока 7 пам ти. Нулевым адресом,установленным в суммирующем счетчике б, из блока 7 выбираетс  значение кода п (зтарших разр дов первой контрольйой уставки, который записываетс  в вычитающий счетчик 8 этим, же сигналом/ с выхода входного формировател , прс дедшим через элемент 5 ИЛИ. При этом импульсы генератора
2через делитель 3 поступают на счетный вход вычитающего счетчика 7,Этими импульссц и уменьшаетс  записанное в него значение кода старших разр дов первой контрольной уставки.
Когда это значение станет равным нулю , импульсом заема счетчика 7 устанавливаетс  в единичное состо ние триггер 4, который переключает при этом коэффициент делени  делител  3 с Hf на N If а также увеличивает на единицу адрес, подаваемый на входы блока 7 пам ти. Увеличенным адресом из блока пам ти извлекаетс  значение кода п младших разр дов первой контрольной уставки и записываетс  в счетчик 8 этим же импульсом заема, прешедшим через элемент 5 ИЛИ.
Таким образом, значение кода младших разр дов, записанное в счетчик 8, будет вычитатьс  импульсами генератора 2, поскольку коэффициент делени  делител  3 при этом равен единице .
Если значение периода контролируемой частоты больше значени  перво контрольной уставки, то импульсом заема триггер 4 устанавливаетс  в нулевое состо ние и переключает делитель 3 на коэффициент делени  Nj, а также увеличивает содержимое счетчика б на единицу. Новым значением адреса из блока пам ти выбираетс  код п - старних разр дов второй контрольной уставки и записываетс  в счетчик 8 тем же имЬульсом заема, и описанный цикл контрол  повтор етс  с новым значением уставки.
Такой процесс продолжаетс  в течение периода контролируемой частоты . По окончании периода импульсом с выхода формировател  1 значение адреса последней, выбранной за период контролируемой частоты, уставки з.аписываетс  в регистр 9, выходы которого могут быть подключены к блоку индикации и формировани  сиг алов управлени .
Таким образом, предлагаемое устройство обладает более широкими функциональными возможност ми, поскольку оно обеспечивает многопороговый контроль частоты, при этом значени  контрольных уставок могут легко перепрограммироватьс .

Claims (2)

  1. Формула изобретени 
    Устройство дл  контрол  частоты, содержащее фО ; 14ирователь импульсов, выход соединен с первыми входаал  элемента ИЛИ/ триггера и penfcTpa/ вторые входы которого .подключены к выходам первого счетчика/ а также генератор импульсов и второй счетчик/ выход которого соединен с вторыми входами элемента ИЛИ и триггера/ отличающес  T&t, что/ с целью расширени  функциональных возможностей, в него
    введены блок пам ти и делитель,первый и второй в.ходы которого соединены с выходс1ми соответственно генератора импульсов и формировател  импульсов, а выход делител  подключен , к первому входу второго счетчика , второй и третьи входы которого соединены соответственно с выходом элемента ИЛИ и выходагда блока пам ти , первые входы которого подключены к выходам первого счетчика.
    один из входов которого соединен с выходом формировател  импульсов, а другой подключен к выходу триггера, третьему входу делител  и второму входу блока пам ти.
    Источники информации, прин тые во внимание при экспертизе
    1,Патент США 3537001, кл. G 01 R 23/00, 1970.
  2. 2.Авторское свидетельство СССР 657404, кл. G 04 F 10/04, 1976.
SU802919423A 1980-05-05 1980-05-05 Устройство дл контрол частоты SU917113A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802919423A SU917113A1 (ru) 1980-05-05 1980-05-05 Устройство дл контрол частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802919423A SU917113A1 (ru) 1980-05-05 1980-05-05 Устройство дл контрол частоты

Publications (1)

Publication Number Publication Date
SU917113A1 true SU917113A1 (ru) 1982-03-30

Family

ID=20893628

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802919423A SU917113A1 (ru) 1980-05-05 1980-05-05 Устройство дл контрол частоты

Country Status (1)

Country Link
SU (1) SU917113A1 (ru)

Similar Documents

Publication Publication Date Title
SU917113A1 (ru) Устройство дл контрол частоты
SU918872A1 (ru) Устройство дл контрол частоты
SU955516A1 (ru) Программируемый генератор импульсов
SU1374414A1 (ru) Генератор импульсов с управл емой частотой
SU894708A1 (ru) Устройство дл умножени частоты следовани импульсов
SU1480102A1 (ru) Формирователь последовательностей импульсов
SU1088106A1 (ru) Устройство дл выделени импульсов из импульсной последовательности
SU1599870A1 (ru) Устройство дл определени периода контрол технических систем
SU1181122A1 (ru) Устройство для формирования импульсов
SU363994A1 (ru) Модель работы сетевого графика
SU546894A1 (ru) Устройство дл допускового контрол параметров
SU907553A1 (ru) Устройство дл моделировани процессов управлени запасами
SU961116A1 (ru) Устройство дл формировани временных интервалов
SU834846A1 (ru) Генератор серии импульсов
SU542338A1 (ru) Умножитель частоты следовани периодических импульсов
SU738134A1 (ru) Устройство дл задержки импульсов
SU1003083A1 (ru) Генератор одномерных дискретных случайных блужданий
SU1027694A1 (ru) Измеритель временных интервалов в сери х импульсов
SU883902A1 (ru) Устройство дл делени частотно-импульсных сигналов
SU543922A1 (ru) Линейный интерпол тор
SU542192A2 (ru) Автоматический программатор временных интервалов
SU506845A1 (ru) Цифровой генератор функций
SU1265975A1 (ru) Устройство дл формировани временных интервалов
SU441642A1 (ru) Лини задержки
SU1135004A1 (ru) Умножитель частоты