SU911554A1 - Устройство дл извлечени корн заданного пор дка - Google Patents

Устройство дл извлечени корн заданного пор дка Download PDF

Info

Publication number
SU911554A1
SU911554A1 SU802967171A SU2967171A SU911554A1 SU 911554 A1 SU911554 A1 SU 911554A1 SU 802967171 A SU802967171 A SU 802967171A SU 2967171 A SU2967171 A SU 2967171A SU 911554 A1 SU911554 A1 SU 911554A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
cell
integrator
comparator
Prior art date
Application number
SU802967171A
Other languages
English (en)
Inventor
Анатолий Максимович Благородов
Алла Борисовна Прохорова
Михаил Витальевич Шахматов
Original Assignee
Предприятие П/Я А-3325
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3325 filed Critical Предприятие П/Я А-3325
Priority to SU802967171A priority Critical patent/SU911554A1/ru
Application granted granted Critical
Publication of SU911554A1 publication Critical patent/SU911554A1/ru

Links

Landscapes

  • Investigating Or Analysing Biological Materials (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ИЗВЛЕЧЕНИЯ КОРНЯ ЗАДАННОГО ПОРЯДКА

Claims (2)

  1. Изобретение относитс  к автоматике и вычислительной технике и может найти применение в аналоговых вычислительных машинах. Известно устройство дл  извлечени  корн , содержащее управл емые интеграторы , ключи, фишэтр, одновибратор, блок формировани  импульсов и блоки обнулени  интеграторов tl. Недостатком указанного устройства ,  вл етс  больша  инерционность, обуслов ленна  наличием фильтра, выходной сиг нал которого  вл етс  выходным сигналом всего устройства. Наиболее близким к предлагаемому  в л етс  устройство дл  извлечени  корн  заданного пор дка, содержащее последова тельно соединенные источник эталонного напр жени  и п  чеек, кажда  из которых содержит последовательно соединен- ные основной ключ и интегратор, ко входу основного ключа подключен вход инвер тора, выход которого через дополнительный ключ подключен к входу интегратора интегратора каждой  чейки соединен со входом инвертора последующей  чейки, Ы.1ХОД интегратора последней  чейки подключен к одному из входов компаратора , другой вход которого соединен с входом всего устройства, а выход компараторй подключен к управл ющим входам основного и дополнительного ключей всех  чеек 2. Недостатком известного устройства  вл етс  накопление погрюшностей в процессе работы, вызванное задержкой срабатывани  ключей и компаратора. Цель изобретени  - повышение точности работы устройства. Поставленна  цель достигаетс  тем, что в устройство дл  извлечени  корн  заданного пор дка, содержащее источник эталонного напр жени  и п  чеек, кажда  из которых содержит последовательно соединенные инвертор и первый ключ, выход которого соединен с входом интегь. ратора и выходом второго ключа, вход которого соединен с входом инвертора, КЫХ.ОР. интегратора каждой  чейки соединен с входом инвертора последующей  че ки, вход инвертора первой  чейки соединен с выходом источника эталонного напр жени , выход интегратора первой  чей ки  вл етс  выходом устройства, а выхо интегратора Л -и  чейки соединен с пер вым Входом компаратора, введены блок выборки-хранени , первый и второй элементы И, формирователь импульсов и триггер, причем первый вход блока выбо ки-хранени   вл етс  информационным вх дом устройства, второй вход соединен с выходом триггера и первыми входами пер вого и второго элементов И, вторые BXO ды которых соединены с выходом компаратора и через формирователь импупьсов с вторым входом триггера, первый вход которого  вл етс  управл ющим входом устройства, выхад блока выборки-хранени  соединен с вторым входом компарато ра, а выходы первого и второго элементов И соединены соответственно с управл ющими входами второго и первого ключей каждой  чейки. . I. На фиг. 1 представлена блок-схема устройства,; на фиг. 2 - временные диаграммы работы устройства. Устройство содержит источник 1 эталонного напр жени ,  чейки 2-1, ...,2-п второй ключ 3, интегратор 4, инвертор 5, первый ключ 6, компаратор 7, блок 8 выборки-хранени , первый элемент И 9 второй элемент И 10, формирователь 11 импульсов, триггер 12. Устройство работает следующим образом . В исходном состо нии выходные напр жени  интеграторов 4 всех  чеек 2-1 .... 2-п равны нулю. Вне зависимости от сигнала на входе блока 8 выборки-хра нени  второй ключ 3 и первый ключ 6 всех  чеек закрыты, так как выходной сигнал триггера 12 равен нулю, а следовательно , выходные сигналы первого элемента И 9 и второго элементами 10 также равны нулю. При этом блок 8 выборки-хранени  повтор ет на своем выходе сигнал. Поступающий на его вход (фиг. 26).V В момент IQ прихода сигнала запроса (фиг. 2в) на вход триггера 12 он переходит в состо ние (фиг. 2ж). При этом блок 8 выборки-хранени  переходат в состо ние Хранение, т.е. сигнал на его выходе остаетс  равным вне зависимости от дальнейшего изменени  входного сигнала (фиг. 26). Включаютс  вторые ключи 3 всех  чеек, и происходит интегрирование сигнала источника 1 эталонного напр жени  до момента t .наступлени  равенства (tJ ) (фиг. 2е) на входе компаратора 7. В момент равенства этих напр жений компаратор 7 срабатывает и формирователь 11 импульсов вырабатывает короткий импульс (фиг. 2г). Этот импульс переключает триггер 12 в исходное состо ние. Вторые ключи 3 и йервые ключи 6 всех  чеек закрываютс , а блок 8 выборки-хранени  переходит в состо ние Выборка (фиг. 26).. В момент срабатывани  компаратора 7выходное напр жение интегратора 4 первой  чейки равн етс (} г - Таким образом выходной сигнал устройства будет равени К ) (фиг. 2д). 8момент прихода очередного импульса запроса на вход триггера 12 работа устройства повтор етс  снова. В зависимости от знака вeличиныU.-UaJi,,.) (разность между значением входного сигнала в момент прихода очередного импульса запроса и выходным напр жением интегра- TOpa последней  чейки, равным значению входного сигнала в момент прихода предыдущего сигнала запроса) открываетс  второй ключ 3 (если разность отрицательна), или первый ключ 6 (если разность положительна ), и происходит интегрирование сигнала источника 1 эталонного напр жени  до момента наступлени  равенства инт... В момент срабатывани  компаратора 7 выходное напр жение интегратора 4 первой  чейки пропорционально корню заданной , степени от входного сигнала. Степень извлекаемого корн  равна числу последовательно включенных идентичных  чеек. В предлагаемом устройстве переключение первого б и второго 3 ключей происходит только по сигналу запроса, поступающему на вход триггера, и накопление ощибки, вызванной разбросом перекгаочаюшего напр жени  ключей, исключено. В свою очередь, использование быстродействующих ключей и высокочувствительных компараторюв преп тствует возникновению погрешностей, св занных с задержкой аереключени  ключей, что приводит к повышению точности устройства. Формула изобретени  Устройство дл  извлечени  корн  заданного пор дка, содержащее источник эта-
    ионного напр жени  и п  чеек, кажда . из которых содержит поспедовате 1ьно сое диненные инвертор и первый кпюч, выход которого соединен с входом интегратора и выходом вторюго кшоча, вход которого соединен с входом инвертора, выход интегратора каждой  чейки соединён с входом инвертора поспедуюшей  чейки, вход инвертора первой  чейки соединен с источником эталонного напр жени , выход интегратора первой  чейки  вл етс  выходом устройства, а выход интегратора п-  чейки соединен с первым входом компаратора , отличающеес  тем, что, с цепью повышейи  точности работы устройства, в него введены блок выборкихранени , первый и второй элементы И, формирователь импульсов и триггер, причем первый вход блока выборки-хранени   вл етс  информационным входом устройства , второй вход соединен с выходом триггера и первыми входами первого и второго элементов И, вторые входы кото1Я 1Х соединены с выходом компаратора и через формирователь импульсов с вторым входе триггера, первый вход которого , влйетс  управл ющим входом устройства клход блока выб фки-храиени  соединен с вто1 ым входом компаратора, а выходы первого и второго элементов И соединены срответственно с управл ющими вхо i дами второго и первого юпочей каждой  чейки.
    Источв ки иифорлапви, прин тые во внимание при зкспертид 1 Авторское свидетельство СССР № 729596. к . Q 06 Q 7/20, 198О.
  2. 2. AvropcKoe свидетельство СССР № 482761, к . G Об Q 7/2О, 1975 (прототип).
    N
    fy/f,xp.
    0ff2,Z
SU802967171A 1980-08-04 1980-08-04 Устройство дл извлечени корн заданного пор дка SU911554A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802967171A SU911554A1 (ru) 1980-08-04 1980-08-04 Устройство дл извлечени корн заданного пор дка

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802967171A SU911554A1 (ru) 1980-08-04 1980-08-04 Устройство дл извлечени корн заданного пор дка

Publications (1)

Publication Number Publication Date
SU911554A1 true SU911554A1 (ru) 1982-03-07

Family

ID=20912288

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802967171A SU911554A1 (ru) 1980-08-04 1980-08-04 Устройство дл извлечени корн заданного пор дка

Country Status (1)

Country Link
SU (1) SU911554A1 (ru)

Similar Documents

Publication Publication Date Title
US3192478A (en) Bidirectional counter adapted for receiving plural simultaneous input signals
GB777378A (en) Analog-to-digital converter
SU911554A1 (ru) Устройство дл извлечени корн заданного пор дка
US3194950A (en) Analog to digital divider apparatus
SU834677A1 (ru) Устройство дл определени экстре-МАльНыХ зНАчЕНий элЕКТРичЕСКиХ Сиг-НАлОВ
SU955031A1 (ru) Устройство дл определени максимального числа
SU645152A1 (ru) Устройство дл сравнени двоичных чисел
SU660220A2 (ru) Аналого-цифровое устройство задержки пр моугольных импульсов
SU482761A1 (ru) Устройство дл извлечени корн заданного пор дка
SU991441A1 (ru) Вычислительное устройство
SU579637A1 (ru) Устройство дл моделировани механических нагрузок
SU718918A1 (ru) След ща цифрова декада
SU866487A1 (ru) Цифровой преобразователь параллельно-последовательного след щего уравновешивани
SU617747A1 (ru) Цифровой след щий фазометр
SU966660A1 (ru) Устройство дл измерени длительности коротких импульсов
SU807327A1 (ru) Интегратор
SU930626A1 (ru) Устройство дл задержки импульсов
SU590735A1 (ru) Устройство дл умножени
SU702341A1 (ru) Устройство дл сравнени напр жений
SU868640A1 (ru) Цифровой измеритель симметричных составл ющих трехфазной сети
SU881736A1 (ru) Устройство дл поиска чисел в заданном диапазоне
SU1290244A1 (ru) Измеритель разности длительностей наносекундных интервалов
SU824436A1 (ru) Процентный цифровой измеритель-Ный пРЕОбРАзОВАТЕль
SU606140A1 (ru) Цифровой частотомер
SU660290A1 (ru) Устройство дл синхронихации импульсных последовательснотей