SU909793A1 - Многоканальное устройство дл управлени преобразователем - Google Patents

Многоканальное устройство дл управлени преобразователем Download PDF

Info

Publication number
SU909793A1
SU909793A1 SU802959186A SU2959186A SU909793A1 SU 909793 A1 SU909793 A1 SU 909793A1 SU 802959186 A SU802959186 A SU 802959186A SU 2959186 A SU2959186 A SU 2959186A SU 909793 A1 SU909793 A1 SU 909793A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
block
input
counter
pulse
Prior art date
Application number
SU802959186A
Other languages
English (en)
Inventor
Олег Павлович Алымов
Эдуард Никитович Гречко
Владимир Ефимович Тонкаль
Original Assignee
Институт Электродинамики Ан Укрсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Электродинамики Ан Укрсср filed Critical Институт Электродинамики Ан Укрсср
Priority to SU802959186A priority Critical patent/SU909793A1/ru
Application granted granted Critical
Publication of SU909793A1 publication Critical patent/SU909793A1/ru

Links

Landscapes

  • Feedback Control In General (AREA)

Description

Изобретение относитс  к преобразовательной технике, в частности к устройствам дл  управлени  различными типами преобразователей электромагнитной энергии, а именно инверторами , многофазными широтно-импульсными преобразовател ми, преобразовател ми частоты и т. д., и может быть использовано дл  управлени  технологическими процессами, при измерени х и передаче сигналов, переработке информации в устройствах автоматической обработки данных.
Известно многоканальное устройство дл  управлени , использующее аналоговые методы обработки информации , которое содержит интеграторы , нуль-органы и распределители 1.
Недостатками этого устройства  вл ютс  значительные аппаратурные затраты, а следовательно, низка  надежность, малые функциональные возможности и низка  точность.
Наиболее близким к предлагаемому техническим решением  вл етс  устройство , которое содержит задающий генератор, триггер, первый S-вход которого подключен к выходу задающего генератора, второй S-вход и первый R-вход соединены с шиной начальной
установки, элемент задержки, вход которого подключен к выходу триггера , элемент И, первый вход которого соединен с выходом задающего генератора, второй вход - с выходом элемента задержки, счетчик, импульсный вход которого подключен к выходу элемента И, первый R-вход - к шине начальной установки, элемент сравне10 ни  со входом стробировани , перва  группа входов которого подключена к первой группе выходов счетчика, блок пам ти, перва  группа выходов которого соединена со второй груп15 пой входов элемента сравнени , Выход которого подключен ко второму Н-вх-оду триггера, адресный уЭел блока пам ти , вход которого соединен свыходом триггера, а выходы - с адрес20 НЫ14И входами блока пам ти 2 .
Недостатками этого устройства  вл ютс  низка  надежность и .малые функциональные возможности.
Цель изобретени  - повышение на25 дежности и расширение функциональных возможностей.
Поставленна  цель достигаетс  тем/ что многоканальное устройство снаОжено блоком опорных длительностей
30 и формирователем цикла выходных сигналов , состо щим из последовательно включенных входного коммутатора, адресного блока и выходного коммутатора , причем перва  информационна  группа входов блока опорных длительностей подключена ко второй группе выходдов счетчика, втора  информаци онна  группа входов - ко второй группе выходов блока пам ти, первый R-вход соединен с шиной начальной установки, второй R-вход подключен к выходу элемента сравнени , первый выход подключен ко второму R-BXOду счетчика, второй выход - ко входу стробировани  элемента сравнени , импульсный вход формировател  цикла выходных сигналов подключен к выходу триггера, адресные входы - к выходам адресного устройства блока пам ти, а выход элемента сравнени  подключен к Т1.етьему R-входу счетчика.
На чертеже приведена функциональна  схема многоканального устройства дл  управлени  преобразовател .
Схема содержит задающий генератор J, -триггер -2, блок 3 пам ти, элемент 4 задержки, элемент И 5, счетчик б, блок 7 опорных длительностей , элемент 8 сравнени , адресный узел 9 блока пам ти и формирователь 10 цикла выходных сигналов, состо щий из входного коммутатора 10 - 1, адресного блока 10-2 и выходного коммутатора 10-3.
Многоканальное устройство работает следующим образом.
Перед включением многоканальное устройство по шине - начальной установки с помощью тумблера устанавливаетс  в исходное состо ние. При этом триггер 2, счетчик 6, блок 7 и адресный узел 9 наход тс  в нулевом состо нии. На первом выходе адресного узла 9 присутствует сигнал, который, поступа  на первый адресный вход блока 3 пам ти, подключает выход первой  чейки пам ти к выходублока .
В зависимости от информации, котора  хранитс  в  чейке пам ти, подключенной к выходу блока 3, длительность выходного импульса-может мен тьс  от О до t . :
Длительность выходного импульса определ етс  совокупностью сигналов на второй группе выходов блока 3. Подключение  чеек пам ти к выходам блока 3 обеспечиваетс  коммутатором, который управл етс  сигналами на адресных входах блока 3, поступающих с выходов дешифратора узла 9.
При переключении тумблера на щине начальной установки по вл етс  сигнал , при котором с приходом импульса от -генератора 1 триггер 2 разрешает прохождение импульсов от генератора 1 через элемент И 5 на импульсный вход счетчика 6
Элемент задержки 4 введен с целью исключени  ложного срабатывани  счетчика в момент переключени  триггера 2 под действием импульса, поступающего от генератора 1.
Импульсы от генератора 1 подсчитываютс  счетчиком б. Перва  группа выходов счетчика 6 подключена к первой группе входов элемента 8 сравне ,ни . Выходы трех старших разр дов счетчика б подключены к соответству0 ющим входам блока 7.
Основной задачей блока 7  вл етс  задержка включени  элемента 8 г сравнени  на врем , определ емое диапазоном длительности выходного
5 импульса.
Момент формировани  сигналов на выходах блока 7 определ етс  сигналами на второй группе выходов блока 3. Сигнал с первого выхода блока
0 7 переводит счетчик б в нулевое состо ние и подготавливает его к дальнейшему счету. Сигнал на втором выходе блока 7 определ ет момент сравнени  ходов на первой и второй группе входов элемента 8 сравнени . При равенстве кодов на этих входах на выходе элемента сравнени  8 по вл етс  импульс, устанавливающий триггер 2, счетчик 6 и блок 7 в нулевое состо ние. Длительность импульса,
0 сформированного триггером 2, определ етс  частотой задающего генератора и кодом, который записан в блоке 3 и присутствует на его первой группе выходов.
Сформированный триггером 2 импульс поступает на импульсный вход входного коммутатора формировател  10. В зависимости от сигналов адресного блока этот импульс поступ ет на соответствующий выходной канал . Число выходных каналов определ етс  числом потребителей. Требуемый цикл выходных сигналов задаетс  адресным блоком формировател  10.
В момент окончани  формировани  импульса триггером 2 на выходе адресного узла 9 формируетс  новый адресный сигнал, который, поступа  в блок 3 пам ти, подключает следующую  чейку пам ти.
Многоканальное устройство вырабатывает последовательность импульсов, не завис щую от их длительности, так как счетчик в нем работает на сложение с принудительным сбросом в нулевое состо ние ПС окончании формировани  очередного импульса и коды чисел в блоке пам ти могут быть записаны в произвольном пор дке.
Совместное использование программных и аппаратных средств позвол ет с минимальными аппаратурными затратами формировать требуемый цикл следовани  выходных сигналов.
Предлагаемое устройство позвол ет реализовать достаточно сложные алгоритмы управлени  преобразовател ми электромагнитной энергии различных, классов (инверторы, многофазные преобразователи частоты, и т. д.), т. е, обладает универсальностью и многофункциональностью.
Многоканальное устройство дает возможность достаточно точно осущестсить согласование работы управл емого им преобразовател  электоомагнитной энергии с управл ющей ЭЦВМ, так как управл юща  информаци  представлена в блоке пам ти в двоичном виде.

Claims (2)

1.Авторское свидетельство СССР № 484616, кл. Н 02 Р 13/16, 1971.
5
2.Авторское свидетельство СССР № 369705, кл. Н 03 К 13/20,1969.
SU802959186A 1980-07-21 1980-07-21 Многоканальное устройство дл управлени преобразователем SU909793A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802959186A SU909793A1 (ru) 1980-07-21 1980-07-21 Многоканальное устройство дл управлени преобразователем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802959186A SU909793A1 (ru) 1980-07-21 1980-07-21 Многоканальное устройство дл управлени преобразователем

Publications (1)

Publication Number Publication Date
SU909793A1 true SU909793A1 (ru) 1982-02-28

Family

ID=20909309

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802959186A SU909793A1 (ru) 1980-07-21 1980-07-21 Многоканальное устройство дл управлени преобразователем

Country Status (1)

Country Link
SU (1) SU909793A1 (ru)

Similar Documents

Publication Publication Date Title
US3072855A (en) Interference removal device with revertive and progressive gating means for setting desired signal pattern
SU909793A1 (ru) Многоканальное устройство дл управлени преобразователем
SU684725A1 (ru) Управл емый генератор импульсов
SU1385283A1 (ru) Селектор последовательности импульсов
SU1104667A1 (ru) Делитель частоты следовани импульсов
SU660247A1 (ru) Устройство управлени многоканальной измерительной системой
RU2042187C1 (ru) Устройство для формирования распределения равномерно целочисленных псевдослучайных величин
SU1083188A1 (ru) Генератор потоков случайных событий
SU1062696A1 (ru) Генератор потоков случайных событий
SU1550503A1 (ru) Устройство дл формировани синхросигналов
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
SU1262709A2 (ru) Устройство дл контрол серий импульсов
SU1587625A2 (ru) Генератор случайного потока импульсов
SU1652986A1 (ru) Устройство дл селекции признаков при распознавании образов
SU771663A1 (ru) Устройство дл сравнени
SU976499A1 (ru) Коммутатор
SU1324021A1 (ru) Устройство дл ввода информации в калькул тор
SU1596454A1 (ru) Управл емый делитель частоты импульсов
SU1716508A1 (ru) Генератор импульсов со случайной длительностью
SU758498A1 (ru) Формирователь длительности импульсов
SU1529425A1 (ru) Устройство стробировани задержанных импульсных сигналов
SU987613A1 (ru) Устройство дл ввода информации
SU1324096A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU485437A1 (ru) Генератор циклов
SU894694A1 (ru) Формирователь тактовых импульсов