SU907852A1 - Устройство дл ограничени спектра частотно-манипулированного сигнала - Google Patents
Устройство дл ограничени спектра частотно-манипулированного сигнала Download PDFInfo
- Publication number
- SU907852A1 SU907852A1 SU802865498A SU2865498A SU907852A1 SU 907852 A1 SU907852 A1 SU 907852A1 SU 802865498 A SU802865498 A SU 802865498A SU 2865498 A SU2865498 A SU 2865498A SU 907852 A1 SU907852 A1 SU 907852A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- outputs
- frequency
- digital
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ ОГРАНИЧЕНИЯ СПЕКТРА ЧАСТОТНО-МАНИПУЛИРОВАННОГО СИГНАЛА
1
Изобретение относитс к радиосв зи и может использоватьс в передающей части радиолиний, в измерительных генераторах с частотно-манипулированными сигналами, занимающими ограниченную полосу частот и имеющих малый уровень внеполосных излучений .
Известно .устройство дл ограничени спектра частотно-манипулированного сигнала , содержащее генератор тактовых импульсов , блок коммутации и последовательно соединенные генератор частотно-манипулированных сигналов и фазовый модул тор 1.
Однако известное устройство имеет невысокую точность.
Цель изобретени - повыщение точности .
Дл достижени этой цели в устройство дл ограничени спектра частотно-манипулированного сигнала, содержащее генератор тактовых импульсов, блок коммутации и последовательно соединенные генератор частотно-манипулированных сигналов и фазовый модул тор, введены инвертор, дещифраторы , блоки совпадени , реверсивный счетчик , элементы НЕ, цифро-аналоговый преобразователь и блок пам ти, выходы которого подключены к одним входам блока коммутации и к входам элементов НЕ, выходы которых соединены с другими входами блока коммутации, выходы которого подключены
5 к входам цифро-аналогового преобразовател , соответствующий вход которого соединен с управл ющим входом блока коммутации , с входом генератора частотно-манипулированных сигналов, входом инвертора
10 и первым входом первого блока совпадени , второй вход которого соединен с выходом генератора тактовых импульсов, тактовым входом цифро-аналогового преобразовател и первым входом второго блока совпадени , к второму входу которого подключен
5 выход инвертора, причем выходы блоков совпадени подключены к входам реверсивного счетчика, выходы которого соединены с входами блока пам ти и входами первого и второго дешифраторов, выходы которых
20 подключены соответственно к третьим входам первого и второго блоков совпадени , а выход цифро-аналогового преобразовател соединен с управл ющим входом фазового модул тора. На чертеже представлена структурна электрическа схема предлагаемого устройства . Устройство содержит генератор 1 частотно-манипулированных сигналов, фазовый модул тор 2, инвертор 3, блоки 4 и 5 совпадени , реверсивный счетчик 6, дешифраторы 7 и 8, блок 9 пам ти, элементы НЕ 10, блок 11 коммутации, цифро-аналоговый преобразователь 12 и генератор 13 тактовых импульсов. Устройство работает следующим образом . На вход синхронизации подаетс бинарный сигнал, несущий информацию. Он подаетс на модул ционный вход генератора 1 частотно-манипулированного сигнала, где под его воздействием вырабатываютс частотно-манипулированные сигналы, которые подаютс на первый вход фазового модул тора 2. В этом случае на выходе фазового модул тора 2 получаютс частотно-маннпулированные сигналы с малой точностью округлени фронтов манипул ции. Если в первый момент времени после включени счетчика 6, он находитс в промежуточном состо нии , (не в экстремальном), то с выходов дешифраторов 7 и 8 минимальной и максимальной кодовых комбинаций на третьи входы первого 4 и второго 5 блоков совпадени воздействует логическа «1. Допустим , что в момент включени на вход синхронизации устройства воздействовала логическа «1. В этом случае тактовые импульсы проход т на вход сложени счетчика 6 через первый блок 4 совпадени . По мере поступлени тактовых импульсов на счетчик 6 на адресные входы блока 9 пам ти поступает сигнал с соответствующих выходов счетчика 6, который подаетс также на входы дешифраторов 7 и 8 экстремальных кодовых комбинаций. Блок 9 пам ти осуществл ет функциональное преобразование двоичного кода счетчика 6 в код большей разр дности (п), линейно св занный с требуемым значением выходного напр жени устройства в данный момент времени. Кодовые комбинации (слова) с выхода блока 9 пам ти подаютс через элементы НЕ 10 и двухразр дный канальный блок И коммутации на соответствующие входы цифроаналогового преобразовател 12. Если на вход управлени блока 11 коммутации воздействует логическа «1, то кодовые комбинации через него проход т с первых входов всех п разр дов не инвертиру сь и подаютс на соответствующие входы младших п разр дов цифро-аналогового преобразовател 12. Если на вход управлени блока 11 воздействует логический «О, кодовые комбинации на цифро-аналоговый преобразователь 12 через блок 11 проход т со вторых входов инвертиру сь элементами НЕ 10. Воздействие на п+1 вход цифро-аналогового преобразовател 12 логической «1 (при воздействии на остальные п входов нулевой кодовой комбинации с выходов блока И) вызывает по вление на его выходе соответствующего напр жени и., равного 0,5и„щ тж определ етс по формуле Un, ,Ui. При воздействии на п входов цифро-аналогового преобразовател 12 последовательности кодовых комбинаций с выхода блока 11 на его выходе формируетс сигнал U(t). Причем Un4.i U(t) UmaxПосле достижени полного заполнени счетчика 6 сигнал на выходе дешифратора 8 максимальной кодовой комбинации замен етс на логический «О, а на выходе дешифратора 7 минимальной кодовой комбинации сохран етс логическа «1. В результате чего оба элемента 4 и 5 совпадени закрыты и тактовые импульсы на счетчик б не поступают . На выходе цифро-аналогового преобразовател 12 фиксируетс некоторый уровень напр жени , лежащий в интервале и,пак Устойчивое состо ние схемы сохран етс до замены на входе синхронизации устройства логической «1 на логический «О. В этом случае первый блок 4 совпадени остаетс в закрытом состо нии, а на втором входе второго блока 5 совпадени после инвертировани инвертором 3 логический «О замен етс на логическую «1 и блок 5 совпадени открываетс . Тактовые импульсы, проход через него, воздействуют на вход вычитани счетчика 6. Воздействие логического «О на n-f 1 разр д цифро-аналогового преобразовател 12 вызывает по вление на его выходе минимально возможного напр жени Umin (при воздействии на остальные п входов нулевой кодовой комбинации с выходов блока 1 i). При воздействии на вход управлени блока 11 логического «О информаци инвертируютс элементами НЕ 10. Инвертированной последовательности кодовых комбинаций соответствует инвертированный сигнал. Таким образом, в этом случае сигнал на выходе цифро-аналогового преобразовател 12 измен етс в интервале . Формирование сигнала заканчиваетс при по влении на выходе дешифратора 7 минимальной кодовой комбинации логического «р. В результате этого блок 5 совпадени закрываетс и на выходе цифро-аналогового преобразовател 12 фиксируетс заданный уровень напр жени . Это устойчивое состо ние схемы сохран етс до замены на входе синхронизации устройства логического «О на логическую «1, после чего процесс формировани сигнала повтор етс . Предложенное устройство по сравнению с известным позвол ет уменьшить уровень внеполосных излучений за счет точного формировани сигнала в широком диапазоне частот:
Claims (1)
- Формула изобретениУстройство дл ограничени спектра частотно-манипулированного сигнала, содержащее генератор тактовых импульсов, блок коммутации и последовательно соединенные генератор частотно-манипулированных сигналов и фазовый модул тор, отличающеес тем, что, с целью повышени точности, введены инвертор, дешифраторы, блоки совпадени , реверсивный счетчик, элементы НЕ, цифро-аналоговый преобразователь и блок пам ти, выходы которого подключены к одним входам блока коммутации и к входам элементов НЕ, выходы которых соединены с другими входами блока коммутации, выходы которого подключены к входам цифро-аналогового преобразовател , соответствующий вход которого соединен с управл ющим входом блока коммутации, с входом генератора частотно-манипулированных сигналов , входом инвертора и первым входом первого блока совпадени , второй вход которого соединен с выходом генератора тактовых импульсов, тактовым входом цифроаналогового преобразовател и первым входом второго блока совпадени , к второму входу которого подключен выход инвертора, причем выходы блока совпадени подключены к входам реверсивного счетчика, выходы которого соединены с входами блока пам ти и входами первого и второго дешифраторов , выходы которых подключены/соответственно , к третьим входам первого и второго блоков совпадени , а выход цифроаналогового преобразовател соединен с управл ющим входом фазового модул тора. Источники информации,прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 489250, кл. Н 04 L 27/10, 1972 (прототип ).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802865498A SU907852A1 (ru) | 1980-01-04 | 1980-01-04 | Устройство дл ограничени спектра частотно-манипулированного сигнала |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802865498A SU907852A1 (ru) | 1980-01-04 | 1980-01-04 | Устройство дл ограничени спектра частотно-манипулированного сигнала |
Publications (1)
Publication Number | Publication Date |
---|---|
SU907852A1 true SU907852A1 (ru) | 1982-02-23 |
Family
ID=20870456
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802865498A SU907852A1 (ru) | 1980-01-04 | 1980-01-04 | Устройство дл ограничени спектра частотно-манипулированного сигнала |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU907852A1 (ru) |
-
1980
- 1980-01-04 SU SU802865498A patent/SU907852A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5564445A (en) | Code converter circuit | |
SU907852A1 (ru) | Устройство дл ограничени спектра частотно-манипулированного сигнала | |
NO137134B (no) | Kodeanordning for omforming av et analogt signal til digital kode. | |
SU886223A2 (ru) | Устройство дл генерировани сигналов заданной формы | |
SU886190A1 (ru) | Цифровой двухфазный генератор синусоидальных сигналов | |
SU1127086A2 (ru) | Адаптивный импульсно-кодовый модул тор | |
SU811237A1 (ru) | Устройство дл генерировани сигналовзАдАННОй фОРМы | |
SU1220115A1 (ru) | Устройство формировани сигналов времени | |
SU930664A1 (ru) | Устройство дельта-модул ции с цифровой адаптацией | |
SU1115223A1 (ru) | Преобразователь двоичного кода во временной интервал | |
SU1614095A2 (ru) | Генератор сигналов инфранизких частот | |
SU957424A1 (ru) | Генератор импульсов | |
SU941904A1 (ru) | Устройство дл определени моментов экстремумов гармонического сигнала | |
SU879758A1 (ru) | Дискретно-аналоговое устройство задержки | |
SU1119175A1 (ru) | Делитель частоты | |
SU959274A1 (ru) | Аналого-цифровой стробоскопический преобразователь | |
SU1058039A1 (ru) | Распределитель импульсов | |
SU612249A1 (ru) | Стохастический цифровой функциональный преобразователь | |
SU949803A2 (ru) | Устройство дл преобразовани параллельного кода в частоту следовани импульсов | |
SU1043827A1 (ru) | Делитель частоты следовани импульсов с управл емым дробным коэффициентом делени | |
SU790284A1 (ru) | Кодирующее устройство | |
SU1343541A1 (ru) | Цифровой трехфазный генератор | |
SU516051A1 (ru) | Функциональный преобразователь | |
SU555552A1 (ru) | Устройство дл сжати входного сигнала | |
SU1725398A1 (ru) | Дельта-кодек |