SU905935A1 - Устройство дл контрол системы управлени многофазным статическим преобразователем - Google Patents
Устройство дл контрол системы управлени многофазным статическим преобразователем Download PDFInfo
- Publication number
- SU905935A1 SU905935A1 SU802928142A SU2928142A SU905935A1 SU 905935 A1 SU905935 A1 SU 905935A1 SU 802928142 A SU802928142 A SU 802928142A SU 2928142 A SU2928142 A SU 2928142A SU 905935 A1 SU905935 A1 SU 905935A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- circuit
- outputs
- pulse
- inputs
- Prior art date
Links
Landscapes
- Monitoring And Testing Of Nuclear Reactors (AREA)
Description
() УСТРОЙСТВО ДЛЯ КОНТРОЛЯ СИСТЕМЫ УПРАВЛЕНИЯ МНОГОФАЗНЫМ СТАТИЧЕСКИМ ПРЕОБРАЗОВАТЕЛЕМ
Изобретение относитс к защите статических преобразователей.
Известно устройство дл контрол системы управлени многофазным преобразователем , содержащее триггеры, выходы которых через схемы совпадени соединены со схемой ИЛИ Cll.
Недостатком этого устройства вл етс невысокое быстродействие.
Наиболее близким по техническим средству и достигаемому результату к предлагаемому изобретению вл етс устройство дл контрол системы управлени многофазным статическим преобразователем , содержащее подключенные к выходам каждого одноименного и последующего по пор дку работы каналов управлени триггеры, соединенные выходами через схемы совпадений со .схемой ИЛИ и блоком индикации 23.
Однако это устройство обладает недостаточным быстродействием.
Цель изобретени - повышение быстродействи .
Цель достигаетс тем, что устройство снабжено двум формировател ми импульсов, двум дополнительными схемами ИЛИ, причем запускающие входы первого и второго формирователей через первую и вторую дополнительные схемы ИЛИ соединены с нечетной и четной группами выходов каналов управлени соответственно, выходы первого и, второго формирователей подключены
10 ко вторым входам схем совпадени нечетной и четной групп соответственно, а формирователи выполнены с управл емой длительностью импульсов и их управл ющие входы подключены к выхо15 ду задани частоты системы управлени .
На чертеже приведена схема устройства .
Устройство содержит триггеры 1-6,
Claims (2)
- П подключенные к выходам каждого одноименного и последуклцего по пор дку работы каналов системы управлени , схемы ИЛИ 7 и 8, соединенные с выходами нечетных и четных соответственн каналов управлени , формирователи импульсов 9 и 10, соединенные запускающими входами с выходаии схем ИЛИ 7 и 8 соответственно, а управл ющими входами - с выходом блока управлени длительностью импульса, например блока задани частоты преобра зовател , схемы совпадени 11-16, со единенные первыми входа с выходами триггеров, вторые входы схем 11, 13 и 15 подключены к выходу формировател 9, а вторые входы схем 12, И и 16 подключены к выходу формирова|Тел 10, третьи входы схем совпадени подключены к выходу системы управлени и защиты, на которую поступают сигналы разрешени и/w запрета работы преобразовател , блок индикации 17 и схемы ИЛИ 18, соединенные с выходами схемы совпадени . Выход схемы ИЛИ 18 соединен с исполнительным органом защиты. Триггер 1 импульсом канала 1 пере ключаетс в состо ние логической еди ницы, одновременно происходит запуск формировател 9, который переключаетс в состо ние нул . 8 момент прихода импульса второго канала на второй вход триггера 1 последний переключаетс в состо ние нул , а через некоторое заданное врем формиро ватель 9 перекликаетс в cocfoatwe единицы. Аналогично проходит переключение последующих триггеров и формировател 10. На выходах схем совпадени сигналы отсутствуют. Если во втором канале управлени отсутствует импульс, триггер 1 остаетс в состо нии единицы, а триггер 2 в состо нии нул . В момент переключение формировател 9 на выходе схемы совпадени 11 формируетс сигнал, который поступит в блок индикации 17 и через схему ИЛИ 18 в орган защиты. Если на выходе первого канала управлени по вл етс ложный импульс (не воврем переключаетс триггер 1| а формирователь импульсов 9 запущен уже импульсом с выхода третьего канала управлени , тогда в момент переключени формировател 9 в состо ние единицы на выходе схемы 11 по вл етс импульс. Данное устройство позвол ет повысить надежность системы управлени за счет сокращени времени восстановлени работоспособности ее после возникновени отказа. Формула изобретени Устройство дл контрол системы управлени многофазным статическим преобразователем, содержащее подключенные к выходам каждого одноименного и последующего по пор дку работы каналов управлени триггеры, соединенные выходами через схемы совпадений со схемой ИЛИ и блоком индикации , отличающеес тем, что, с целью повышени быстродейст-i ВИЯ, оно снабжено двум формировател ми импульсов, двум дополнительными схемами ИЛИ, причем запускающие входы первого и второго фор 4ирователей через первую и вторую дополнительные схемы ИЛИ соединены с нечетной и четной группами выходов каналов управлени соответственно, выходы первого и второго формирователей подключены ко вторым входом схем совпадени нечетной и четной групп соотвеТственно , а формирователи выполнены с управл емой длительностью импульсов и их управл ющие входы подключены к выходу задани частоты системы управлени . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР по за вке № 17 370/2А-07, кл. Н 02 Н 7/10, 1972.
- 2.Авторское свидетельство СССР по за вке fP 25929 2/2 -07, кл. Н 02 Н 7/10, 1978.KofMMitewifKoHoiti
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802928142A SU905935A1 (ru) | 1980-05-22 | 1980-05-22 | Устройство дл контрол системы управлени многофазным статическим преобразователем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802928142A SU905935A1 (ru) | 1980-05-22 | 1980-05-22 | Устройство дл контрол системы управлени многофазным статическим преобразователем |
Publications (1)
Publication Number | Publication Date |
---|---|
SU905935A1 true SU905935A1 (ru) | 1982-02-15 |
Family
ID=20897139
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802928142A SU905935A1 (ru) | 1980-05-22 | 1980-05-22 | Устройство дл контрол системы управлени многофазным статическим преобразователем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU905935A1 (ru) |
-
1980
- 1980-05-22 SU SU802928142A patent/SU905935A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU905935A1 (ru) | Устройство дл контрол системы управлени многофазным статическим преобразователем | |
SU904089A1 (ru) | Тиристорный преобразователь с защитой | |
SU1559400A1 (ru) | Устройство переключени генераторов тактовых частот | |
SU1053340A1 (ru) | Многоканальный резервированный формирователь тактовых импульсов | |
SU813581A1 (ru) | Устройство дл защиты тиристорногопРЕОбРАзОВАТЕл | |
SU915163A1 (ru) | Способ защиты преобразователя 1 / | |
JPS5733368A (en) | Fault detector | |
SU680157A1 (ru) | Устройство контрол двух генераторов импульсов | |
SU738136A1 (ru) | Устройство контрол тактовых импульсов | |
SU808940A1 (ru) | Дискретный датчик перемещени | |
SU974586A1 (ru) | Сенсорный переключатель | |
SU917345A1 (ru) | Коммутатор | |
SU558273A1 (ru) | Двухканальное устройство дл временного разделени импульсов | |
SU930630A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU411464A1 (ru) | ||
SU674219A1 (ru) | Устройство дл разделени входных импульсов реверсивного счетчика | |
SU641649A1 (ru) | Коммутирующее устройство | |
SU477441A1 (ru) | Устройство дл регулировани чувствительности тракта передачи информации | |
SU982114A1 (ru) | Реле частоты | |
SU682978A1 (ru) | Устройство дл контрол системы управлени трехфазным преобразователем | |
SU944105A1 (ru) | Коммутатор | |
SU842623A1 (ru) | Многоканальный фазометр | |
SU860298A1 (ru) | Устройство дл контрол импульсных последовательностей | |
SU468242A1 (ru) | Резервированное устройство | |
SU807491A1 (ru) | Устройство дл контрол счетчика |