SU917345A1 - Коммутатор - Google Patents
Коммутатор Download PDFInfo
- Publication number
- SU917345A1 SU917345A1 SU802978661A SU2978661A SU917345A1 SU 917345 A1 SU917345 A1 SU 917345A1 SU 802978661 A SU802978661 A SU 802978661A SU 2978661 A SU2978661 A SU 2978661A SU 917345 A1 SU917345 A1 SU 917345A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- switch
- inverter
- elements
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
I
Изобретение относитс к автомати ке и вычислительной технике и может быть использовано при проектировании коммутаторов дл передачи асинхронных сигналов.
Известен коммутатор, содержащий два элемента И, триггер, два счетчика , два элемента И-НЕ, элемент ИЛИ-НЕ 1 .
Однако известное устройство имеет сложную реализацию и недостаточную надежность, так как дл передами асинхронных сигналов, т.е. устранени помехи на выходе элемента ИЛИ НЕ при коммутации передаваемых сигналов , содержит два счетчика и два элемента И-НЕ. .
Наиболее близким техническим решением к предлагаемому изобретению вл етс коммутатор, содержащий шину управлени , два мультиплексора, два элемента И, инвертор, элемент ИЛИ-НЕ/ причем выход первого мультиплексора подключен к первому входу первого
элемента И, выход второго - к первому входу второго элемента И, шина управлени подключена ко второму входу второго элемента И и ко входу инвертора, выход которого соединен со вторым входом первого элемента И, выходы элементов И подключены ко входам элемента ИЛИ-НЕ, выход которого вл етс выходом коммутатора C2j. Недостатком известного устройства
to вл етс возможность по влени ложных импульсов на выходе коммутатора в момент переключени . А именно, если в исходном состо нии на входы элементов И с выходов мультиплексоts ров поступают единичные сигналы, а по управл ющей шине передаетс уровень логической единицы, то в момент смены управл ющего сигнала на нулевой, за счет задержки на врем
Claims (2)
- 20 переключени инвертора, обе схемы И некоторое врем будут закрыты одновременно и на выходе коммутатора по витс ложный импульс. 3 Цель изобретени - повышение помехоустойчивости . Указанна цель достигаетс тем, что в коммутатор, содержащий два мультиплексора, выходы которых соединены с первыми входами первого и второго элементов И соответственно , шину управлени , подключенную к второму входу второго элемента И и к входу инвертора, выход которого соединен с вторым входом первого элемента И, выходы элементов И под:ключены к первому и второму входам .элемента ИЛИ-НЕ, выход которого вл етс выходом коммутатора, введены дополнительно третий элемент И и второй инвертор, вход которого соед нен с выходом первого инвертора, а выход - с первым входом третьего элемента И, к второму входу которого подсоединен выход второго мульти плексора, а выход третьего элемента И соединен с третьимвходом,эле .мента ИЛИ-НЕ. На фиг. 1 приведена схема предла гаемого коммутатора, на фиг. 2 временные диаграммы,его работы. Коммутатор содержит мультиплексо ры 1 и 2, выходы которых соединены соответственно с первым входом элемента 3 И и первыми входами элементов 4 и 5И, шину 6управлени , подключенную ко второму входу элеме та 5 И и ко входу инвертора 7, .выход которого подключен ко входу эле мента 3 И и входу инвертора 8. Выхо инвертора 8 соединен со вторым входом элeмeнta И. Выходы элементов 3-5 И соединены со входами элемента ,9 ИЛИ-НЕ, выход которого соединен с выходом 10 коммутатора. Коммутатор работает следующим об разом. В исходном состо нии по шине 6 управлени передаетс уровень логической единицы. В этом случае через элементы i и 5 и через элемент 9 на выход 10 коммутатора поступают си1 налы с выхода мультиплексора 2, а сигналы с выхода мультиплексора 1 на выход коммутатора не проход т. При,изменении сигнала управлени с единичного на нулевой элемент 5 закроетс , а элемент 3 откроетс с не которой задержкой, возникающей за 5 . счет прохождени управл ющего сигна ,ла через инвертор 7 т.е. некоторое врем элементы 3 и 5 закрыты одновременно , но, вследствие того, что сигнал управлени проходит через инвертор 8 с некоторой задержкой, элемент в этот момент времени открыт и на выходе 10 коммутатора не возникает ложного сигнала. Затем открываетс элемент 3 и на выход коммутатора поступают сигналы с выхода мультиплексора 1, элемент k закрываетс с некоторой задержкой. Таким образом, использование предлагаемого коммутатора обеспечивает по сравнению с известным отсутствие ложных сигналов на выходе устройства при переключении за счет введени . двух дополнительных элементов, что дает возможность коммутировать асинхронные сигналы. Формула изобретени Коммутатор, содержащий два мультиплексора , выходы KOTopbix соединены с первыми входами первого и второго элементов И соответственно, шину управлени , подключенную к второму входу второго элемента И и к входу инвертора, выход которого соединен с вторым входом первого элемента И, выходы элементов И подключены к первому и второму входам элемента ИЛИ-НЕ соответственно, выход которого вл етс выходом коммутатора, отличающийс тем, что, с целью повышени помехоустойчивости, в него введены третий элемент И и второй инвертор, вход которого соединен с выходом первого инвертора, а выход - с первым входом третьего элемента.И, к второму входу которого подсоединен выход второго мультиплексора , а выход третьего элемента И соединен с третьим входом элемента ИЛИ-НЕ. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР №509993, кл. Н 03 К 17/0, 05.0tt.76.
- 2.Справочник по интегральным микросхемам. Под ред. Б.В.Тарабрина. М., Энерги , 1980, с. 753, рис, (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802978661A SU917345A1 (ru) | 1980-09-10 | 1980-09-10 | Коммутатор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802978661A SU917345A1 (ru) | 1980-09-10 | 1980-09-10 | Коммутатор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU917345A1 true SU917345A1 (ru) | 1982-03-30 |
Family
ID=20916501
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802978661A SU917345A1 (ru) | 1980-09-10 | 1980-09-10 | Коммутатор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU917345A1 (ru) |
-
1980
- 1980-09-10 SU SU802978661A patent/SU917345A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU917345A1 (ru) | Коммутатор | |
SU944105A1 (ru) | Коммутатор | |
SU822378A1 (ru) | Устройство дл делени частоты пов-ТОРЕНи иМпульСОВ HA чЕТыРЕ | |
SU574738A1 (ru) | Преобразователь фаза-интервал времени | |
SU898616A1 (ru) | Распределитель импульсов | |
SU790305A1 (ru) | Переключающее устройство | |
SU807491A1 (ru) | Устройство дл контрол счетчика | |
SU834877A1 (ru) | Устройство дл обнаружени потерииМпульСОВ | |
SU1070692A1 (ru) | Сенсорна клавиатура | |
SU886238A1 (ru) | Преобразователь интервала времени в цифровой код | |
SU822339A1 (ru) | Селектор импульсов по длительности | |
SU572925A1 (ru) | Коммутатор | |
SU725048A1 (ru) | Устройство дл измерени динамических параметров микросхем | |
SU725209A1 (ru) | Формирователь импульсов | |
SU807490A1 (ru) | Триггерное устройство | |
SU544115A1 (ru) | Устройство тактовой синхронизации | |
SU664153A1 (ru) | Устройство дл измерени периода | |
SU945960A1 (ru) | Г-триггер | |
SU875611A1 (ru) | Селектор импульсов по длительности | |
SU903860A1 (ru) | Устройство дл сравнени чисел | |
SU1012231A1 (ru) | Устройство дл ввода информации | |
SU1001477A1 (ru) | Переключающее устройство с сенсорным управлением | |
SU953635A1 (ru) | Устройство дл ввода информации | |
SU855980A1 (ru) | Устройство формировани сигналов | |
SU790212A1 (ru) | Устройство дл синхронизации импульсов |