SU902258A1 - Буферное устройство - Google Patents

Буферное устройство Download PDF

Info

Publication number
SU902258A1
SU902258A1 SU802941146A SU2941146A SU902258A1 SU 902258 A1 SU902258 A1 SU 902258A1 SU 802941146 A SU802941146 A SU 802941146A SU 2941146 A SU2941146 A SU 2941146A SU 902258 A1 SU902258 A1 SU 902258A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
bus
buffer device
output
voltage
Prior art date
Application number
SU802941146A
Other languages
English (en)
Inventor
Ирина Алексеевна Газарян
Владимир Ануфриевич Лементуев
Original Assignee
Ордена Ленина Институт Проблем Управления
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Проблем Управления filed Critical Ордена Ленина Институт Проблем Управления
Priority to SU802941146A priority Critical patent/SU902258A1/ru
Application granted granted Critical
Publication of SU902258A1 publication Critical patent/SU902258A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

(5) БУФЕРНОЕ УСТРОЙСТВО
t
I Изобретение относитс  к импульсной и вычислительной технике и может быть использовано в качестве формировател  напр жени  в цифровых схемах и дл  согласовани  уровней сигналов.
Известно буферное устройство, содержащее МДП-транзисторы с индуцированным каналом 13.
Недостаток этого устройства низкое быстродействие.
Наиболее близким к предлагаемому  вл етс  буферное устройство, содержащее МДП-.транзисторы с индуцированным каналом и конденсатор 12.
Недостатком этого устройства  вл етс  низкое быстродействие, обусловленное большой длительностью фронтов нарастани  и спада выходного сигнала.
Цель изобретени  - повышение быстродействи  .
Указанна  цель достигаетс  тем, что в буферное устройство, содержащее первый, второй и МДПтранзисторы с индуцированным каналом и конденсатор, затвор первого МДП-транзистора соединен с истоком второго МДП-транзистора и через конденсатор с выходной шиной, исток
.первого МДП-транзистора подключен к стоку третьего МДП-транзистора и выходной шине, а сток первого МДПтранзистора соединен со- стоком и затвором второго ИДП-транзистора и шиной источника питани , введен четвертый МДП-транзистор,сток которого соединен с шиной смещени  и затвором третьего МДП-транзистора, исток - с входной шиной и истоком третьего МДП-транзистора, а затвор с выходной шиной.
На чертеже представлена принци-. пиальна  электрическа  схема устройства .
Устройство содержит МДП-транзисторы 1-4 с индуцированным каналом, ускор ющий конденсатор 5. выходную шину 6, шину 7 источника питани шину 8 смещени  и входную шину (вход)9.
Устройство работает следующим образом.
В исходном состо нии к входной шине 9 прикладываетс  низкое напр жение логического О. Транзистор 3 при этом открыт и на выходной шине 6 за счет соответствующего выбора геометрических размеров транзисторо 1 и 3 поддерживаетс  низкий уровень выходного напр жени . При подаче на вход 9 высокого напр жени  логической 1 транзистор 3 закрываетс . Напр жение на выходной шине 6 устройства возрастает, что приводит к открыванию транзистора k и, следовательно , к повышению напр жени  на входной шине 9 к еще большему закрыванию транзистора выходной шине 6 устройства формируетс  при этом высокий уровень выходного напр жени . Транзйстор 2 работает в режиме односторонней проводимоети и повышение напр жени  на выходной шине 6 через у сЦрр ющий конденсатор 5 передаетс  на затвор транзистора 1, что обеспечивает повышенную проводимость, этого транзистора при формировании фронта нарастани  выходного сигнала.
Введение дополнительного транзистора k обеспечивает работу транзистора 3 в режиме двухсторонней проводимости и сокращение длительности фронтов нарастани  и спада выходного сигнала, что увеличивает быстродействие устройства.

Claims (1)

1.Авторское свидетельство СССР № 296263, кл. Н 03 К 19/08, 19692 .Memory Design Handbook. Intel. Corp.1977, p. 3-2.
SU802941146A 1980-06-18 1980-06-18 Буферное устройство SU902258A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802941146A SU902258A1 (ru) 1980-06-18 1980-06-18 Буферное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802941146A SU902258A1 (ru) 1980-06-18 1980-06-18 Буферное устройство

Publications (1)

Publication Number Publication Date
SU902258A1 true SU902258A1 (ru) 1982-01-30

Family

ID=20902322

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802941146A SU902258A1 (ru) 1980-06-18 1980-06-18 Буферное устройство

Country Status (1)

Country Link
SU (1) SU902258A1 (ru)

Similar Documents

Publication Publication Date Title
KR930003540A (ko) 노이즈가 억제되는 데이타 출력 버퍼
KR880001110A (ko) 저잡음 고출력 버퍼회로
KR930008859A (ko) 직류 전류를 제거한 데이타 출력 버퍼
KR880700548A (ko) Ttl대 cmos입력버퍼
KR940017190A (ko) 입력버퍼
EP0685806A4 (en) SEMICONDUCTOR DEVICE.
CA2101559A1 (en) Complementary logic input parallel (clip) logic circuit family
KR880009375A (ko) 씨모오스 어드레스 버퍼
SU902258A1 (ru) Буферное устройство
US4004170A (en) MOSFET latching driver
JPS56124195A (en) Dynamic shift register circuit
US4016430A (en) MIS logical circuit
KR910007260A (ko) Cmos 스위치 구동기에서의 스파이크 전류를 감소시키는 장치
SU646441A1 (ru) Инвертор на мдп-транзисторах
KR880012012A (ko) 논리회로
GB1434771A (en) Logical circuits
SU387437A1 (ru) Ч.:.союзная
SU1707757A1 (ru) Троичный дизъюнктор на МДП-транзисторах
SU662923A1 (ru) Генератор опорного напр жени
JPS5486239A (en) Semiconductor integrated circuit
SU1767695A2 (ru) Формирователь бипол рных импульсов
JPS57113626A (en) Semiconductor integrated circuit
SU843206A1 (ru) Формирователь импульсов
SU585609A1 (ru) Делитель частоты
SU395904A1 (ru) Разряд регистра