SU896781A1 - Synchronization device - Google Patents

Synchronization device Download PDF

Info

Publication number
SU896781A1
SU896781A1 SU802908315A SU2908315A SU896781A1 SU 896781 A1 SU896781 A1 SU 896781A1 SU 802908315 A SU802908315 A SU 802908315A SU 2908315 A SU2908315 A SU 2908315A SU 896781 A1 SU896781 A1 SU 896781A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
output
register
pulses
Prior art date
Application number
SU802908315A
Other languages
Russian (ru)
Inventor
Владимир Владимирович Широков
Александр Васильевич Косолапов
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority to SU802908315A priority Critical patent/SU896781A1/en
Application granted granted Critical
Publication of SU896781A1 publication Critical patent/SU896781A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

(54) УСТРОЙСТВО СИНХРОНИЗАЦИИ(54) SYNCHRONIZATION DEVICE

II

Изобретение .относитс  к технике св зи и может быть использовано в системах передачи информации.The invention relates to a communication technique and can be used in information transmission systems.

Известно устройство синхрониза . ции в системах многоканальной св зи с , временным уплотнением, содержащее регистр-распределитель, формирователь сигнала сброса, триггер управлени , объединенные по первому входу первый и второй элементы ИЛИ, а также последовательно соединенные согласованный фильтр и временной дискриминатор, выходы которого подклк чены ко входам счетчика числа совпадений к счетчика числа несовпадений , при этом выход счетчика числа несовпадений через первый элемент ИЛИ подключен к установочному входу счетчика числа совпадений, выход которого через второй элемент ИЛИ подключен к установочному входу счетчика числа несовпадений 1 .A synchronization device is known. in multi-channel communication systems with a temporary seal containing a register-distributor, a reset signal shaper, a control trigger combined by the first input of the first and second OR elements, as well as sequentially connected matched filter and a time discriminator whose outputs are connected to the counter inputs the number of matches to the counter of the number of mismatches, while the output of the counter of the number of mismatches through the first element OR is connected to the installation input of the counter of the number of matches, the output of which is through Torah OR element connected to the mounting entry number counter 1 mismatches.

Однако известное устройство обладает низкой помехоустойчивостью.However, the known device has low noise immunity.

Цель изобретени  -.повышение помехоустойчивости .The purpose of the invention is to improve noise immunity.

Указанна  цель достигаетс  том, что в устройство синхронизации в системах многоканальной св зи с временным уплотнением, .содержащее регистр-распределитель , формирователь сигнала сброса триггер управлени , объединенные по первому входу первый и второй элементы ИЛИ, а также This goal is achieved in that the synchronization device in multichannel communication systems with temporary compression, containing a register-distributor, a reset signal generator, and a control trigger, are combined at the first input of the first and second elements OR, as well as

10 последовательно соединенные согласованный фильтр и временной дискриминатор , выходы которого подключены ко входам счетчика числа совпадений и счетчика числа несовпадений, при 10 consecutively connected matched filter and time discriminator, the outputs of which are connected to the inputs of the counter of the number of matches and the counter of the number of discrepancies, with

15 этом выход счетчика числа.несовпадений через первый элемент ИЛИ подключен к установочному входу счетчика числа совпадений, выход которого через второй элемент ИЛИ под20 ключен к установочному входу счетчика числа несовпадений, введены третий и четвертый элементы MJUl, регистр-накопитель , реверсивные счетчики , последовательно соединенные счетчик импульсов и генератор импульсов , первый, второй и третий выходы которого подключены соответственно , к первым вынитающим, вторым вычитающим и суммирующим входам реверсивных счетчиков, к управл ющим входам которых подключены выходы разр дов регистра-накопител , ко входу которого, объединенному с суммирующим входом счетчика импульсов подключен выход согласованного фильтра , а выход последнего разр да регистра-накопител  подключен к вычитающему входу счетчика импульсов, при этом выходы реверсивных счетчиков подключены ко входам регистра-распрделител  и через третий элемент ИЛИ к первым входам первого и второго элементов ИЛИ, установочному входу триггера управлени  и входу формировател  импульса сброса, выход которого подключен к установочным, входам реверсивных счетчиков, а выход регистра-распределител  подключен к управл ющему входу генератора импульсов и через четвертый элемент ШМ к стробирукщему входу согласованного фильтра и второму входу временного дискриминатора, а к второму входу четвертого элемента ИЛИ подключен выход триггера управлени , ко входу которого подключен выход счетчика числа несовпадений.15 this output of the count of inconsistencies through the first element OR is connected to the installation input of the counter of the number of coincidences, the output of which through the second element OR is connected to the installation input of the counter of the number of discrepancies, the third and fourth elements MJUl, register-storage, reversible counters connected in series are entered a pulse counter and a pulse generator, the first, second and third outputs of which are connected respectively to the first outgoing, second subtractive and summing inputs of the reversible meters, to equal inputs of which are connected to the bits of the register of the accumulator, to the input of which, combined with the summing input of the pulse counter, the output of the matched filter is connected, and the output of the last bit of the register of the drive is connected to the subtracting input of the pulse counter, while the outputs of the reversible counter are connected to the inputs register-distributor and through the third OR element to the first inputs of the first and second OR elements, the installation input of the control trigger and the input of the reset pulse shaper, the output of which connected to the installation, inputs of reversible counters, and the output of the register-distributor is connected to the control input of the pulse generator and through the fourth CM element to the gate input of the matched filter and the second input of the time discriminator, and the output of the control trigger, to the input of the second input OR which is connected to the output counter number of inconsistencies.

На фиг. 1 представлена структурна  схема устройства; на фиг. 2 временные диаграм№ 1, по сн ющие принцип работы.FIG. 1 shows a block diagram of the device; in fig. 2 time diagrams number 1, which are based on the principle of operation.

Устройство содержит регистрраспределитель 1, реверсивные счетчики 2-1,...,2-Й, регистр-накопител 3, счетчик 4 импульсов, генератор 5 импульсов, третий элемент ИЛИ 6, формирователь 7 .импульса сброса, четвертый элемент ИЛИ 8, триггер 9 управлени , временной дискриминатор 10, счетчик 11 числа несовпадений , второй элемент ИЛИ 12, первый элемент ШМ 13, счетчик 14 числа совпадений, согласованный фильтр 15The device contains register-distributor 1, reversible counters 2-1, ..., 2-nd, register-accumulator 3, counter 4 pulses, generator 5 pulses, third element OR 6, driver 7. Reset pulse, fourth element OR 8, trigger 9 control, temporal discriminator 10, the number of mismatches number 11, the second element OR 12, the first element of the CM 13, the counter 14 of the number of matches, the matched filter 15

Устройство работает следующим образом .The device works as follows.

На фиг. 1 условно не показан генератор импульсов, от которого работают регистр-распределитель 1 и регистр-накопитель 3. Период этого генератора равен Т -г, где TQпериод следовани  полезных сигналовFIG. 1, conventionally, the pulse generator is not shown, from which the register-distributor 1 and the register-drive 3 operate. The period of this generator is T -r, where TQ is the period of the useful signals

п - число разр дов регистра-распределител  1 .n is the number of bits of the register-distributor 1.

Можно выделить два режима .работы устройства: а) поиск синхронизма,Two modes can be distinguished. Device operation: a) search for synchronism,

б) синхронный режим. Поиск синхронизма оканчиваетс  переходом в синхронный режим работы, а выход из синхронного состо ни  приводит к режиму поиска синхронизма.b) synchronous mode. The synchronization search ends with a transition to the synchronous mode of operation, and the exit from the synchronous state leads to the synchronism search mode.

Описание работы всего устройства рассмотрено дл  случа , когда (выбор величины п определ етс  требованием к точности определени  расхождени  фаз принимаемого сигнала и опорного),The description of the operation of the entire device is considered for the case when (the choice of the value of n is determined by the requirement for the accuracy of determining the phase difference of the received signal and the reference)

Предположим, что в устройстве происходит поиск синхронизма. Этот режим начинаетс  после того, как счетчик 11 числа несовпадений зафиксирует некоторое число событий, заключающихс  в несовпадении фазы импульсов принимаемого сигнала и импульсов опорного сигнала. В этом случае срабатьшает триггер 9 управлени  и высокий потенциал его через четвертый элемент ИЛИ В поступает на первый вход временного дискриминатора 10 и на стробирующий вход согласованного фильтра 15. С выходаSuppose that the device is searching for synchronism. This mode starts after the mismatch number counter 11 detects a certain number of events involving the mismatch of the phase of the pulses of the received signal and the pulses of the reference signal. In this case, the control trigger 9 triggers and its high potential through the fourth element OR B is fed to the first input of the temporary discriminator 10 and to the gate input of the matched filter 15. From the output

согласованного фильтра 15 последовательность импульсов, представл юща  собой смесь полезного сигнала, следующего с периодом TQ и неизвестной, но посто нной фазой по отношению кmatched filter 15 pulse sequence, which is a mixture of the useful signal following with a period TQ and an unknown but constant phase with respect to

опорному сигналу, и импульсов помехи , следующих с произвольной фазой (фиг. 2 б). Опорный сигнал формируетс  регистром-распределителем 1 (в частности на фиг. 2 а представлен сигнал на выходе последнего разр да регистра-распределител  1). Общее число импульсов, по вившихс  в течение времени TO, .подсчитываетс  счетчиком 4 импульсов.the reference signal, and interference pulses, following with an arbitrary phase (Fig. 2 b). The reference signal is generated by the register-distributor 1 (in particular, Fig. 2a shows the signal at the output of the last bit of the register-distributor 1). The total number of pulses that occurred during the TO time is counted by a counter of 4 pulses.

Генератор 5 импульсов вырабатывает три серии импульсов т. 2т, у. Двоичный код со счетчика 4 импульсов преобразуетс  с помощью кодопреобразовател  в двоичный код степени.The generator of 5 pulses produces three series of pulses of tons. 2m, y. The binary code from the pulse counter 4 is converted by means of a code converter into a binary code of a degree.

При наличии, в определенном разр де регистра-накопител  3 логической 1 в реверсивный счетчик 2 по суммирующему входу записываетс  число импульсов,,равное у, а по первомуIf there is, in a certain register de storage 3 of logical 1, the number of pulses, equal to y, is written to the reversible counter 2;

Claims (1)

вычитающему - число импульсов, равное 2т, при отсутствии импульса запись осуществл етс  только по второму вычитакйдему входу, по которому записываетс  число импульсов, равное т. На фиг. 2, в, г, д, е показаны состо ни  реверсивных счетчиков 2 в моменты времени t. и t. В момен времени ti в регистре-накопителе 3 имелось 3 импульса (разр ды 3, 11, 14). Тогда по сигналу с выхода реестра-распределител  1 в реверсивные счетчики 2-14, 2-11, 2-3 по сум мирующему входу запишетс  4 импульса , по вычитающему.- 2, общий итог , Во все остальные счетчики бу дет записано по вычитающему входу п одному импульсу. К моменту времени t счетчиком 4 импульсов будет зафи сирован 1 импульс, в результате чего все счетчики кроме 2-14 не изме н т своего I состо ни , а в реверсив ном счетчике 2-14 прибавитс  4 импульса , т,е. общее число импульсов будет равно 6. Число импульсов, при котором происходит переполнение сче чика, например N 6, тогда при достижении счетчиком 2-14 этого состо ни  на его выходе по витс  сигнал, по которому в 14-й разр д регистрараспределител  1 будет записана логическа  1, через третий элемент ШМ 6 по сигналу переполнени  ревер сивного счетчика 2-14 триггер 9 управлени , счетчик 11 числа несовпадений и счетчик 14 числа совпадений устанавливаютс  в нулевое состо ние . По сигналу переполнени  реверсивного счетчика сработает формирователь 7 импульса сброса, который об нулит реверсивные счетчики 2-1-2-И. На этом поиск синхронизма заканчив .аетс  и начинаетс  синхронный режим работы: импульс на выходе четвер того элемента ИЛИ 8 по фазе совпадает с полезным импульсом (фиг. 2 а, Решение о наличии полезного сигнала после установлени  синхронизма принимаютс  согласованным фильтром 15. Контроль за соБпаде11ием фаз опорного сигнала и принимаемого полезного осуществл етс  с помощью временного дискриминатора 10, счетчиком 11 числа несовпадений и счетчиком 14 числа совпадений. Если совпадени  происход т чаще, то счетчик 14 числа совпадений переполн етс  раньше, чем счетчик 11 числа несовпадений, и обнул ет последний . Если же раньше переполнитс  счетчик 1.1 числа несовпадений, то принимаетс  решение о срыве синх814 ронизации, срабатывает триггер 9 управлени  и стробирование. согласованного фильтра 15 прекращает с , т.е. производитс  анализ всей последовательности импульсов на промежутке Т, и осуществл етс  поиск синхронизма точно также, как это было описано. Таким образом, предлагаемое.устройство обеспечивает более высокую помехоустойчивость (величина ложного вхождени  -в синхронизм в 2,33 раза меньше) при одинаковом времени вхождени  в синхронизм за счет того, что дл  прин ти  решени  анализируютс  не отдельные импульсы. а реализаци  длиной Т Формула изобретени  Устройство синхронизации в системах многоканальной св зи с временным уплотнением, содержащее регистрраспределитель , формирователь сигнала сброса, триггер управлени , объединенные по первому входу первый и второй элементы ИЛИ, а также последовательно соединенные согласованный фильтр и временной дискриминатор , выходы которого подключены ко входам счетчика числа совпадений и счетчика числа несовпадений. При этом выход счетчика числа несовпадений через первый элемент ИЛИ подключен к установочному входу счетчика числа совладенийj выход которого через второй элемент ИЛИ подключен к установочному входу счетчика числа несовпадений, отличающеес  .тем, что, с целью повышени  помехоустойчивости., введены третий и четвертый элементы ИЛИ, регистр-накопитель, реверсивные счетчики последовательно соединенные счетчик .импульсов и генератор импульсов, первый, второй и третий выходы которого подключены соответственно к первым вычитающим, вторым вычитающим и суммирующим входам реверсивных счетчиков, к управл ющим входам которых подключены выходы разр дов регистра-накопител , ко входу которого, объединенному с суммирующим входом счетчика импульсов подключен выход согласованного фильтра , а выход последнего разр да регистра-накопител  подключен к вычптанщему входу, счетчика импульсов,to the subtractor — the number of pulses equal to 2 tons; in the absence of a pulse, recording is carried out only by the second subtraction input, which records the number of pulses equal to m. In FIG. 2, c, d, e, e shows the states of the reversible counters 2 at times t. and t. At the instants of time ti, there were 3 pulses in register-accumulator 3 (bits 3, 11, 14). Then, the signal from the output of the register-distributor 1 to the reversible counters 2-14, 2-11, 2-3 will write 4 pulses to the summing input. From the subtracting input. - 2, grand total, All other counters will be written to the subtracting input n one impulse. By the time t, 4 impulses will register 1 impulse, as a result of which all counters except 2-14 will not change their I state, and in a reversible counter 2-14 they will add 4 impulses, t, e. the total number of pulses will be 6. The number of pulses at which the meter overflows, for example, N 6, then when the counter reaches 2-14 of this state, a signal is output at its output, which will be recorded in the 14th bit of register 1 logical 1, through the third element CM 6, according to the overflow signal of the reversing counter 2-14, the control trigger 9, the counter of the number of mismatches and the counter of the number of coincidences are set to the zero state. On the overflow signal of the reversible counter, the shaper 7 of the reset pulse, which counts the reversible counters 2-1-2-I, will operate. The synchronization search ends and the synchronous mode of operation begins: the pulse at the output of the fourth element OR 8 coincides in phase with the useful pulse (Fig. 2a, the Decision on the presence of a useful signal after synchronization is taken by a matched filter 15. Control of phase matching the reference signal and the received payload is carried out using a time discriminator 10, a counter of the number of mismatches and a counter of the number of matches 14. If the matches occur more frequently, then the counter of the number of coincidences overflows before the number mismatch counter 11, and zeroing the last one. If the counter mismatch number 1.1 overflows, the decision is made to disrupt the synchronization sync814, the control trigger 9 is activated and the gating of the matched filter 15 stops with, i.e. the entire sequence of pulses on the interval T, and the search for synchronism is carried out exactly the same as it was described. Thus, the proposed device provides a higher noise immunity (the magnitude of the false entry is in synchronism 2.33 times less) at the same synchronicity due to the fact that it is not separate pulses that are analyzed to make a decision. and implementation of the length T Formula of the Invention A synchronization device in multi-channel communication systems with time multiplexing, comprising a register distributor, a reset signal generator, a control trigger, the first and second OR elements combined in a first input, as well as sequentially connected matched filter and a time discriminator whose outputs are connected to the inputs of the counter of the number of matches and the counter of the number of discrepancies. At the same time, the output of the number of mismatches counter through the first element OR is connected to the installation input of the counter of number of concurrences j whose output through the second element OR is connected to the installation input of the counter of the number of mismatches, which, in order to improve the noise immunity, the third and fourth elements OR, register-drive, reversible counters in series connected pulse counter and pulse generator, the first, second and third outputs of which are connected respectively to the first subtractive, the second subtracting and summing inputs of reversible meters, to the control inputs of which are connected the outputs of the bits of the drive register, to the input of which, combined with the summing input of the pulse counter, the output of the matched filter is connected, and the output of the last bit of the drive register is connected to the calculated input of the pulse counter , при этом выходы реверсивных счетчиков подключены ко входам регистра распределител  м через третий элемент ИЛИ .к первым входам первого и второго элементов RIJH установочному входу триггера управлени  и входу формировател  импульса сброса, выход которого подключен к установочным входам реверсивных-счетчиков , а выход регистра-распределител  подключен к управл ющему входу генератора импульсов и через четвертый элемент- ИЛИ к стробирующемуthe outputs of the reversible counters are connected to the inputs of the register distributors through the third element OR. to the first inputs of the first and second elements RIJH to the installation input of the control trigger and the input of the reset pulse generator, the output of which is connected to the installation inputs of the reversible-meters, and the output of the register-distributor connected to the control input of the pulse generator and through the fourth element - OR to the strobe входу согласованного- фильтра- и второму входу временного дискриминатора, а к второму входу четвертого элемента ИЛИ подключен выход триггера управлени , ко входу которого подключен выход счетчика- числа несовпадений .the input of the matched filter and the second input of the temporary discriminator, and the output of the fourth control OR is connected to the second input of the fourth element; the output of the counter, the number of mismatches, is connected to its input. Источшики информации, прин тые во внимание при экспертизеSources of information taken into account in the examination . Авторское свидетельство СССР N 489233, кл. Н 04 J 3/06, 1973 (прототип).. USSR author's certificate N 489233, cl. H 04 J 3/06, 1973 (prototype). (h-$(h- $ шsh fjfj /V/ V //// //// i гi g / v/ v // у at //-/I// - / I ZbZb II -i-i in-in- // nn фу. ffu f «"
SU802908315A 1980-04-08 1980-04-08 Synchronization device SU896781A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802908315A SU896781A1 (en) 1980-04-08 1980-04-08 Synchronization device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802908315A SU896781A1 (en) 1980-04-08 1980-04-08 Synchronization device

Publications (1)

Publication Number Publication Date
SU896781A1 true SU896781A1 (en) 1982-01-07

Family

ID=20888996

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802908315A SU896781A1 (en) 1980-04-08 1980-04-08 Synchronization device

Country Status (1)

Country Link
SU (1) SU896781A1 (en)

Similar Documents

Publication Publication Date Title
SU896781A1 (en) Synchronization device
SU748271A1 (en) Digital frequency meter
SU928345A2 (en) Discrete pulse repetition frequency multiplier
SU1723562A1 (en) Digital meter of ratio of time intervals
SU790267A1 (en) Time interval analyzer
SU1571612A1 (en) Digit correlator of signals of different doppler frequency
SU951321A1 (en) Retrieval code frequency ranging device
SU955031A1 (en) Maximum number determination device
SU985264A1 (en) Deep-well profile gauge
SU1434430A1 (en) Generator of uniformly distributed random numbers
SU612236A1 (en) Information input arrangement
SU1228030A1 (en) Apparatus for measuring pulse frequency difference
SU1709310A1 (en) Frequency multiplier
SU1751859A1 (en) Multichannel converter of series-to-parallel code
SU851331A1 (en) Pulse duration analyzer
SU999042A1 (en) Device for comparing numbers with tolerance
SU1156259A1 (en) Pulse frequency-to-number converter
SU884153A1 (en) Multichannel pulse counter
SU1095089A1 (en) Digital frequency meter
SU1043675A1 (en) Frequency-pulse signal initial difference determination device
SU639132A1 (en) Delay device
SU894875A2 (en) Device for changing pulse repetition frequency
SU930685A1 (en) Counting device
SU1029407A2 (en) Pulse width discriminator
SU1427383A1 (en) Device for determining mutual correlation function