SU884100A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU884100A1
SU884100A1 SU802896529A SU2896529A SU884100A1 SU 884100 A1 SU884100 A1 SU 884100A1 SU 802896529 A SU802896529 A SU 802896529A SU 2896529 A SU2896529 A SU 2896529A SU 884100 A1 SU884100 A1 SU 884100A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
voltage
input
output
switch
Prior art date
Application number
SU802896529A
Other languages
English (en)
Inventor
Владимир Викторович Праслов
Владимир Ильич Самсонов
Дмитрий Александрович Ефремов
Original Assignee
Предприятие П/Я Р-6707
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6707 filed Critical Предприятие П/Я Р-6707
Priority to SU802896529A priority Critical patent/SU884100A1/ru
Application granted granted Critical
Publication of SU884100A1 publication Critical patent/SU884100A1/ru

Links

Landscapes

  • Testing Of Individual Semiconductor Devices (AREA)

Description

(54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ
1
Изобретение относитс  к импульсной и измерительной технике и предназначено дл  использовани  в контрольно-измерительном оборудовании дл  полупроводниковых приборов.
Известен быстродействующий программируемый формирователь, в котором применены диоды на гор чих носител х
Однако в таком формирователе происходит задержка выходного сигнала относительно входного, что вызьтает погрешность измерени  при использовании формировател  в контрольно-измерительном оборудовании.
Наиболее близким техническим решением к изобретению.  вл етс  формирователь импульсов, содержащий двухвходовый операционный усилитель (ОУ), к выходу которого через резистор подключен выходной транзистор, цепь нагрузки , состо щую из параллельно соединенных резистора и транзистора, коммутатор опорных напр жений, содержащий два транзистора, эммиттеры которых
подключены к неинвертир;ующему входу ОУ, коллекторы - к источникам напр жений, база одного транзистора коммутатора опорных напр жений через резистор подключена к входной клемме формировател  и входу инвертора, выход которого через резисторы подключен к базам транзисторов: транзистора цепи нагрузки и другого транзистора коммутатора опорных напр жений, инвертирующий вход ОУ и
10 эмиттер выходного транзистора подключены к выходной клемме формировател  импульсов 2j .
Недостаток формировател  выражаетс  в значительной погрешности формиро15 вани  уровней при ограниченном динамическом диапазоне работы.
Цель изобретени  - повьпиение точности формировани  импульсов.
Поставленна  цель достигаетс  тем,
20 что в формирователь импульсов, содержащий усилитель с двум  входами, коммутатор опорных напр жений, инвертор, подключенный входом к входной клемме.
введены дополнительный усилитель и два ключевых делител  напр жени  с парафазными выходами, первый из которых включен между входной клеммой и первыми входами усилителей, второй - между выходом инвертора и вторыми входами усилителей, выходы которых соединены с входами коммутатора опорных напр жений.
На чертеже показана функциональна  схема формировател  импульсов.
Формирователь содержит инвертор 1, ключевые делители 2 и 3 напр жени  с парафазными выходами, усилители 4 и 5 коммутатор 6 опорных напр жений.
Ключевой делитель 2 напр жени  выполнен на резисторах 7 и 8, между которыми включен коллекторно-эмиттер- ный переход транзистора 9, база которого подключена к выходной клемме. Другие выводы резисторов 7 и 8 подключены к противоположным полюсам источников питани  таким образом, что коплек- торно-эмиттерный переход транзистора 9 включен в провод щем направлении от- .носитепьно протекающего тока. Коллектор транзистора 9 соединен с первым входом усилител  4, а эмиттер - с первым входом усилител  5, Назначение ключевого делител  2 напр жени  - формирование на первых входах усилителей 4 и 5 переменных потенциалов логического О или логической 1,
Ключевой делитель 3 напр жени  выполнен аналогичным образом на резисторах 10 и 11 и транзисторе 12 с той лишь разницей, что база транзистора 12 соединена с выходом инвертора 1, коллектор - со вторым входом усилител  4 а эмиттер - со вторым входом уёилител  5. Ключевой делитель 3 напр жени  служит дл  формировани  переменных потенциалов на вторых входах усилителей 4 и 5, которые выполн ют роль буферных усилителей, согласовьгоа  (совместно с ключевыми делител ми 2 и 3 напр жени ) источник входного сигнала со входами коммутатора 6 опорных напр жений . Каждый из усилителей 4 и 5 вьшолнен по схеме дифференциального усил1 тел  и подключен выходами ко входам коммутатора 6 опорных напр жений , служащего дл  коммутации опор- .ных напр жений, определ ющих верхний и нижкий уровень логических сигналов на выходе формировател . Коммутатор 6 опорных напр жений вьтолнен на ключевых транзисторах.
84100 ,.4
Формирователь импульсов работает следующим образом.
Если на входе формировател  установлен уровень логического О, тран5 зистор 9 ключевого делител  2 напр жени  закрыт. На базу транзистора 12 делител  3 с выхода инвертора 1 поступает логическа  1, открывающа  транзистор 12. При этом на выходах делителей 2 и 3 напр жени  устанавливаютс  потенциалы .высокого 1 и низкого О логических уровней, которые поступают на соответствующие входы усилителей 4 и 5. На первом входе усилител  4 устанавливаетс  потенциал логической 1, на втором - логической го О, на первом входе усилител  5 , на втором - 1, а на выходах усилитедей 4 и 5 - О и 1 соответст2Q венно. Эти уровнипоступают на входы коммутатора 6 опорных напр жений. При поступлении 1 к выходной клемме подключаетс  источник опорного напр жени , формирующий низкий, нулевой уровень выходного импульса. При поступлении на вход формировател  уровн  1, транзистор 9 открьтаетс , а транзистор 12 закрываетс , в результате чего на выходах ключевых делителей 2 и 3 напр жени  происходит изменение потенциалов с логического О на логическую 1. На выходах усилителей 4 и 5 также происходит смена потенциалов, в результате чего посредством коммутатора б опорных напр жений к выходной клемме подключаетс  источник опорного напр жени , формирующий высокий единичный уровень выходного импульса. Процесс формировани  импульса заЬершаетс  в момент времени, когда на вход формировател  снова поступает логический О.
Таким образом, на выходе формировател  по5юл ютс  импульсы, нижний уровень которых определ етс  значением напр жени  одного опорного источни ка, а верхний - другого. Изменением значений напр жений источников опорных напр жений проиводитс  изменение (программирование) уровней выходных импульсов.

Claims (2)

1.Патент США № 3864584, кл, 307-268, 1975,
2.Авторское свидетельство СССР
N9 527818, кл, Н 03 К 5/156, 1975.
дьпод
SU802896529A 1980-03-21 1980-03-21 Формирователь импульсов SU884100A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802896529A SU884100A1 (ru) 1980-03-21 1980-03-21 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802896529A SU884100A1 (ru) 1980-03-21 1980-03-21 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU884100A1 true SU884100A1 (ru) 1981-11-23

Family

ID=20883779

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802896529A SU884100A1 (ru) 1980-03-21 1980-03-21 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU884100A1 (ru)

Similar Documents

Publication Publication Date Title
US4464587A (en) Complementary IGFET Schmitt trigger logic circuit having a variable bias voltage logic gate section
US3579272A (en) Logic circuits
GB1330576A (en) Logic circuits
SU884100A1 (ru) Формирователь импульсов
EP0027860A1 (en) Complementary transistor, inverting emitter follower circuit
US3413488A (en) Complementary coincidence detector for producing a given output signal only when all input signals have the same binary value
GB1225464A (ru)
SU1145457A2 (ru) Дифференциальный усилитель
EP0347048A2 (en) A CMOS differential driver
SU1059664A1 (ru) Дифференциальный усилитель
SU714291A1 (ru) Устройство сравнени
SU987796A2 (ru) Дифференциальный усилитель
JP2977593B2 (ja) Icテスタの3値出力回路
SU1451850A1 (ru) Инвертор
SU480183A1 (ru) Формирователь импульсов
GB1149755A (en) Improvements in electrical phase discriminating circuits
SU501482A1 (ru) Логический элемент и-или/и-или-не
SU527003A1 (ru) Дифференциальный усилитель
US4352093A (en) High-speed digital/analog converter
RU1800598C (ru) Формирователь импульсов
SU815866A1 (ru) Усилитель
JPS5445183A (en) Speed signal former
SU429422A1 (ru) Трехвходовый сумматор
SU681561A1 (ru) Коммутатор
KR910004855Y1 (ko) 지연 회로