SU881992A1 - Устройство дл дискретного измерени фазы сигнала - Google Patents

Устройство дл дискретного измерени фазы сигнала Download PDF

Info

Publication number
SU881992A1
SU881992A1 SU802888438A SU2888438A SU881992A1 SU 881992 A1 SU881992 A1 SU 881992A1 SU 802888438 A SU802888438 A SU 802888438A SU 2888438 A SU2888438 A SU 2888438A SU 881992 A1 SU881992 A1 SU 881992A1
Authority
SU
USSR - Soviet Union
Prior art keywords
signal
phase
delay
output
unit
Prior art date
Application number
SU802888438A
Other languages
English (en)
Inventor
Александр Петрович Земляков
Original Assignee
Предприятие П/Я В-2203
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2203 filed Critical Предприятие П/Я В-2203
Priority to SU802888438A priority Critical patent/SU881992A1/ru
Application granted granted Critical
Publication of SU881992A1 publication Critical patent/SU881992A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

(54) УСТРОЙСТВ ДЛЯ ДИСКРЕТНОГО ИЗМЕНЕНИЯ ФАЗЫ СИГНАЛА

Claims (2)

  1. Изобретение относитс  к импульсной технике и может быть использовано в радиоэлектронной аппаратуре (автоматике и измерительной технике дл  формировани  сигналов с регулируемым временным положением (фазой). Известны устройства, обеспечивающие формирование сигналов с измен емым временным положением (фазой). В устройствах этого типа сигнал заданной частопгы формируетс  из сигнала высокочастотного опорного генератора с помощью делителей счетчиков. Изменение фазы (временного положени ) выходного сигнала делител  осуществл етс  путем изменени  числа им пульсов во входном сигнале делител счетчика . Так, подстановка дополнительного импульса во входную импульсную после довательность делител -счетчика приводит к изменению временного положени  выходного сигнала делител  на период Т опорного генератора в сторону опережени . При запрещении одного импульса, временное положение (фаза) выходного сигнала делител  измен етс  на ту же величину в противоположную сторону (в сторону . отставани ) IIQ. Недостатком таких устройств  вл етс  ограниченна  точность, так как, шаг изменени  временного положени  (фазы) сигнала определ етс  периодом сигнала опорного генератора, и уменьшение величины щага требует соответствующего повышени  частоты опорного сигнала и повышени  быстродействи  элементов и узлов устройства. Наиболее близким к предлагаемому по технической сущности  вл етс  устройст во , содержащее задающий генератор опорного сигнала, блок формировани  сигналов заданной частоты на основе делител -счетчика и блок управлени  временным положением (фазой) формируемого сигнала , состо гщий из р да последовательно включенных звеньев 4 задержки, выходы которых соединены с коммутатором 7 на логических элeмeнтax 2J, 38 Однако известному устройству, в кото ром используетс  принцип формировани  р да задержанных сигналов на эпемеитах задержки, свойственны и недостатки, основной из которых - пониженна  точность регулировани  временного положени  формируемых сигналов в реальных услови х. Элементам задержки свойственен значительный разброс времени задержки, кроме того, при изменении температуры окружающей среды в широких пределах изменение параметров всех однотипных элементов задержки в одну сторону ведет к суммированию погрешностей всех элементов за .держки (а в р де случаев их число может быть довольно велико), в результате чего погрешность задани  р да значений временного положени  (фазы), сигнала может превышать шаг ее изменени , т.е, точность устройства в реальных услови х снижаетс . Цель изобретени  - повьпление точности устройства, т.е, повышение точности задани  дискретных значений фазы (временного положени ) при изменении условий окружающей среды. Поставленна  цель достигаетс  тем, что устройство дл  дискретного изменени  фазы сигнала, содержащее задающий гене- ратор, блок формировани  сигналов задан- зо ной частоты на основе делител  частоты, блок уточнени , блок управлени  фэзой сигнала, состо щий из р да последовательно включенных каскадов задержки, выходы которых соединены с коммутатором, содержит дополнительно фазовый дискримина тор, причем выход последнего из последовательно включенных каскадов задержки соединен цепью обратной св зи со входом первого каскада задержки, один вход фазового дискриминатора присоединен к выходу одного из каскадов задержки, второй вход соединен с задающим генератором , а выход фазового дискриминатора соединен с управл ющим входом каскадов задержки, при этом выход блока управлени  фазой (выход коммутатора) соединен с управл ющим входом блока уточнени , включенного последовательно с блоком формировани  сигнала заданной частоты. На чертеже приведена схема устройства В устройстве задающий генератор 1 соединен с блоком 2 формировани  сигнала заданной частоты, блок 3 управлени  . фазой сигнала состоит из р да каскадов 4 задержки, первый и последний каскады соединены цепью 5 обратной св зи, управление задержки каскадов 4 осуществл ет2 с  по входам 6, выходы каскадов 4 соединены с коммутатором 7, один вход фазового дискриминатора В соединен с опорным генератором, второй - с одним из каскадов 4 задержки, а выход - с управ-, л юшими входами 6 каскадов 4. Выход блока 3 соединен с управл ющим входом блока 9 уточнени , включенного последовательно с блоком 2 формировани  сигнапа заданной частоты. . Устройство работает следующим образом . Сигнал задающего генератора 1 подаетс  на блок 2, формирующий периодическид сигнал заданной частоты, В блоке 3 управлени  фазой сигнала в замкнутой через цепь 5 обратной св зи цепочке однотипных каскадов 4 задержки формируетс  периодический сигнал, период (частота) повторени  которого определ етс  суммарным временем задержки каскадов 4. Этот периодический сигнал с одного из каскадов 4 задержки подаетс  на один из входов фазового дискриминатора 8, на вто- рой вход которого поступает сигнал за-дающего генератора-1, Сигнал рассогласовани  с выхода дискриминатора 8 подаетс  на управл ющие входы 6 каскадов 4 задкржки, в результате чего частота пе- риодического сигнала, генерируемого в цепочке каскадов 4 задержки, оказываетс  равной частоте опорного сигнала. Следовательно, период генерируемого сигнала, определ емый суммарным временем задержки каскадов 4, оказываетс  равным периоду Т« опорного сигнала вы- сокостабильного задающего генератора 1, Поскольку каскады 4 идентичны, то задержка , вносима  одним из К каскадов 4 задержки, равна величине - с ошибкой, определ емой только разбросом пара- метров используемых элементов. Сформированные таким образом К сигналов, задержанных один относительно другого на шаг задержки, поступают на коммутатор 7 и через него на выход блока 3, который соединен с блоком 9 уточнени . С помощью блока 9 сигнал заданной частоты , формируемый блоком 2, уточн етс  выходным сигналом коммутатора 7 блока 3. При изменении фазы (временного положени ) формируемого сигнала на блок 3 подаетс  сигнал управлени , коммутатор 7 переключаетс , и на блок 9 уточне ,, , „., „ ни  поступает уточн ющий сигнал, временное положение-которого изменено относительно предшествующего сигнал. на требуемое Y число шагов задержки, т.е. 58 на величину n. При превышении вводимой величиной задержки периода опорного сигнала TQ,сигнал управлени  (т.е. сигнал переполнени  разр дной сетки блока 3) подаетс  на блок 2, в котором производитс  изменение временного положени  ( фазы) формируемого сигналазаданной частоты на величину Тд в нужную сторону , а блок 3 должен обеспечивать измененение временной задержки (фазы) сигнала с дискретным шаБлок 9 уточнени  может быть включен во входную цепь блока 2 формировани . Кроме того, блок 2 формировани  может быть присоединен и к выходу блока 3 непосредственно . Все узлы предлагаемого устройства могут быть построены на известных элементах, их изготовление технических трудностей не вызывает. Преимущество данного устройства перед известным - стабильна  величина шага изменени  фазы (временного положени ) формируемых сигналов при изме нении условий окружающей среды, достигаетс  благодар  введению новых св зей в структуру устройства и изменению струк туры блока управлени  фазой сигнала. Сигнал, циркулирующий в цепочке каскадов 4, сравниваетс  по частоте и фазе с опорным сигналом с помощью дискриминатора 8, благодар  чему период его циркул цпи поддерживаетс  посто нным при изменении условий окружающей среды. В результате и шаг изменени  временного положени  выходных сигналов от одного каскада 4 к другому оказываетс  стабиль ным при изменении этих условий, т.е. величина шага не мен етс  при изменении 924 условии окружающей среды, что повышает точность устройства, Формула изобретени  Устройство дл  дискретного изменени  фазы сигнала, содержащее задающий генератор , блок формировани  сигналов заданной частоты на основе делител  частоты блок уточнени , блок управлени  фазой сигнала, состо щий из р да последовательно включенных каскадов задержки, выходы которых соединены с коммутатором, о т тличающеес  тем, что, с цепью повышени  точности при изменении условий окружающей среды, содержит дополнительно фазовый дискриминатор, причем выход последнего из последовательно включенных каскадов задержки соединен цепью обратной св зи со входом первого каскада, один вход фазового дискриминатора соединен с выходом одного из каскадов задержки , второй вход соединен с задающим генератором , а выход фазового дискртмииатора соединен с управл ющим входом каскадов задержки, при этом выход коммутатора ,  вл ющийс  Мз1ходом блока управлени  фазой сигнала, соединен с управл ю- щим входом блока уточнени , включенного последовательно с блоком формировани  сигнала заданной частоты, Источники информахши, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 580652, кл. Н О4 I 7/О2, 1975.
  2. 2.Авторское свидетельство СССР 306559, кл. Н 03 К 5/159, 1965.
SU802888438A 1980-03-04 1980-03-04 Устройство дл дискретного измерени фазы сигнала SU881992A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802888438A SU881992A1 (ru) 1980-03-04 1980-03-04 Устройство дл дискретного измерени фазы сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802888438A SU881992A1 (ru) 1980-03-04 1980-03-04 Устройство дл дискретного измерени фазы сигнала

Publications (1)

Publication Number Publication Date
SU881992A1 true SU881992A1 (ru) 1981-11-15

Family

ID=20880299

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802888438A SU881992A1 (ru) 1980-03-04 1980-03-04 Устройство дл дискретного измерени фазы сигнала

Country Status (1)

Country Link
SU (1) SU881992A1 (ru)

Similar Documents

Publication Publication Date Title
JP3499051B2 (ja) タイミング信号発生回路
US4484296A (en) Phase programmable signal generator means
US2665411A (en) Double interpolation method and apparatus for measuring time intervals
US4943787A (en) Digital time base generator with adjustable delay between two outputs
US4975634A (en) Jitter measurement device
JPH09119962A (ja) 可変遅延回路の遅延時間測定装置
KR20180094769A (ko) 클럭 주파수 체배기를 위한 방법 및 장치
US4754163A (en) Pulse generator with adjustable pulse frequency, pulse width and pulse delay
US4166249A (en) Digital frequency-lock circuit
US4540945A (en) Variable-frequency oscillation circuit
CA1216032A (en) Variable digital frequency generator with value storage
SU881992A1 (ru) Устройство дл дискретного измерени фазы сигнала
US3520982A (en) Method and a device for generating an equal-tempered tone scale in musical instruments
US4489279A (en) Variable-frequency oscillator having a crystal oscillator
US4001726A (en) High accuracy sweep oscillator system
SU788355A1 (ru) Генератор парных импульсов
US4217655A (en) Clock circuit having a swept output frequency
SU847497A1 (ru) Управл емый генератор импульсов
SU1211664A1 (ru) Способ линеаризации характеристик частотных преобразователей
RU1840899C (ru) Устройство для автоматического контроля энергетического потенциала импульсных рлс
SU830645A1 (ru) Преобразователь частоты следовани иМпульСОВ B НАпР жЕНиЕ пОСТО ННОгОТОКА
SU1145298A1 (ru) Калибратор дискретных фазовых сдвигов
SU790188A1 (ru) Расширитель импульсов
SU623247A1 (ru) Цифровой синтезатор частот
SU961097A1 (ru) Устройство дл управлени инвертором