SU875403A1 - Коррел тор - Google Patents
Коррел тор Download PDFInfo
- Publication number
- SU875403A1 SU875403A1 SU802889903A SU2889903A SU875403A1 SU 875403 A1 SU875403 A1 SU 875403A1 SU 802889903 A SU802889903 A SU 802889903A SU 2889903 A SU2889903 A SU 2889903A SU 875403 A1 SU875403 A1 SU 875403A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- correlator
- output
- keys
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Description
(54) КОРРЕЛЯТОР
Изобретение относитс к вычисли тельной технике и автоматике, технике передачи и приема дис-, кретной информации по каналам радио и электросв зи и может использоватьс при создании устройств анализа сигналов сложной , адаптивных автоматических устройств« в одноканальных и многоканальных устройствах С модемах ) передачи и приема дискретной информации, в устройствах анализа речевых сигналов (вокодерах ). Известен коррел тор-функциональный преобразователь- сигнала с ключевым перемножителем дл преобраэовшш сигнала, практические без снижени помехоустойчивости, состо щий из переключател и интеграторау в котором входы переключател подключены к пр мому и инверсному выходам источника сигналаj а выход - через резистор ко входу операциоииого усилител интегратора I , Недостатками этого коррел тора вл ютс необходимость обеспечени идеи тичности масштаба инверсноговыхода источника сигнала масштабу его пр мого выхода, значительна суммарна погрешность, вносима третьей и высшими гармониками спектра опорного сигнала, снижающие точность и помехоусточивость коррел тора. . Наиболее близким по технической сущности к изобретению вл етс коррел тор дл многоканального приемника взаимноортогональных сигналов, состо щий из переключател , операционного усилител и конденсатора, причем входы переключател , выполненного на полевых транзисторах, подключены к интегрирующим резисторам интегратора , а выход - ко входу операционного усилител интегратора 2 . Недостатками этого коррел тора вл ютс трудность обеспечени идентичности первого и второго входов коррел тора , необходимость обеспечени идентичности масштабов пр мого и инверсного выходов источника сигнала, снижающие точность и помехоустойчивость коррел тора. Целью изобретени вл етс повышение точности коррел т9ра при учете знака опорного сигнала. Указанна цель достигаетс тем, что в коррел тор, содержаний накопительный конденсатор, операционный усилитель, вход которого соединен с одним из выводов резистора, другой выход которого вл етс первым сигнальным входом коррел тора, введены блок коммутации и блок управлени , входы которого вл ютс соответственно вторым сигнальным и установочным входами коррел тора, три выхода блока управлени соединены с соответствующими входами блока коммутации, чет вертый и п тый которого подключены соответственно ко входу и выходу операционного усилител , з выходы блока коммутации подключены к первой и второй обкладкам накопительного кон денсатора соответственно. Блок управлени коррел тора содержит инвертор, триггер, два стробируемых формировател импульсов, элемент И-НЕ и формирователь импульсов, выходы первого стробируемого формировател импульсов, второго стробируемого формировател импульсов и формировател импульсов вл ютс соответствен но первым, вторым и третьим выходами блока управлени , выходы триггера подключены соответственно к первым входам стробируемых формирователей импульсов, вторые входы которых объе динены и вл ютс установочным входо коррел тора, первый вход триггера и вход инвертора объединены и вл ютс вторым сигнальным входом коррел тора выход инвертора соединен со вторым входом триггера, выходы которого под ключены к первому и второму входам элемента И-НЕ, выход которого соединен со входом формировател импульсо Блок коммутации содержит п ть клю чей, первый вход первого кгаоча вл етс первым входом блока коммутации, 50
второй вход которого подключен к первым входам второго и третьего ,ключей, третий вход блока коммутации соединен с первыми входами четвертого и п того ключей, вторые входы первого, второго и п того ключей объединены и вл ютс четвертым входом блока ком- 1мутации, п тый вход которого подклюрого подключен к формирователю 12. Второй выход триггера 6 ( выход вентил 7 подключен ко второму входу элемента И-НЕ 10 и к первому 1зходу формировател 13. Выходы формирователей 11, 12 и 13 импульсов . вл ютс выходами блока 4 управлени соответственно первым, третьим и вторым. Второй 3 чен ко вторым входам третьего и чет вертого ключей, выходы второго и четвертого ключей объединены и вл ютс первым выходом блока коммутации, второй выход которого соединен с выходами третьего и п того ключей, а выход первого ключа соединен с шиной нулевого потенциала. На фиг. 1 представлена электрическа фушсциондльна схема коррел тора: на фиг. 2 - вариант электрической функциональной схемы блока управлени ; на фиг, 3 представлен вариант функциональной схемы блока, коммутации; на фиг. 4 изображены временные диаграммы . Коррел тор содержит резистор 1, операционный усилитель 2, блок 3 коммутации , блок 4 управлени и накопительный ковденсатор 5, БЛОК 4 управлени содержит триггер 6, собранный на первом и втором 7 двухвходовых инвертирукнчих вентил х и элементах 8 и 9 задержки, элемент И-НЕ Ш, формирователи 11, 12 и 13 импульсов, инвертор 14. Формирователи 11 и 13 импульсов вл ютс стробируемыми . Блок 3 коммутации содержит ключи 15 - J9. Первый иивод резистора вл етс сигнальным входом коррел тора, а второй подключен к первому входу операционного усилител 2 и сигнальному входу блока 3 коммутации, второй вход усилител 2 заземлен, а выход, подключен ко второму сигнальному входу блока 3 коммутации и вл етс выходом коррел тора: первый, второй и третий управл ющие входы блока 3 подключены соответственно к первому, второму и третьему выходам блока 4 управлени . В блоке 4 управлени выход вентил Л Через элемент 8 задержки подключен к первому входу вентил 7, выход которого через элемент 9 задержки подключен к первому входу вентил 7„ образу триггер 6. Первый выход триггера 6 (выход вентил Л) подключен к первому входу формировател 11 и первому входу элемента И-НЕ 10, выход кото вход вентил I, вл ющийс входом блока 4 управлени , подключен ко входу инвертора 14, выход которого соединен со вторым входом вентил L. Вторые стробирующие входы формирователей 11 и 13 объединены и образуют цепь установки нул коррел тора,
В блоке 3 коммутации первый вывод накопительного конденсатора 5 подклю ,чен к первым сигнальным выходам клю чей 15 и 16, а второй - к первым сигнальным выходам ключей 17 и 18, Первый сигнальный выход ключа 19 ( короткого замыкани входов операционного усилител ) заземлен. Вторые сигнальные выходы ключей 15, 17 и 19 объединены и образуют сигнальный галход блока 3 коммутации. Вторые сигнальные выходы ключей 16 и 18 объединены и образуют сигнальный вход блока 3. В блоке 3 имеютс и непосредсп-веншае выходы с накопительного конденсатора 5, которые могут также вл тьс выходом коррел тора. Управл ющие входы ключей 15 и 18 объединены и образуют первый управл ющий вход блока Зф Управл ющие входы ключей 16 и 17 также объединены и образуют второй управл ющий йход блока 3. Управл ющий вход ключа 19 вл етс третьим управл ющи входом блока 3 коммутации.
Коррел тор работает следздощим образом .
Входной сигнал поступает через резистор 1 на вход операщгонного усилител 2. Опорный сигнал подаетс на соответствукищй вход блока 4 управлени . При отсутствии сигнала стробировани на вторых входах формирователей 1 I и 13 состо ни ключей 15, 18, 16 и 17 имзен ютс в соответствии со знаком опорного колебани фиг. 4,4 и 4 ) и происходит коммутаци выводов накопительного конденсатора 5, в результате такого реверсироваюш на накопительном конденсаторе 5 накапливаетс злектрический зар д, пропорциональный коэффициенту коррел ции,В моменты изменени знака опорного колебани на выходе элемента И-НЕ 10 по вл етс сигнал, Который, пройд формирователь 12, включает ключ 19 и замыкает накоротко входы операционного усилител 2 на врем реверсировани выводов конденсатора 5,
Выходом коррел тора может служить как выход операционного усилител 2, так и выводы накопительного конденсатора 5.
Данный коррел тор позвол ет повысить точность и помехоустойчивость при учете знака опорного сигнала, так как не содержит второго(инверсного выхода источника сигнала и уменьшает суммарную погрешность, вносимую тре тьей и высшими г мониками спектра сигнала.
Claims (1)
- Формула изобретени1,Коррел тор, содержащий накопительный Конденсатор, операционный усилитель, вход которого соединен с одним из выводов резистора, другой вывод которого вл етс первым сигнальным входом коррел тора, отличающийс тем, что, с целью повьшени точности при учете знака опорного сигнала, в коррел тор введены блок коммутации и блок управлени , входы которого вл ютс соответственно вторым сигнальш 1м и установоч1йлм входами коррел тора, три выхода блока управлени соединены с соответствующими входами блока коммутации. Четвертый и п тый входы которого подключены соответственно ко входу и выходу операционного усилител , а выходы блока коммутации подключены к первой и второй обкладкам накопительного конденсатора соответственно,I2,Коррел тор по п,1, о т л и чающийс тем, что блок управлени содержит инвертор, триггер, два стробируеьых формировател импульсов, элемент И-НЕ и формирователь импуль- сов , выходы первого стробируемого формировател импульсов, второго стро- бируемого формировател импульсов и формировател импульсов вл ютс соответственно первы, вторым и третьим выходами блока управлени , выход) триггера подключены соответственно к первым входам стробируемых формирователей импульсов, вторые входы которых объединены и вл ютс установочным входом коррел тора, первый вход триггера и вход инвертора объединены и вл ютс вторым сигналыа1м входом коррел тора , выход инвертора соединен со вторым входом триггера, вьгходы которого подключены к первому и второму входам элемента И-НЕ, выход которого соединен со входом формировател импульсов .3,Коррел тор по п.п. 1 и 2, о тдичающийс тем, что блоккоммутации содержит п ть ключей,первый вход первого ключа вл етс первым входом блока коммутаций, в торой вход которого подключен к первым входам второго и третьего ключей, третий вход блока коммутации соединен с первыми входами. Четвертого и п того ключей, вторые входы первого, второго и п того ключей объединены и вл ютс четвертым входом блока коммутации, п тый вход КОТОР9ГО подключен ко вторым входам третьего и четвертого ключей, выхода второго |И четвертого ключей объеда14 н и вл ютс первым выходом бло«14.с,и)ка коммутации, второй вьгход которого соединен с выходами третьего и п того ключей, а выход первого ключа соединен с шиной нулевого потенциала.Источники информации, прин тые во внимание при экспертизеI. Заездный А. М, и др. Фазоразностна модул ци и ее применение дл передачи дискретной информации. М., Св зь, 1967, с. 56-57.2« Авторское свидетельство СССР № 371582, кл.С 06 F 15/336, 1971 (прототип).Рйг.Фиг.ЗФиг.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802889903A SU875403A1 (ru) | 1980-02-27 | 1980-02-27 | Коррел тор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802889903A SU875403A1 (ru) | 1980-02-27 | 1980-02-27 | Коррел тор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU875403A1 true SU875403A1 (ru) | 1981-10-23 |
Family
ID=20880938
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802889903A SU875403A1 (ru) | 1980-02-27 | 1980-02-27 | Коррел тор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU875403A1 (ru) |
-
1980
- 1980-02-27 SU SU802889903A patent/SU875403A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU875403A1 (ru) | Коррел тор | |
SU773941A2 (ru) | Телеграфное устройство дл исключени обнаруженных ошибок | |
SU720737A1 (ru) | Способ контрол канала св зи с амплитудно-импульсной модул цией | |
SU1451605A1 (ru) | Многоканальный врем -импульсный преобразователь | |
SU736127A1 (ru) | Косинусный функциональный преобразователь | |
SU1305861A1 (ru) | Цифроаналоговый преобразователь | |
SU1075396A1 (ru) | Устройство дл защиты от импульсных помех | |
SU708525A1 (ru) | Устройство дл моделировани системы радиосв зи | |
SU748884A1 (ru) | Многоканальный счетчик импульсов | |
SU984038A1 (ru) | Устройство дл преобразовани частоты в код | |
SU926674A1 (ru) | Четырехквадратное аналоговое множительное устройство | |
SU483803A1 (ru) | Устройство дл двусторонней передачи данных в паузах речи | |
SU471596A1 (ru) | Устройство дл учета количества пассажиров | |
SU562826A1 (ru) | Адаптивный многоканальный коррелометр | |
SU691771A2 (ru) | Цифровой частотомер | |
SU482910A1 (ru) | Устройство дл многоканальной передачи сигналов с коррекцией ошибок | |
SU894849A1 (ru) | Анализатор частотно-фазовых соотношений двух импульсных последовательностей | |
SU943750A1 (ru) | Умножитель частоты | |
SU1388842A1 (ru) | Цифровой генератор функций | |
SU797076A1 (ru) | Управл емый делитель частоты сле-дОВАНи иМпульСОВ | |
SU974586A1 (ru) | Сенсорный переключатель | |
RU1793452C (ru) | Устройство дл передачи информации | |
SU708527A1 (ru) | Преобразователь двоичной последовательности в дуобинарную | |
SU708529A1 (ru) | Устройство дл контрол телеграфных сигналов | |
SU1019572A1 (ru) | Устройство дл управлени тиристорным преобразователем |