SU869017A1 - Двухпол рный цифроаналоговый преобразователь - Google Patents
Двухпол рный цифроаналоговый преобразователь Download PDFInfo
- Publication number
- SU869017A1 SU869017A1 SU792733673A SU2733673A SU869017A1 SU 869017 A1 SU869017 A1 SU 869017A1 SU 792733673 A SU792733673 A SU 792733673A SU 2733673 A SU2733673 A SU 2733673A SU 869017 A1 SU869017 A1 SU 869017A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- block
- output
- reference signal
- current
- driver
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
Изобретение относитс к электроиз мерительной технике, а именно к устройствам преобразовани цифровой информации в аналоговую и может быть использовано дл работы в устройства отображени информации (диспле х), аналого-цифровых преобразовател х, функциональных генераторах, системах высококачественной обработки звука. Известен двухпол рный цифроанало вый преобразователь, содержащий сум рующий блок, блок переключени разр дных токов, блок разр дных источников тока, источник тока смещени , два формировател опорного сигнала источник эталонного напр жени , выход которого соединен с первым входом «первого формировател опорного сигнала, выход которого подключен к входу блока разр дных источников тока, выход второго формировател опорного сигнала соединен через источник тока смещени с первым входо блока переключени разр дных токов, вторые входы которого подключены к выходам блока источников разр дных токов, выходы блока переключени разр дных токов соединены с выходам суммирующего блока fl, Недостатком преобразовател вл етс больша сложность, обусловленна наличием в нем двух источников эталонного напр жени . Цель изобретени - упрощение устройства . Поставленна цель достигаетс тем, что в двухпол рный цифроаналоговый преобразователь, содержащий суммирующий блок, блок переключени разр дных токов, блок разр дных источников тока, источника тока смещени , два формировател опорного сигнала и источник эталонного напр жени , выход которого соединен с первым входом первого формировател опорного сигнала, выход которого подключен ко входу блока разр дных источников тока, выход второго формировател опорного сигнала соединен через источник тока смещени с первым входом блока переключени разр дных токов, вторые входы которого подключены к выходам блока источников разр дных токов, выходы блока переключени разр дных токов соединены с выходами суммирующего блока, второй формирователь опорного сигнала выполнен на транзисторе, эмиттер которого подключен ко входу второго формировател опорного сигнала , коллектор соединен с базой и выходом второго формировател опорно-го сигнала, причем выход первого формировател опорного сигноша соединен со входом второго формировател опорного сигнала, выход которого подключен ко второму входу первого формировател опорного сигнала.
На чертеже приведена функциональна схема устройства.
Преобразователь содержит источник 1 эталонного напр жени , первый 2 и второй 3 формирователи опорного сигнала , источник 4 тока смещени , блок 5 разр дных источников тока, блок 6 переключени разр дных токов и суммирующий блок 7,
В первом формирователе опорного сигнала образована замкнута отрицательна обратна св зь по току,состо ща из перехода база-эмиттер дополнительного транзистора V . Вследствие этого напр жение на выходе операционного усилител А всегда поддерживаетс таким, что ток параметрического источника тока (V/j R 3) равен току IJ, , который задаетс источником 1 эталонного напр жени через резистор R
а Rj R4, то токи Iji и
«2
Если R,
равны по абсолютной величине току И ко противоположны друг другу по направлению . Значени всех остальных
разр дных токов в группе
источников тока 5 относ тс к значению тока U так же, как значени сопротивлений резисторов R, . . . ,Ry, относ тс к значению сопротивлени резистора R.
Сформированные разр дные токи IQ , 1 , . , . , I 1 с выхода блока 5 источнико разр дных токов в соответствии со знчени ми входного кода, поступающего на управл ющие входы блока, подключаютс на соответствующие входы суммирующей схемы, выход которой вл етс выходом ЦАП.
Использование транзистора в диодном включении во втором формирователе .
Разр дныег токи li, выхода блока 5 источников разр дных токов в соответствии со значени ми входного кода, поступающего на управл ющие входы блока б переключени разр дных токов, подключаютс на соответствующие входы суммирующего блока 7, выход которого вл етс выходом преобразовател .
Использование транзистора в диодном включении во втором формирователе опорного сигнала позвол ет упростить, формирователь и исключить второй источник эталонного напр жени .
Claims (1)
1. Гребен А.Б. Проектирование аналоговых интегральных схем. М., Энерги , 1976, с. 224 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792733673A SU869017A1 (ru) | 1979-03-05 | 1979-03-05 | Двухпол рный цифроаналоговый преобразователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792733673A SU869017A1 (ru) | 1979-03-05 | 1979-03-05 | Двухпол рный цифроаналоговый преобразователь |
Publications (1)
Publication Number | Publication Date |
---|---|
SU869017A1 true SU869017A1 (ru) | 1981-09-30 |
Family
ID=20813952
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792733673A SU869017A1 (ru) | 1979-03-05 | 1979-03-05 | Двухпол рный цифроаналоговый преобразователь |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU869017A1 (ru) |
-
1979
- 1979-03-05 SU SU792733673A patent/SU869017A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4125803A (en) | Current distribution arrangement for realizing a plurality of currents having a specific very accurately defined ratio relative to each other | |
US3683165A (en) | Four quadrant multiplier using bi-polar digital analog converter | |
KR900013726A (ko) | 전류원 장치 및 디지탈 아날로그 변환기 | |
SU869017A1 (ru) | Двухпол рный цифроаналоговый преобразователь | |
JPH0265514A (ja) | 差動増幅回路 | |
US5296857A (en) | Digital to analog converter with precise linear output for both positive and negative digital input values | |
JPH0123966B2 (ru) | ||
GB1067327A (en) | Improvements in or relating to electric organs | |
US4124824A (en) | Voltage subtractor for serial-parallel analog-to-digital converter | |
EP0494536B1 (en) | Multiplying apparatus | |
JPS6017261B2 (ja) | デジタル−アナログ変換回路 | |
US3543264A (en) | Circuit for selectively applying a voltage to an impedance | |
SU1765893A1 (ru) | Умножающий цифроаналоговый преобразователь | |
US3299315A (en) | Digital-magnetic deflection with unregulated deflection coil supply voltage | |
SU805350A1 (ru) | Функциональный преобразователь | |
SU762164A1 (ru) | Цифроаналоговый преобразователь 1 | |
JP2662955B2 (ja) | デジタル・アナログ変換回路 | |
SU628612A1 (ru) | Цифро-аналоговый преобразователь | |
SU1280406A1 (ru) | Нелинейный преобразователь | |
SU1640824A1 (ru) | Цифроаналоговый преобразователь | |
SU534767A1 (ru) | Нелинейный элемент | |
SU639139A1 (ru) | Цифро-аналоговый преобразователь | |
SU957229A1 (ru) | Функциональный преобразователь | |
SU1019560A1 (ru) | Двухканальный генератор импульсов напр жени | |
SU687583A1 (ru) | Преобразователь код-напр жение |