SU864502A2 - Trigger device - Google Patents

Trigger device Download PDF

Info

Publication number
SU864502A2
SU864502A2 SU792846836A SU2846836A SU864502A2 SU 864502 A2 SU864502 A2 SU 864502A2 SU 792846836 A SU792846836 A SU 792846836A SU 2846836 A SU2846836 A SU 2846836A SU 864502 A2 SU864502 A2 SU 864502A2
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
elements
inputs
outputs
output
Prior art date
Application number
SU792846836A
Other languages
Russian (ru)
Inventor
Олег Васильевич Петухов
Сергей Иванович Корчагин
Александр Витальевич Музыков
Original Assignee
Предприятие П/Я А-7460
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7460 filed Critical Предприятие П/Я А-7460
Priority to SU792846836A priority Critical patent/SU864502A2/en
Application granted granted Critical
Publication of SU864502A2 publication Critical patent/SU864502A2/en

Links

Landscapes

  • Multi Processors (AREA)

Description

(54) ТРИГГЕРНОЕ УСТРОЙСТВО(54) TRIGGER DEVICE

1one

Изобретение относитс  к вычислительной технике и может быть использовано в устройствах цифровой вычислительной техники.The invention relates to computing and can be used in digital computing devices.

По основному авт.св. 473285, известно триггерное устройство, содержащее входную шину, элемент НЕ, вспомогательный триггер и основной триггер , инверсный и пр мой выхода) которого соединены соответственно с первыми входами первого и второго элементов И-НЕ, выходы которых соединены соответственно с пёрвьми входами установки в О и в 1 вспс уюгательного триггера и соединены соответственно с первыми входа ш третьего и четвертого элементов И-НЕ, выходы которых соединены соответст ,венио с первыми входами установки в 1 и в О основного триггера и соединены соответственно со вторыми входами второго и первого элементов И-НЕ, третьи входы которых соединены со входной шиной и со входом элемента НЕ, выход которого соединен со вторыми входами третьего и четвертого элементов И-НЕ, третьи входы которых соединены соответственно с инверсным и пр мым выходами вспомогательного триггера According to the main auth. 473285, a trigger device is known that contains an input bus, a NOT element, an auxiliary trigger and a main trigger, the inverse and the direct output) of which are connected respectively to the first inputs of the first and second AND-NOT elements, the outputs of which are connected respectively to the first inputs of the O and in 1 vs a crimping trigger and are connected respectively with the first inputs of the third and fourth elements of the NAND, whose outputs are connected respectively, with the first inputs of the installation in 1 and in O of the main trigger and are connected according from the second and first elements of the NAND, the third inputs of which are connected to the input bus and the input of the element NOT, the output of which is connected to the second inputs of the third and fourth elements of the IS – NOT, the third inputs of which are connected respectively to the inverse and direct outputs auxiliary trigger

Однако в св зи с тем, что в момент переписи информации из основно-f го триггера во вспомогательный (или ч из вспомогательного в основной), основной (вспомогательный) триггер не имеет устанавливающего сигнгша ни по одному из входов О или 1 (так как элементы И-НЕ закрыты низким уровнем тактового импульса), этот However, due to the fact that at the time of the census of information from the main f trigger to the auxiliary (or from the auxiliary to the main), the main (auxiliary) trigger does not have a setting signal on any of the O or 1 inputs (since AND-NOT closed by a low clock pulse), this one

to триггер может быть подвержеи сбою, помехой, действующей по шине питани  ипи по входам триггера.,ЭтО снижает помехозащищенность трисгериого устройства, в данном устройстве от15 сутствует возможность получать на выходах, например на пр мых и инверсных выходах основного и вспомогательного триггеров, импульсы с ре- гулируемой паузой между ними. Это The trigger may be subject to failure, interference acting on the power supply bus through the trigger inputs. This reduces the immunity of the trigger device, this device does not have the ability to receive at the outputs, for example, direct and inverse outputs of the main and auxiliary triggers. - guided pause between them. it

20 сужает функциональные возможности устройства.20 reduces the functionality of the device.

Целью изобретени   вл етс  повышение помехозащищенности устройства и формирование выходных импульсов, The aim of the invention is to improve the noise immunity of the device and the formation of output pulses,

25 с регулируемой паузой между ними.25 with an adjustable pause between them.

Дл  достижени  поставленной цели в триггерное устройство, содерз ащее входную шину, элемент НЕ, вспсдаюга1 тельный триггер и основной триггер, инверсный и Пр мой выходы которогоTo achieve this goal, the trigger device containing the input bus, the element NOT, the trigger trigger and the main trigger, the inverse and forward outputs of which

30thirty

соединены соответственно с первыми первого н второго элементов И-НЕ, выходы которых соединены соответственно с первыми входами установки в О и в 1 вспомогательного триггера и соединены соответственно с первыми входами третьего и четвертого элементов И-НЕ, выходы которых соединены соответственно С первыми . входами установки в 1 и в О оновного триггера и соединены соответственно и вторыми входами второго и первого элементов И-НЕ, третьи входы которых соединены со входной шиной и со входом элемента НБ, выход которого соединен со вторыми входами третьего и четвертого элементов Й-НЕ третьи входы которых соединены соответственно с инверсным и пр мым выходами вспомогательного,триггера, введены четыре интегрирующих элемента и четыре дополнительных элемента И-НЕ (Инверсный и пр мой основного триггера соединены соответственно с первыми входами первого и второго дополнительных элементов И-НЕ, выходы которых соединены со входами соответственно первого и второго интегрирующих элементов, выходы которых соединены соответственно со вторыми входами установки в О и в 1 основного триггера, третьи входы установки в О и в 1 которого соединены соответственно с выходами первого и второго элементов И-НЕ, пр мой и инверсный выходы вспомогательного триггера соединены соответственно с первыми входами третьего и четвертого дополнительных элементов И-НЕ, выходы которых соединены соответственно со входами третьего и четвертого интегрирующих элементов; выходы которых соединены соответст .венно со вторыми входами установки в 1 и в О, вспомогательного триггера , третьи входы установки в 1 и в О которого соответственно соединены с выходами четвертого и третьего элементов И-НЕ,вторые входы пе , вого и второго дополнительных элементов И-НЁ соединены со входом элемента НЕ, выход которого соединен со вторыми входами третьего и четвертого дополнительных элементов И-НЕ.connected respectively with the first of the first n of the second IS-NOT, the outputs of which are connected respectively to the first inputs of the installation in O and 1 of the auxiliary trigger and connected respectively to the first inputs of the third and fourth elements of the IS-NOT, the outputs of which are connected respectively C first. inputs of the installation in 1 and in the main trigger and are connected respectively by the second inputs of the second and first elements AND-NOT, the third inputs of which are connected to the input bus and the input of the element NB, the output of which is connected to the second inputs of the third and fourth elements the inputs of which are connected respectively to the inverse and direct outputs of the auxiliary trigger, four integrating elements and four additional AND-NOT elements are introduced (the inverse and the direct main trigger are connected respectively to the first inputs MI of the first and second additional elements AND-NOT, the outputs of which are connected to the inputs, respectively, of the first and second integrating elements, the outputs of which are connected respectively to the second inputs of the installation in O and in 1 of the main trigger, the third inputs of the installation in O and in 1 of which are connected respectively to the outputs of the first and second elements NAND, the direct and inverse outputs of the auxiliary trigger are connected respectively to the first inputs of the third and fourth additional elements NAND, the outputs of which are connected respectively -retarded to the inputs of the third and fourth integrating the elements; the outputs of which are connected respectively to the second inputs of the installation in 1 and in O, the auxiliary trigger, the third inputs of the installation in 1 and in O of which are respectively connected to the outputs of the fourth and third AND-NOT elements, the second inputs of the first and second additional elements AND -NO connected to the input element NOT, the output of which is connected to the second inputs of the third and fourth additional elements AND-NOT.

На чертеже представлена функциональна  схема триггёрного устройства .The drawing shows a functional diagram of the trigger device.

Устройство содержит основной триггер 1; элементы 2, 3 И-НЕ, вспомогательный триггер 4 элементы 5, б И-НЕ; элемент 7 НЕ, входную шину 8, элементы 9-12 И-НЕ, интегрирующие элементы 13-16.The device contains a main trigger 1; elements 2, 3 AND-NOT, auxiliary trigger 4 elements 5, b AND-NOT; element 7 NOT, input bus 8, elements 9-12 AND-NOT, integrating elements 13-16.

Инверсный и пр мой выходы основного триггера 1 соединены соответственно с первыми входами элементов 5, 11 и 6, 12 И-НЕ, выход элемента 5 И-НЕ соединен с первым входом установки в О триггера 1, с первымThe inverse and direct outputs of the main trigger 1 are connected respectively to the first inputs of elements 5, 11 and 6, 12 AND-NOT, the output of element 5 AND-NOT is connected to the first input of the installation in O of the trigger 1, with the first

входом установки в О триггера 4 и с первым входом элемента 3 И-НЕ,выход которого соединен с первым входом установки в 1 триггера 1, со вторым входом элемента б И-НЕ, и со вторым входом установки в О -триггера 4, инвессный выход которого соединен -со вторым входом элемента 3 И-НЕ и с первым входом элемента-10 И-НЕ, выхоп которого соединен со входом интегрирующего элемента 14, выход которого соединен с третьим входом установки в О триггера 4, пр мой выход которого соединен с первыми входами элементов 2 и 9 И-НЕ выход последнего из которых соединен со входом интегрирующего элементаthe installation input into the O trigger 4 and with the first input of the element 3 AND-NOT, the output of which is connected to the first input of the installation in 1 trigger 1, with the second input of the element b AND-NOT, and with the second input of the installation into the O-trigger 4, the output output which is connected to the second input of the element 3 AND-NOT and to the first input of the element 10 AND IS NOT, the output of which is connected to the input of the integrating element 14, the output of which is connected to the third input of the installation in O of the trigger 4, the direct output of which is connected to the first the inputs of elements 2 and 9 AND-NOT the output of the last of which is connected to the input integrating element house

.13, выход которого соединен с первым входом установки в 1 триггера 4, второй вход установки в 1 кото- рого соединен со вторым входом элемента 5 И-НЕ, с выходом элемента 2 И-НЕ и со вторым входом установки в О триггера 1, второй вход установки в.Ч которого соединен со вторым входом элемента 2 И-НЕ, с выходом элемента б И-НЕ и с третьим входом установки в триггера 4, выходы элементов 11, 12 И-НЕ соединены соответственно со входами интегриоующих элементов 15 и 16, выходы которы соединены соответственно с третьими входами установки в О и в 1 триггера 1, входна  шина 8 соединена с третьими входами элементов 5, 6 И-НЕ вторыми входами элементов 11, 12 И-НЕ и со входом элемента 7 НЕ,выход которого сЬединен с третьими входами элементов 2, 3 И-НЕ и со вторыми входами элементов 9, 10 И-НЕ..13, the output of which is connected to the first input of the installation into 1 trigger 4, the second input of the installation to 1 which is connected to the second input of element 5 AND-NOT, to the output of element 2 AND-NOT and to the second input of the installation to О of the trigger 1, the second input of the installation. CH of which is connected to the second input of element 2 NAND, to the output of element b AND-NOT and to the third input of installation in trigger 4, the outputs of elements 11, 12 AND-NOT are connected respectively to the inputs of integrating elements 15 and 16 , the outputs of which are connected respectively to the third inputs of the installation in O and in 1 trigger 1, input The bottom of the bus 8 is connected to the third inputs of elements 5, 6 AND-NOT the second inputs of elements 11, 12 AND-NOT and to the input of element 7 NOT, the output of which is connected to the third inputs of elements 2, 3 AND-NOT and to the second inputs of elements 9, 10 AND-NO.

Устройство работает следующим образом. .The device works as follows. .

В исходном С9СТОЯНИИ после подачиIn the original C9STANDING after filing

сигнала по дополнительному входу О и при отсутствии тактового импульса по шине 8 элементы 5 И-НЕ открыты, элементы б, 12 И-ЙЕ закрыты низким уровнем с пр мого выхода триггера Ij элементы 2, 3, 9, 10 И-НЕ основного триггера 1 закрыты низким уровнем сигнала, формирующимс  аа выходе элемента 7 НЕ. В этом случае информаци  основного триггера 1 переписываетс  в триггер 4, КОТ01Ж1Й также устанавливаетс  в состо ние О.signal on auxiliary input O and in the absence of a clock pulse on bus 8, elements 5 AND-NOT are open, elements b, 12 I-YO are closed low from the direct output of trigger Ij elements 2, 3, 9, 10 AND-NOT of main trigger 1 closed by a low level signal, formed by the output of element 7 HE. In this case, the main trigger information 1 is rewritten to trigger 4, KOT01ZH1Y is also set to state O.

Claims (1)

Конденсаторы и тегри ующих элементов 13, 14, 16 наход тс  в зар женном состо ни , а конденсатор интегрирующего элемента 15 - в разр дном состо ний, поэтому на триггер 1 с выхода интегрирующего элемента 15 посту пает дополнительный сигнал низкого уровн , который поддерживает триггер 1 в состо нии О. При действии возможных помех различной амплитуды, например по выходам триггера 1, по тактовой шине 8 или по шинам питани , инверсный выход триггера 1 сохран ет свое состо  ние и, следовательно, после окончани  действи  помехи триггерное.устройство устанавливаетс  в прежнее состо ние. При этом врем  зар да кон денсатора соответствующей интегрирую щей цепи до напр жени  порога срабатывани  соответствующего плеча триггера должно быть более длительности действующих помех. При поступлении переднего фронта тактового импульса на выходе элемента 7 формируетс  высокий уровеньу который, однако, не проходит через элемент 3 И-НЕ до полного закрыти  элемента 5 И-НЕ. После полного закры ти  элемента 5 И-НЕ тактовый импульс через элемент 3 И-НЕ устанавливает триггер 1 в состо ние 1. Элемент 11 И-НЕ запираетс , элемент 12 И-НЕ открываетс , а плечи триггера 1 одно временно наход тс  во включенном сос то нии (на пр мом инверсном выходё триггера 1 высокий уровень). После зар да конденсатгора интегри рующего элемента 15 на инверсном выходе триггера 1 по вл етс  низкий уровень, а после разр да конденсатора интегрирующего элемента 14 с выхода этого элемента поступает на один из входов О триггера 4, с кот рого переписываетс  информаци  в триггер 1, дополнительный сигнал низ кого уровн , поддерживающий триггер 4 в состо нии О. Дл  ускорени  дей стви  поддерживающих св зей введены дополнительные поддерживающие св зи соответбтвенно с выходов элементов 2, 3 И-НЕ на дополнительные входы 1 триггера 4 и с выходов элементов 5, 6 И-НЕ на дополнительные входы О и 1 триггера 1, по которым сигналы поступают соответственно по переднему или заднему фронту тактового импульса. По око чании действи  тактового импульса по его заднему фронту производитс  перепись информации с триггера 1 в триггер 4 аналогично описанному вьш1е Предложенное триггерное устройство формирует сигналы на пр №ах и инверсных выходах каждого из триггеров 1, 4 с регулируемой паузой между этими сигналами. У казанна  регулировка осуществл етс  изменением параметров интегрирующих элементов 13-16, которые с помощью элементов 9-12 И-НЕ разв заны от основной скемы триггера и не вли ют на ее функционирование. Формула изобретени  Триггерное устройство по авт.св. № 473285, отличающеес  тем, что, с целью повышени  помехозащищенности и формировани  выходных импульсов с регулируемой паузой между ними, в него введены четыре интегрируй цих элемента и четыре дополнительных элемента И-НЕ, инверсный и пр мой выходы основного триггера соединены соответственно с первыми входами первого, и второго дополнительных элементов И-НЕ, выходы которых соединены со входамк соответственно первого и второго интегрирующих элементов, выходы которых соединены соответственно со вторыми входами установки в О и в 1 основного триггера, третьи входы установки которого соединены соответственно с выходами первого и второго элементов И-НЕ, пр мой и инверсный чыходы вспомогательного триггера соединены соответственно с первыми входами третьего и четвертого дополнительных элементов И-НЕ, выхода которых соединены соответственно со входами третьего и четвертого интегрирукхцих элементов, выходы которых соединены соответственно со вторыми входами установки в 1 и в б вспомогательного триггера, третьи входы установки в 1 и в О которого Соответственно соединены свыходами четвертого и третьего элеентов И-НЕ, вторые входы первого и торого дополнительных элементов -НЁ соединены со входом элемента НЕ, ыход которого соединен со вторыми ходами третьего и четвертого дополительных элементов .И-НЕ. Источники информации, рин тые во внимание при экспертизе 1. Авторское свидетельство СССР 473285, кл. И 03 К 3/286, 1974.The capacitors and the decoupling elements 13, 14, 16 are in the charged state, and the capacitor of the integrating element 15 is in the bit state, therefore, the trigger 1 from the output of the integrating element 15 receives an additional low level signal that supports the trigger 1 in the state O. If there are possible noises of different amplitudes, for example, on the outputs of trigger 1, on the clock bus 8 or on the power buses, the inverse output of trigger 1 retains its state and, therefore, after the termination of the interference, the trigger device set as before. At the same time, the charge time of the capacitor of the corresponding integrating circuit before the voltage threshold of the corresponding trigger arm must be longer than the duration of the operating noise. When the leading edge of the clock pulse arrives at the output of element 7, a high level is formed which, however, does not pass through element 3 AND-NOT until the element 5 AND-NOT is completely closed. After the complete closure of element 5 AND-NOT, the clock pulse through element 3 AND-NOT sets trigger 1 to state 1. Element 11 AND-NOT closes, element 12 AND-NOT opens, and shoulders of trigger 1 are simultaneously in the switched on slot This is the case (at the direct inverse output of the trigger 1 high level). After charging the capacitor of the integrating element 15, the inverse output of the trigger 1 appears low, and after the capacitor of the integrating element 14 is discharged from the output of this element, it enters one of the inputs O of the trigger 4, from which information is copied to the trigger 1, low level signal supporting trigger 4 in state O. In order to accelerate the action of supporting links, additional support links are introduced, respectively, from the outputs of elements 2, 3 AND-NOT to the additional inputs 1 of trigger 4 and from output in elements 5, 6 and the NOR additional inputs O and 1 1 trigger, at which signals are received respectively on the leading or trailing edge of the clock pulse. According to the clock pulse action, its back edge is used to copy information from trigger 1 to trigger 4 in the same way as described above. The proposed trigger device generates signals on the output numbers and inverse outputs of each of the triggers 1, 4 with an adjustable pause between these signals. The Kazan adjustment is carried out by changing the parameters of the integrating elements 13-16, which with the help of elements 9-12 AND-NOT are separated from the main trigger system and do not affect its operation. Claims of invention The trigger device according to auth.St. No. 473285, characterized in that, in order to increase the noise immunity and to form output pulses with an adjustable pause between them, four integral elements and four additional NAND elements are introduced into it, the inverse and direct outputs of the main trigger are connected respectively to the first inputs of the first , and the second additional elements AND-NOT, the outputs of which are connected to the inputs of the first and second integrating elements, respectively, the outputs of which are connected respectively to the second inputs of the installation in O and 1 base the third trigger of the installation of which is connected respectively to the outputs of the first and second elements of the NAND, the direct and inverse circuits of the auxiliary trigger are connected respectively to the first inputs of the third and fourth additional elements of the NAND, whose outputs are connected respectively to the inputs of the third and fourth integrative elements, the outputs of which are connected respectively to the second inputs of the installation in 1 and b of the auxiliary trigger, the third inputs of the installation in 1 and in which here are the outputs of the fourth and third elements of the NAND, the second inputs of the first and second additional elements are NOT connected to the input of the element NO, the output of which is connected to the second passages of the third and fourth additional elements. AND NO. Sources of information, rintye taken into account during the examination 1. USSR author's certificate 473285 cl. And 03 K 3/286, 1974.
SU792846836A 1979-12-04 1979-12-04 Trigger device SU864502A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792846836A SU864502A2 (en) 1979-12-04 1979-12-04 Trigger device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792846836A SU864502A2 (en) 1979-12-04 1979-12-04 Trigger device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU473285 Addition

Publications (1)

Publication Number Publication Date
SU864502A2 true SU864502A2 (en) 1981-09-15

Family

ID=20862356

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792846836A SU864502A2 (en) 1979-12-04 1979-12-04 Trigger device

Country Status (1)

Country Link
SU (1) SU864502A2 (en)

Similar Documents

Publication Publication Date Title
GB1480355A (en) Synchronizing circuits
SU864502A2 (en) Trigger device
SU1711324A1 (en) Device for controlled delaying of pulses
SU961129A1 (en) Selector of pulses by recurrence rate
SU834856A2 (en) Synchronizing-signal generator
SU1444955A1 (en) Information-receiving device
SU580633A1 (en) Pulse shaper
SU1045355A1 (en) Pulse generator
SU721924A1 (en) Arrangement for selecting radio pulse trains
SU640371A1 (en) Charge-coupler register-based storage
SU866710A1 (en) Multivibrator
JP2864714B2 (en) Edge detection circuit
SU1525878A1 (en) Pulse shaper
SU748852A1 (en) Time discriminator
SU864589A1 (en) Pulse distributor
SU788409A1 (en) Phasing device
SU911693A1 (en) Pulse generator (its versions)
SU869041A2 (en) Pulse distributor
SU813789A1 (en) Logic circuit
SU949796A1 (en) Pulse-phase detector
SU1282319A1 (en) Pulse train-to-single rectangular pulse converter
SU1691947A1 (en) Phase-pulse converter
SU794668A1 (en) Shift register
SU721907A1 (en) Pulse shaper
SU1378029A1 (en) Pulse shaper