SU864276A1 - Устройство дл сопр жени цифровой вычислительной машины с лини ми св зи - Google Patents
Устройство дл сопр жени цифровой вычислительной машины с лини ми св зи Download PDFInfo
- Publication number
- SU864276A1 SU864276A1 SU792855507A SU2855507A SU864276A1 SU 864276 A1 SU864276 A1 SU 864276A1 SU 792855507 A SU792855507 A SU 792855507A SU 2855507 A SU2855507 A SU 2855507A SU 864276 A1 SU864276 A1 SU 864276A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- block
- inputs
- outputs
- Prior art date
Links
Landscapes
- Data Exchanges In Wide-Area Networks (AREA)
Description
(54 УСТРОЙеТЕО ДЛЯ СОПРЯЖЕНИЯ ЦИФРОВОЙ
ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ С ЛИНИЯМИ СВЯЗИ
Изобретение относитс к цифровой вычислительной технике и может быть использовано в современных многомашинных вычислительных комплексах из разнотинных ЭВМ. Известно устройство дл сопр жени ЦВМ с лини ми св зи содержащее блок св зи с лини ми передачи данных, буферные регистры блок коммутации, бл управлени передачей данных | . Недостатком устройства вл ютс ограниченные функциональные возможности: в любой момент может происходить обмен только между двум абонентами , абонент не может инициировать обмен в требуемый момент вынудден ожидать сканирующий сигнал, в рабатываемый устройством. Наиболее близким к предлагаемому по технической сущности и достигаем му результату вл етс устройство дл сопр жени ЦВМ с св зи, предназначенное дл объединени через линии св зи основной и вспомо гательнь1х ЦВМ, и содержащее регистр и дешифратор команд, блок управлени св зью с основной ЦВМ, группу блоков усилителей, дешифратор адреса, блок выдачи адреса, регистр информации и состо ни , блок управлени лини ми св зи, регистр номера линии св зи, формирователь контрольного разр да .2j. Недостатком этого устройства вл етс ограниченные функциональные возможности , обусловленные невозможностью инициировани обмена со стороны линий св зи (вспомогательных UBMJ|, невозможностью передачи согласованных команд, невозможностью подключени более трех ЦВМ. Цель изобретени - расширение функциональных возможностей за счет организации обмена данными по инициативе любого абонента, обеспечени команд ного взаимодействи и обеспечени независимости режима функционировани от числа обслуживаемых абонентов. Поставленна цель достигаетс тем, что в устройство дл сопр жени ЦВМ с линн ьда св зи, содержащее регистр cocTOHHiiH и регистр информации, первы входы-выходы которых соединены с информационной шиной устройства, блок выдачи адреса и депшфратор адреса, вход которого соединен с адресной шиной устройства, блок управлени обменом , первые вход и выход которого соединены соответственно с управл ю™ щими входом и выходом устройства, пер вый дешифратор команд, первый вход и выход которого соединены соответственно с первыми выходами и входом первого регистра команд, регистр номе ра линии св зи и блок управлени лини ми св зи, группу блоков усилени , первый выход блока усилени вл етс одт}м и выходов группы информационных выходов устройства, первый вход блока усилени вл етс одним из вход дов группы информационных входов устройства , второй выход блока усилени вл етс од1тм из выходов группы упра гзл ющих выходов устройства, входа 1 группы управл ющих входов, устройства соединены со вторьа- и входами соответствующих блоков усилени , второй вход вход-выход и второй, третий выходы блока управлени обменом сое; динены соответственно с выходом дешифратора адреса, со вторим ВХОДОМ-РЫ ходом регистра состо ни , со входом блока выдачи адреса и со входом регистра информации, формирователь контрольного разр да, вход которого соединен со вторым входом-выходом регист ра информации, выход блока выдачи адреса соединен с адресной шиной устройства , введены регистр коммутации, блок сравнени , второй регистр команд , второй дешифратор команд и блок контрол , причем второй вход-выход ре гистра информации соединен со вторым входом первого дешифратора команд с третьими выходами блоков усилени , с первьм входом второго дешифратора команд и со входом блока контрол , выход которого соединен с третьим входом блока управлени обменом, выход фор шровател контрольного разр да соединен с третьими входами блоков усилени , первые вход и выход, вфорые вход и выход второго регистра команд соединены соответственно с перг вымн вьтодом и входом блока сравнени с выходом и со вторым входом второго дешифратора команд, вторые, третьи И четвертые вход и выход блока сравнени соединены соответственно со вторыми чыходои и входом первого регистра команд,-с четвертыми выходом и входом блока управлени обменом, с первыми выходом и входом блока управлени лини tи св зи, первые и вторые вход и выход регистра номера лиг: НИИ св зи соединены соответственно с выходом и входом регистра коммутации и со вторыми выходом и входом блока управлени лини ми св зи, группа входов и группа выходов которого соединены соответственно с нетвертыми выходами и входами блоков усилени , а группа входов и группа выходов регистра коммутации соединены соответственно с п тыми выходами входами блоков усилени . Блок сравнени содержит шесть элементов И, два элемента ШШ и два триггера , причем первый вход блока соединен с первыми входами первого и вторзгр элементов И и первого элемента ИЖ, второй вход блока соединен со вторыми входами первого и второго элементов И и первого элемента ИЛИ, выходы первого и второго элементов И через второй элемент ИЛИ соединены с первыми входами третьего и четвертого элементоа и, третий вход блока соединен с первыми входами п того элемента И и первого триггера и .со вторым входом четвертого элемента И, четвертый вход блока соединен со вторым входом третьего элемента И и с первыми входами второго триггера и шестого элемента И, выход первого элемента ШШ соединен со вторыми входами первого и второго триггеров, выходы первого и второго триггера соединены соответственно с третьим входом четвертого и вторым входом п того элементов И и с третьим входом третьего и вторым входом шестого элементов И, выходы шестого, п того, четвертого и третьего элементов И вл ютс соответственно первым-четвертым выходами блока. Блок управлени обменом содержит шесть элементов И, п ть э.ементов ИЛИ и два триггера, причем первый вход блока соединен с первым входом первого элемента И, с первым входом второго элемента, с первыми входами первого и второго элементов ИЛИ, с первым входом первого триггера, с первым вхо- . дом третьего элемента И и со вторым входом первого элемента ИЛИ, второй вход блока соединен с первым входом второго триггера, третий вход блока соединен с первым входом третьего элемента ИЛИ, четвертый вход блока соединен с первыми входами четвертого , п того и шестого элементов И, со вторыми входами второго элемента И, третьего элемента И, первого триггера , выход второго триггера соединен со вторыми входами первого-шесто го элементов И, выходы второго и чет вертого элементов И ерез четвертый элемент ИЛИ соединены с третьим выходом устройства, вход-выход блока соединен с третьими входш ш первого элемента И и третьего элемента ИЛИ и с выходом п того элемента И1Ш, вхо ды которого соеданены с выходами третьего и п того элементов И, выход первого элемента ИЛИ соединен с третьим входом шестого элемента И, в ход которого вл етс вторым выходом блока выход первого триггера и вЫХрд третьего элемента ИЛИ соединен с первым выходом блока, выход второго элемента ИЛИ соединен со вторым входом второго триггера, а четвертый вЬгход блока вл етс выходом первого элемента И. Блок управлени лини ми св зи содер сит два мультиплексора, два триггера , дешифратор и две группы элемен тов И, причем первый вход блока соединен с первыми входами элементов И первой и второй групп, выходы элементов И первой группы вл ютс выходами первой группы выходов блока jl. выходы элементов И второй группы вл ютс выходами второй группы выходов блока, второй вход блока соединен с разрешаю Цими входами мультиnneKcojpoB и информационным дешифратора, первый выход дЕШшфратора вл етс вторым выходом блока, ка дай выход дешифратора соединен со вт рым 9ходом соответствук цего элемента И первой и второй групп, первый вход блока соединен с ервьши входами три геров и с управл ющим входом дешифра тора, перва и втора группы входов блока соединены с группами входов, со ответственно первого и второго мультиплексоров , выход мультиплексора со динен со вторым входом соответствующего триггера, выход первого триггера соединен с третьими входами элементов И первой группы, выход второго триггера соединен с третьими входа ми элементов И второй группы, выходы первого и второго триггеров соединены с пе:рвым выходом блока. На фиг. 1 предс. авлена структурна схема устройства; на фиг. 2 структурна схема блока управлени обменом;на фиг,3 - структурна схема блока сравнени ; на фиг. 4 - структурна схема блока травлени лини ми св зи. Устройство содержит (фиг. 1 регистр информации, формирователь 2 контрольного кода, первый дешифратор 3 команд, регистр 4 состо ни , блок 5управлени обменом, первый регистр 6комацц, регистр 7 номера линии св зи , регистр 8 коммутации, блок 9 выдачи адреса, схему сравнени 10, блок II управлени лини ми св зи, дешифратор 12 адреса, второй регистр 13 команд, второй дешифратор 14 команд блок 15 контрол , группу блоков усилени 6-1, 16-п, информационную шину 17, адресную шину 18, управл ющий вход 19, управл ющий выход 20, группу информационных выходов 21-1, 21-п, группу информационных входов 22-1 ,22-п, группу управл ющих выходов 23-1 ,23-п,группу управл ющих входов 24-1,24-п, группу входов 25-1,25-п и группу выходов 26-1, 26-п регистра коммутации, группу входов 27-1, 27-п и группу выходов 28-}, 28-п блок управлени лини ми св зи, входы и выходы блока управлени обменом: вход-выход 29, выход 30, входы 31, 31 выход 33, вход 34, выход 35, вход 36, выход 37, входы и выходы блока сравнени : выход 38, вход 39, выход 40, вход 41, выход 42, вход 43, выход 44 вход 45 входы и выходы блока управлени лини вi св зи выход 46, входы 47, 48, выход 49. Блок управлени обменом (фиг. 2) содержит элементы И 5055 , элементы HJfli 56-60, триггеры 61, 62. Блок сравнени содержит (фиг. 3) элементы И 63-68, элементы ИЛИ 69,70| триггеры 71, 72. Блок управлени лини ми св зи содержит (фиг. 4) мультиплексоры 73,74, дешифратор 75, триггеры 76,77, элементы И 78, 79. Устройство работает следующим образом . Инициализаци обмена со стороныцрм,, По шинам 18 адреса выдаетс «адрес выбираемого устройства сопр жени с соответствующими управл ющими сигнаами входу 19. В случае совпадени его с адресом данного устройства сор жени блок управлени обменом 5 отрабаоивает последовательность сигнаг лов, соответствующую начальной выбор ке устройства сопр жени и выдает в схему сравнени 10 сигнал о вхождении в св зь с ЦВМ. Схема сравнени 10 выдает сигнал в блок управлени лини ми св зи 11, который вырабатыва сигналы установлени св зи с одной из линий св зи, номер которой задаетс в адресе устройства и хранитс в регистре 7. Далее ЦВМ выдает по ши нам 17 код команды и управл ющие сиг налы на вход J9. Прин тый код командь1 записываетс в регистр 1 под управлением сигналов, вырабатываемых блоком 5. Св зь между ЦВМ и устройст вом сопр жени , а также между устрой ством сопр жени и лини ми св зи асинхронна и поэтому на любые управл ющие сигналы линий св зи по вхо дам 24-1 - 24-п и ЦВМ по входу 19 ус ройство сопр жени отвечает сигналами на выходах 23-1-23-п и 20. Аналогично этому ЦВМ и линии св зи также Отвечают управл ющими сигналами по входам 24-1-24-п и 19 в ответ на пос тупление из устройства сопр жени уп равл ющих сигналов (соответственно н выходах 23-1-23-п и 20). . Прин тый код команды передаетс в выбранную ранее линию св зи, предваг рительно дополненный контрольным раз р дом формирователем 2 и продешифрированш 1Й дешифратором 3. Результат дешифрации кода команды ЦВМ выдаетс дл хранени в регистр 6. В ответ на команду, посланную в линию св зи, из нее же получаем код встреч ной команды, подтверждающий правильность приема линией команды. Код встречной команды дешифрируетс дешифратором 14, а результат дешифрации заноситс в регистр 13. Схема сравнени 10 сравнивает выданную и прин тую команды и в случае правильного обмена командами определ ет направление передачи данных. Вс инфорь1аци о состо нии устройства находитс в регистре состо ний 4. Передача данных из линии св зи в ЭВМ. Лини св зи выдает сигнал о готовности на передачу массива информа ции по линии 24, в ответ на это устройство сопр жени вьфабатывает сиг- налы о готовности приема и запрос на прием байта информации. Под байтом и формации будем понимать один символ передаваемых данных, разр дность которого определ етс количеством физических линий, составл ющих информационные шины 17, 21, 22. Лини св зи выдает первЬй байт информации, который под управлением блока 11, Ю1ну дешифрацию, записываетс в регистр 1. Параллельно прин тый байт информации провер етс на четность блоком 15. По приему байта информации устройство сопр жени сбрасывает сигнал запроса информации, а блок 5 посылает запрос на передачу байта в ЦВМ. По этом сигналу ЦВМ принимает байт информаи;ии по информационной шине 17 из регистра 1. Одновременно с выдачей байта информации в ЦВМ устройство сопр жени формирует запрос следующего байта, в линию св зи и весь процесс повтор етс снова до тех пор, пока одна из сторон (ЭВМ или линии св зиJ не определит окончание обмена. Передача данных из ЦВМ в линию св зи. ЦВМ посьшаетг в устройство сопр жени передаваемую информацию, котора под управлением блока 5 записываетс в регистр 1, Блок 1 входит в св зь с линией св зи и по ее запросу управл ет передачей в нее информации . Схема сравнени 10 в это врем выдает сигнал запрета дешифрации информации, а формирователь 2 выг рабатывает проверочный сигнал сопровождени , информации. Прин в информацию , лини св зи сбрасьшает свои управл юпще сигналы на входах 24, на что блок 11 отвечает сбросом своих управл ющих сигналов на выходах 23. После этого ожидаетс из линии св зи запрос на следующий байт информации, а когда он по вл етс , то блоком 5 вырабатываетс сигнал запроса ЦВМ, на что ЦВМ выдает очередную порцию информации и весь процесс повтор етс снова. Инициаци обмена линией св зи. Пусть из линии св зи в устройство сопр жени поступают запро.сы на обмен с нескольких линий. Регистр коммутации 8 выбирает самую приоритетную из числа готовых к обмену линий св зи и заносит ее номер в регистр 7. Из этой линии в устройство сопр жени поступает код команды. Он дешифрируетс , провер тс на четность и записываетс в регистр . Результат дешифрации прин того кода команды поступает на хранение в регистр
13. Затем блоком 5 организуетс прерывание в ЦВМ сигналом по выходу 20 с выставлением адреса устройства сопр жени и номера конкретной линии св зи блоком 9. В ответ ЦВМ считывает адрес устройства сопр жени и код команды из регистра 1. Обработав прин тую команду, ЦВМ встречный код команды. Этот встречный код команды дешифрируетс , дополн етс контрольным разр дом и под удравлением блока управлени лини ми св зи П вьщаетс в линию св зи. Дешифрированный код команды вьщаетс на сравнение с кодом прин той команды в схему сравнени 10. Если встречный код выдан правильно, то схема сравнени 10 определ ет направление передачи .
Окончание обмена.
Инициировать окончание обмена может люба из сторон.
Инициаци окончани обмена со сто роны ЦВМ.
При выводе информации из ЦВМ.
Получив на очередной байт информации, ЦВМ вьщает управл ющую и формацию в блок 5 об окончании обмена . В ответ на зто блок управлени П сбросом всех сигналов устройства сопр жени , поступа1ещих в линию св зи, сообщает линии об окончании обмена.
При вводе информации в ЦВМ.
Вместо запроса очередного байта информации ЦВМ сигнализирует блоку управлени 5 об окончании обмена, на что блок управлени лини ми св зи 1 через схему сравнени 10 вьщает 8 линию св зи сигналы об окончании обмена .
Инициаци окончани обмена линией св зи.
При получении сигналов об окончании обмена блок управлени I1 убирает с линии св зи все сигналы, блок управлени 5 передает в ЦВМ информацию о состо нии устройства сопр жени и на зтом обмен прекращаетс .
Особые состо ни устройства.
Регистр состо ний А содержит информацию о состо нии устройства и по требованию ЦВМ вцдает ее. Эта информаци представл ет собой сигналы наличи или отсутстви искажений в прин той с линий св зи информации, неправильно выданный или прин тый встречный кбд команды, о приеме или передаче кода несуществующей команды и другие состо ни .
64276. 10
Предлагаемое изоб зетение по сравнению с известга 1м .устройством за счет введени новыу узлов и св зей обладает более широкими функциональ , ными возможност ми, а именно позвол ет вести обмен информацией по инициативе любого абонента, обеспечивает обмен командами между ЦВМ и лини ми св зи и согласоваине этих коig манд, позвол ет подключить 6ojtee трех абонентов к ЦВМ.
Claims (4)
1. Устройство дл сопр жени цифровой вычислительной машины с лини ми св зи, содержащее регистр состо ни и регистр информации, первые входы-выходы которых соединены с информационной шиной устройства, блок выдачи адреса и дешифратор адреса, вход которого соединен с адресной шиной устройства , блок управлени обменом, первые вход и выход которого соединены соотвгтственно с управл ющими входом и выходом устройства, первый дешифратор комащ, первый вход и вы .ход которого соединены соответственно с первыми выходом и входом первого регистра команд, регистр номера линии св зи и блок управлени лини ми св зи, группу блоков усилени , первый выход блока усилени вл етс одним из выходов группы информациионных выходов устройства, первый вход блока усилени вл етс одним из входов rpynra t информационных входов устройства, второй выход блока усилени вл етс одним из выходов группы управл ющих выходов устройства , входь) группы управл юпщх входов устройства соединены со вторыми входами соответствующих блоков усилени , второй вход вход-выход и второй , третий выходы блока управлени
обменом соединены соответственно с
t
выходом дешифратора адреса, со вторым
входом-выходом регистра состо ни , со входом блока вьщачи адреса и со входом регистра информации формирователь контрольного разр да, вход которого соединен со вторым входомпвмходом регистра информации, выход блока выдачи адреса соединен с адресной
шиной устройства, отличающеес тем, что, с целью расширени функциональных, возможностей за счет организации обмена данными по иш1циативе любого абонента, обеспечени командного взаимодействи и независимости режима функционировани от числа обслуживаемых абонентов, оно содержит регистр коммутации, блок «; сравнени , второй регистр команд, второй дешифратор команд и блока конт рол , причем второй вход-выход регистра информации соединен. со вторым входом первого дешифратора комавд с третьими выходами блоков усилени , с первым входом второго дешифратора команд и со входом блока контрол , выход которого соединен с третьим входом блока управлени обменом, выход формировател контрольного разр да соединен с третьими вxoдa ш блоков усилени , первые вход и выход, вторые вход и выход второго регистра команд соединены соответственно с первьсми выходом и входом блока сравнени , с выходом и со вторым входом второго дешифратора команд, вторые третьи и четвертые вход и выход блока сравнени соединетй соответственн со вторыми выходом и входом первого регистра команд, с четвертъгм выходом и входом блока управлени обменом, с первыми выходом и входом блока управлени лини ми св зи, первые и вто рые вход и выход регистра номера линии св зи соединены соответственно с выходом и входом регистра коммутации и со BTOpbiMii выходом и входом блока управлени лини м-).св зи, группа вхо дов и группа выходов которого соединены соответственно с четвертыми выходш-к и входами блоков усилени , а группа входов и группа выходов регистра коммута1;ии соединены соответственно с п тыьш выходами и входами блоков усилег-ш .
2. Устройство по п.1, отлича ющее с тем, что блок сравнени содержит шесть элементов И, два элемента ШИЛ и два триггера, причем перг 45 вый вход блока соединен с первыми входами первого и второго элементов И и первого элемента ИЛИ, второй вход блока соединен со вторыми входами первого и второго элементов И и первого элемента ИЛИ, выходы первого и второго элементов И через второй элемент ИЛИ соединены с первыми входами третьего и четвертого элементов И, третий вход блока соединен с первыми входами п того элемента И и первого триггера и со вторым входом четвертого элемента И, четвертый вход блока соединен со вторым входом
ходом блока, выход первого триггера и выход третьего элемента ИЛИ соединен с первым выходом блока, выход второго элемента ИЛИ соединв), со вторым входом второго триггера, а четвертый выход блока вл етс выходом первого элемента И.
4. Устройство по п. 1,отличающеес тем, что блок управгт лени лини ми св зи содержит два мультиплексора, два триггера, депшфратор и две группы элементов И, причем первый вход блока соединен с 612 третьего элемента И и с первыми входами jJTOporo триггера и шестого элемента И, выход первого элемента ШШ соединен со вторыми входами первого и второго триггеров, выходы первого и второго триггера соединены соответственно с третьим входом четвертого и вторьм входом п того элементов И и с третьим входом третьего и вторым входом иестого элемента И,, а выходы шестого, п того, четвертого и третьего элементов И вл ютс соответственно первым-четвертым выходами блока. 3. Устройство по п. , о т л и чающеес тем, что блок управлени обменом содержит шесть элемен тов И, п ть элементов ИЛИ и два триггера , причем первый вход блока соединен с первым входом первого элемента И, с первьм входом второго Элемента И, с первыми входами первого и второго элементов ИЛИ, с первым входом первого триггера, с первым входом третьего элемента И и со вторым входом первого элемента ИЛИ, второй вход блока соединен с первым входом второго триггера, третий вход блока соединен с первым входом третьего элемента ИЖ, четвертый вход блока соединен с первыми входами четвертого , п того и шестого элементов И, со вторыми входами второго элемента И, третьего элемента И, первого триггера, выход второго триггера соединен со вторыми входами первого-шестого элементов И, выходы второго и четвертого элементов И через четвертый элемент ИЛИ соединены с третьим выходом устройства, вход-выход блока .сЬёдиненс третьими входами первого элемента И и третьего элемента ИЛИ и с выходом п того элемента ИЛИ, входы которого соединены с выходами третьего и п того элементов И, выход первого элемента ИЛИ соединен с третьим входом шестого элемента И, выход которого вл етс вторым выпервыми входами элементов И первой и второй групп, выходи элементов И первой группы вл ютс выходами первой группы выходов блока, выходы эле ментов И второй группы вл ютс выхо дами второй группы выходов блока, второй вход:1блока соединен с разрешающими входами мультиплексоров и ин формационным входом дешифратора, пер вый выход дешифратора вл етс вторым выходом блока, каждый выход дешифратора соединен со вторым входон соответствующего элемента И первой и второй групп, первый вход блока со динен с первыми входами триггеров и с управл нщим входом дешифратора, перва и втора группы входом блока
0tff. / 7614 соединены с группами йходом соответственно первого и второго MynbfHплексоров , выход м пьтиплексора- соединен со вторым входом соответствующего триггера, выход первого триггера соединен с третьими входами элементов и первой группы, выход второго триггера соединен с третьими входами элементов И второй группы, выходы первого и второго триггеров сиединены с первым выходом блока. Источники информации, прин тые во внимание при экспертизе 1.Патент США № 3514758, . 430-172Л, опублик. 1969, 2.Авторское свидетельство СССР 437075, кл. .G 06 F 3/U4, 1974.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792855507A SU864276A1 (ru) | 1979-12-17 | 1979-12-17 | Устройство дл сопр жени цифровой вычислительной машины с лини ми св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792855507A SU864276A1 (ru) | 1979-12-17 | 1979-12-17 | Устройство дл сопр жени цифровой вычислительной машины с лини ми св зи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU864276A1 true SU864276A1 (ru) | 1981-09-15 |
Family
ID=20866097
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792855507A SU864276A1 (ru) | 1979-12-17 | 1979-12-17 | Устройство дл сопр жени цифровой вычислительной машины с лини ми св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU864276A1 (ru) |
-
1979
- 1979-12-17 SU SU792855507A patent/SU864276A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6301637B1 (en) | High performance data paths | |
US3932841A (en) | Bus controller for digital computer system | |
US6047120A (en) | Dual mode bus bridge for interfacing a host bus and a personal computer interface bus | |
EP0522764B1 (en) | Multiplexing scheme for modem control signals | |
JPS5951186B2 (ja) | 制御装置 | |
GB1581836A (en) | Cpu-i/o bus interface for a data processing system | |
US5128666A (en) | Protocol and apparatus for a control link between a control unit and several devices | |
EP0353249A4 (en) | Parallel networking architecture | |
SU864276A1 (ru) | Устройство дл сопр жени цифровой вычислительной машины с лини ми св зи | |
GB1581838A (en) | I/o bus transceiver for a data processing system | |
RU175049U9 (ru) | УСТРОЙСТВО КОММУНИКАЦИОННЫХ ИНТЕРФЕЙСОВ SpaceWire | |
US5317690A (en) | Special sensor applied meteorological image process | |
EP0055741B1 (en) | Input/output system and method of communication for peripheral devices in data processing system | |
SU1278871A1 (ru) | Устройство дл сопр жени микропроцессорных внешних устройств с каналом ввода-вывода ЭВМ | |
SU1257653A2 (ru) | Устройство дл сопр жени электронных вычислительных машин | |
SU789989A1 (ru) | Устройство дл сопр жени каналов ввода-вывода | |
SU955013A1 (ru) | Устройство дл сопр жени цифровой вычислительной машины с периферийными устройствами | |
SU943696A2 (ru) | Устройство дл сопр жени вычислительных машин | |
SU1211747A1 (ru) | Устройство дл сопр жени процессоров в многопроцессорной вычислительной системе | |
Naivar | CAMAC to GPIB interface | |
SU1742825A1 (ru) | Многоканальное устройство дл сопр жени вычислительных машин | |
SU851387A1 (ru) | Устройство сопр жени дл однороднойВычиСлиТЕльНОй СиСТЕМы | |
SU769523A1 (ru) | Устройство дл сопр жени однородной вычислительной системы | |
SU1278866A1 (ru) | Устройство дл сопр жени электронно-вычислительной машины с группой внешних устройств | |
KR850001925B1 (ko) | 단일 마이크로프로세서에 의한 crt 터미날 겸용 마이크로 컴퓨터 시스템 |