KR850001925B1 - 단일 마이크로프로세서에 의한 crt 터미날 겸용 마이크로 컴퓨터 시스템 - Google Patents

단일 마이크로프로세서에 의한 crt 터미날 겸용 마이크로 컴퓨터 시스템 Download PDF

Info

Publication number
KR850001925B1
KR850001925B1 KR1019840002879A KR840002879A KR850001925B1 KR 850001925 B1 KR850001925 B1 KR 850001925B1 KR 1019840002879 A KR1019840002879 A KR 1019840002879A KR 840002879 A KR840002879 A KR 840002879A KR 850001925 B1 KR850001925 B1 KR 850001925B1
Authority
KR
South Korea
Prior art keywords
terminal
counter
programmable
microcomputer
microprocessor
Prior art date
Application number
KR1019840002879A
Other languages
English (en)
Other versions
KR850008725A (ko
Inventor
정상은
Original Assignee
중앙전자 주식회사
정상은
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 중앙전자 주식회사, 정상은 filed Critical 중앙전자 주식회사
Priority to KR1019840002879A priority Critical patent/KR850001925B1/ko
Publication of KR850008725A publication Critical patent/KR850008725A/ko
Application granted granted Critical
Publication of KR850001925B1 publication Critical patent/KR850001925B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer And Data Communications (AREA)
  • Communication Control (AREA)

Abstract

내용 없음.

Description

단일 마이크로프로세서에 의한 CRT 터미날 겸용 마이크로 컴퓨터 시스템
제1도는 종래의 마이크로컴퓨터를 일예로 도시한 회로 계통도.
제2도는 종래의 CRT터미날을 일예로 도시한 회로 계통도.
제3도는 본 발명의 CRT터미날 겸용 마이크로컴퓨터 시스템을 도시한 회로 계통도.
제4도는 제3도의 프로그램어블 통신 인터페이스 부분을 더욱 상세하게 도시한 회로도.
제5도는 본 발명 시스템의 초기 수행 플로우챠트를 도시한 도면.
제6도는 본 발명 시스템의 가로채기(interrupt) 수행 플로우챠트를 도시한 도면.
제7도는 제3도의 딥(Dip) 스위치를 상세하게 도시하고 각 비트의 기능을 나타낸 도면.
제8도는 비동기식 전송 및 수신 데이타의 구조를 도시한 도면.
* 도면의 주요부분에 대한 부호의 설명
11 : 마이크로프로세서 13 : RAM회로
14 : EPROM회로 17 : 화면표시계수회로
22 : 버퍼 23 : 디스크드라이브
27 : 프로그램어블 통신 인터페이스
28 : 딥 스위치 회로 29 : 음성 회로
30 : 프로그램어블 카운터 31 : 8비트 D플립플롭
본 발명은 단일 마이크로프로세서에 의한 CRT(Cathod Ray Tube) 터미날 겸 마이크로컴퓨터 기능을 단일 회로로 합성하여 펑션 키(Function Key)의 조작만으로 독립된 마이크로 컴퓨터로 사용되고 또한 중형, 대형 컴퓨터의 CRT터미날로도 사용될 수 있도록 한 CRT터미날 겸용 마이크로 컴퓨터 시스템에 관한 것이다.
마이크로컴퓨터란 그 기종 및 구성이 용도에 따라 다양하긴 하지만, 통상적으로 그 주된 기능이 데이타의 처리를 8비트 단위로 하는 컴퓨터를 말한다. 그 구성의 일예는 제1도에 개략적으로 도시되어 있는데, 데이타의 보관, 처리, 연산을 하는 시스템이다. 여기서, 디스크 드라이브는 보조 기억 장치로서 역활한다.
CRT터미날은 중형, 대형 모체(Host) 컴퓨터와 연결되어 모체 컴퓨터에 데이타의 입력과 문자 영상 출력을 하는 장치이다. 그 구성의 일예는 제2도에 개략적으로 도시되어 있는데, 키 보드를 통하여 입력된 데이타를 모체 컴퓨터로 송신하고 그 응답을 화면에 표시하는 기능을 갖고 있다. 여기서, 모체 컴퓨터와의 송수신은 대부분의 장치가 비동기 송수신 방식(UART : Universal Asynchronous Receiver & Transmitter)을 채택하고 있다.
본 발명의 CRT터미날 겸용 마이크로컴퓨터 시스템은 상술한 바와 같은 양기능을 동일회로에 집적시켜서 복합 기능을 갖게 함으로써 두가지 시스템을 하나의 시스템으로 축소시키는데 착안한 국내 최초의 시도이다.
본 발명의 목적은 CRT터미날과 마이크로컴퓨터를 결합시킴으로써 중복되는 구성 부품의 수를 대폭적으로 감소기키어 제조원가를 크게 절감시키고 구입비 및 유지비를 절감시키는 실용적인 CRT터미날 겸용 마이크로 컴퓨터시스템을 제공하는 것이다.
이제부터 첨부도면을 참조하여 본 발명에 대해서 상세하게 기술하겠다.
제1도는 종래의 마이크로컴퓨터를 일예로써 개략적으로 도시한 회로 계통도이고, 제2도는 종래의 CRT터미날을 일예로써 개럭적으로 도시한 회로 계통도이다. 제3도는 제1도의 마이크로 컴퓨터와 제2도의 CRT터미날을 결합시켜, 각각 분리된 장치에서 수행하던 기능들을 한 장치에서 수행할 수 있도록 한 본 발명의 CRT터미날 겸용 마이크로컴퓨터 시스템을 개략적으로 도시한 회로 계통도이다. 제1도 및 제2도 내의 구성 부품과 동일 또는 유사한 부품들에는 동일한 참조번호가 붙어 있는데, 이 분야에 속한 기술자들에게 공지되어 있으므로 각각의 설명은 생략하겠다.
본 발명 시스템의 구성에 대해 상세히 설명하면 다음과 같다.
마이크로 컴퓨터의 기능을 수행하기 위해서는 통상적인 마이크로프로세서 시스템을 중심으로 ROM(Read Only Memory)회로(14)와 RAM(Random Access Memory)회로(13), 화면표시 회로(20), 음성 회로(29), 키 보드(24), 디스크 드라이브(23)등을 사용하나, 본 발명에서는 이에 CRT터미날적인 기능을 추가하기 위해 프로그램어블 카운터(30)과 프로그램어블 통신인터페이스(27)이 추가되어 있다.
이 프로그램어블 카운터(30)과 로그램프어블 통신 인터페이스(27)은 마이크로프로세서(11)의 데이타 머스 어드레스 버스 및 제어 버스와 연결되어 있다. 프로그램어블 카운터(30)은 필요한 송수신, 화면표시 및 가로채기 등을 하기 위한 펄스를 만들기 위해 3개의 카운터(0,1,2)를 갖고 있는데, 제4도에 상세히 도시된 바와 같이, 그중 카운터 0의 출력은 화면표시 계수 회로(17)의 D플립플롭의 CLR단자에 연결되고 이 D플립플롭의 출력 Q는 화면표시 회로(20)의 수직동기 신호 단자로 연결되면서 프로그램어블 카운터(30)의 카운터 0의 게이트 0으로 궤환된다. 카운터 0의 출력은 버퍼를 통해서 마이크로프로세서(11)의 가로채기 단자로 입력된다. 카운터 1의 출력은 음성회로(29)의 입력으로 연결되면서 프로그램어블 통신 인터페이스(27)의 송신 클럭(TxC)단자로 입력되고, 카운터 2의 출력은 프로그램어블 통신 인터페이스(27)의 수신 클럭(RxC)단자로 연결된다.
프로그램어블 통신 인터페이스(27)의 송신, 수신 클럭 단자는 프로그램어블 카운터(30)의 카운터 1과 카운터 2로 연결되고, 모체 컴퓨터로 데이타를 전송하는 전송단자(TxD)는 각각의 논리게이트를 거쳐 송신 버퍼(22')로 연결된다. 8비트 D플립플롭(31)은 이 논리 게이트로 신호를 부내는데, 이 논리 게이트는 그 신호가 1일때 송신버퍼(22')를 거쳐 모체 컴퓨터로 데이타를 전송하고, 그 신호가 0일때에는 송신 버퍼(22')를 거쳐 프린터로 데이타를 전송한다. 또한 프린터나 모체 컴퓨터로부터 전송되어 오는 데이타는 수신 버퍼(22)를 거쳐 프로그램어블 통신 인터페이스(27)의 수신단자(RxD)에 연결되고, 그 외의 신호 단자들은 각각 DSR(Data Set Ready) 단자와 CTS(Clear To Send)단자로 연결된다. 프로그램어블 통신 인터페이스(27)의 수신완료 단자(RxRDY)는 인버터를 통해 마이크로프로세서(11)의 대기(WAIT)신호 단자로 연결된다.
이와 같이 구성된 본 발명의 CRT터미날 겸용 마이크로프로세서 시스템은 다음과 같이 동작한다. 우선 전원이 추입되면, 제3도에 도시된 본 발명의 시스템은 제5도의 플로우챠트와 같이 초기 프로그램을 시작하게 된다. 즉, RAM(13)영역을 모두 지운다. 다음, 프로그램어블 카운터(30)의 카운터 0에 게이트 0의 입력이 "1"로 되는 시점부터
Figure kpo00001
초후에 펄스가 발생하도록 기록한다. 이 펄스는 화면 표시 계수회로(17)의 D플립플롭의 클리어 단자(CLR)로 입력되어 이 D플립플롭의 출력 Q가 "0"으로 되게하고, 화면 표시 계수회로(17)의 수직 귀선 종료 신호로 입력된다.
화면 표시 계수회로(17)은 1/75초 후에 다시 이 펄스를 D플립플롭의 클럭에 입력시키어 출력 Q가 "1"로 되게 한다. 이와 같은 궤환이 반복됨으로써, 프로그램어블 카운터(30)의 카운터 0의 출력에서는 1/60초 마다 펄스가 한번씩 출력된다. 이 펄스는 마이크로프로세서(11)의 가로채기 단자로 입력되어지므로, 이 마이크로프로세서(11)은 1/60초 마다 어떠한 상황에서도 제6도의 플로우챠트와 같이 가로채기 수행을 하게된다.
프로그램어블 카운터(30)에 카운터 0의 출력에서 1/60초마다 펄스가 출력되도록 기입한 후, CRT터미날의 기능인 송수신 조건을 정하기 위해 딥 스위치 회로(28)로 부터 모체 컴퓨터와의 송수신속도, 페리터비트의 홀수·짝수·없음, 프린터로의 출력 속도등을 읽어, 그 조건에 의해서, 프로그램어블 카운터(30)의 카운터 1에 그 출력이 모체 컴퓨터와의 송신 속도와 같은 클럭이 나오도록 기입한다. 이 카운터 1의 출력은 프로그램어블 통신 인터페이스(27)의 송신 클럭으로 입력되어 송신속도를 결정하게 된다. 또한 카운터 2에는 그 수신 속도와 같은 클럭이 나오도록 기입하여 프로그램어블 통신 인터페이스(27)의 수신 속도를 결정하게 한다.
딥 스위치 회로(28)은 제7도에 상세하게 도시되어 있는데, 오페레이터가 전원을 켜기 전에 8개의 스위치를 각각 모체 컴퓨터와의 송수신 조건에 맞게 설정해야 한다. 이 회로는 이 분야에 공지되어 있으므로 더 이상 설명하지 않겠다. 송수신 속도를 프로그램어블 카운터(30)의 카운터 1과 2에 기입한 후에는 프로그램어블 통신 인터페이스(27)에 페리티 유무, 페리티 홀수·짝수, 직렬 송수신 데이타의 형식등을 기입한다. 이 직렬 송수신 데이타의 형식은 통상적으로 채택하고 있는 제8도에 도시한 비동기 송스신 방식으로 된다.
이상의 초기 수행이 끝나면, 본 발명의 시스템은 CRT모드로 되어 CRT터미날의 기능인 모체 컴퓨터와의 송수신을 할 수 있는 상태로 된다. CRT모드에서는 일반적인 한글·영문 CRT터미날 장치로 사용되는데, 이 상태에서, 마이크로컴퓨터로서 작동시키고저 할 때에는 펑션키를 입력시킴으로써 BASIC 모드로 전환하게 된다모. BASIC 드에서는 카셋트 테이프, 디스크를 보조 기억장치로 사용하는 일반적인 마이크로컴퓨터 장치로 사용된다.
또한, 마이크로컴퓨터나 CRT터미날 장치로 사용하고 있는 도중에, 모체 컴퓨터 통신 단자를 통해서 수신되는 비동기식 직렬 데이타는 수신 버퍼(22)를 거쳐 프로그램어블 통신 인터페이스(27)의 수신 단자에 입력되는데, 이 인터페이스(27)의 수신부는 이 직렬 데이타를 병렬 데이타로 변환시키고, 페리티 및 수신 오류가 있는지를 확인하여 상태 레지스터에 기억시킨다. 8비트의 직렬데이타 수신과 병렬데이타로의 변환이 완료되면, 프로그램어블 통신 인터페이스(27)은 수신 완료 단자에서 "1"을 출력시킨다. 출력된 수신 완료 신호는 마이크로 프로세서(11)의 대기 신호단자로 입력되므로, 마이크로프로세서(11)은 대기 상태로 되어 동작을 정지하게 된다.
이와같이 정지중인 마이크로프로세서(11)의 가로채기 단자에 전술한 1/60초마다의 펄스가 입력되면, 가로채기 수행을 하게된다. 가로채기 수행 순서는 제6도에 도시된 바와 같이 된다. 즉 프로그램어블 통신 인터페이스(27)의 상태 레지스터를 검색한다.
수신된 데이타가 있는지를 확인하여, 없는 경우에는, 가로채기로 인하여 중단 되었던 프로그램을 실행하게 된다. 그러나, 수신된 데이타가 있는 경우에는, 상태레지스터에 에러가 있는지를 검색하여, 에러가 있으면, 프로그램어블 통신 인터페이스(27)을 초기 상태로하여 조건을 프로그램어블 통신 인터페이스(27)에 다시 기입한 다음 가로채기가 인지되었던 시점으로 궤환되며, 에러가 없으면, 마이크로프로세서(11)이 데이타를 수신하여, 특정 RAM 영역(UART BUFFER)에 기록한 다음 가로채기가 인지되었던 시점의 수행을 계속해 나간다.
상술한 바와 같이,
Figure kpo00002
초마다 계속적으로 가로채기 신호를 마이크로 프로세서(11)로 보내서 가로채기 프로그램을 수행함으로써, 프로그램어블 통신 인터페이스(27)로 부터 데이타를 계속적으로 송신할 수 있게 된다.
그러므로, 본 발명에 의하면, 종래의 CRT터미날 장치와 마이크로컴퓨터 장치를 결합시켜 한 시스템에서 양기능을 모두 수행할 수 있는 경제적이고도 효율적인 CRT터미날 겸용 마이크로 컴퓨터 시스템이 제공된다.

Claims (3)

  1. 단일마이크로프로세서에 의한 CRT터미날 겸 마이크로 컴퓨터 기능을 단일 회로로 합성하여 펑션키의 조작만으로 독립된 마이크로컴퓨터로 사용되고 중형, 대형 컴퓨터의 터미날로도 사용될 수 있도록된 CRT터미날 겸용 마이크로 컴퓨터 시스템에 있어서, 마이크로프로세서(11)의 데이타 버스, 어드레스 버스 및 제어 버스와 연결되고, 송신, 수신 클럭 단자가 프로그램어블 카운터(30)의 카운터 1과 카운터 2에 연결되며, 모체 컴퓨터로 데이타를 전송하는 전송 단자가 8비트 D플립플롭(31)에 연결된 논리 게이트를 거쳐 송신버퍼(22')로 연결되고, 수신 단자에는 프린터나 모체 컴퓨터로 부터 전송되어 오는 데이타가 수신버퍼(22)를 거쳐 연결되며, 수신 완료 단자에는 인버터를 통해 마이크로프로세서(11)의 대기신호 단자가 연결되는 프로그램어블 통신 인터페이스(27)과, 필요한 송수신, 화면표시 및 가로채기등을 하기 위한 펄스를 만들기 위해 3개의 카운터를 갖고 있으며 마이크로 프로세서(11)의 데이타 버스, 어드레스 버스 및 제어버스와 연결되고, 카운터 0의 출력은 출력Q가 화면표시 회로(20)의 수직동기 신호 단자로 연결된 화면표시 계수회로(17)의 D플립플롭의 CLR단자에 연결되고 버퍼를 통해서 1/60초마다 가로채기 펄스를 입력시키기 위해 마이크로 프로세서(11)의 가로채기 단자로 연결되며, 카운터 1의 출력은 음성회로(29)의 입력으로 연결되면서 프로그램어블 통신 인터페이스(27)의 송신 클럭단자로 연결되며, 카운터 2의 출력은 프로그램어블 통신 인터페이스(27)의 수신클럭 단자로 연결되는 프로그램어블 카운터(30)에 의해서 이루어진 것을 특징으로 하는 CRT터미날 겸용 마이크로컴퓨터 시스템.
  2. 제1항에 있어서, 8비트 D플립플롭(31)에 연결된 논리 게이트가, 전송되는 신호가 1일때, 송신버퍼(22')를 거쳐 모체 컴퓨터로 데이타를 전송하고, 신호가 0일때에는 송신 버퍼(22')를 거쳐 프린터로 데이타를 전송하는 것을 특징으로 하는 CRT터미날 겸용 마이크로 컴퓨터 시스템.
  3. 제1항에 있어서, 마이크로프로세서(11)이 1/60초마다 어떠한 상황에서도 가로채기 수행을 할 수 있도록, 프로그램어블 카운터(30)의 카운터 0의 펄스 출력이 1/60초마다 마이크로 프로세서(11)의 가로채기 단자로 입력되는 것을 특징으로 하는 CRT터미날 겸용 마이크로 컴퓨터 시스템.
KR1019840002879A 1984-05-25 1984-05-25 단일 마이크로프로세서에 의한 crt 터미날 겸용 마이크로 컴퓨터 시스템 KR850001925B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019840002879A KR850001925B1 (ko) 1984-05-25 1984-05-25 단일 마이크로프로세서에 의한 crt 터미날 겸용 마이크로 컴퓨터 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019840002879A KR850001925B1 (ko) 1984-05-25 1984-05-25 단일 마이크로프로세서에 의한 crt 터미날 겸용 마이크로 컴퓨터 시스템

Publications (2)

Publication Number Publication Date
KR850008725A KR850008725A (ko) 1985-12-21
KR850001925B1 true KR850001925B1 (ko) 1985-12-31

Family

ID=19233966

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840002879A KR850001925B1 (ko) 1984-05-25 1984-05-25 단일 마이크로프로세서에 의한 crt 터미날 겸용 마이크로 컴퓨터 시스템

Country Status (1)

Country Link
KR (1) KR850001925B1 (ko)

Also Published As

Publication number Publication date
KR850008725A (ko) 1985-12-21

Similar Documents

Publication Publication Date Title
US4573120A (en) I/O Control system for data transmission and reception between central processor and I/O units
US4939735A (en) Information handling system having serial channel to control unit link
US6476854B1 (en) Video eavesdropping and reverse assembly to transmit video action to a remote console
US4106091A (en) Interrupt status indication logic for polled interrupt digital system
US4733348A (en) Virtual-memory multiprocessor system for parallel purge operation
US4396995A (en) Adapter for interfacing between two buses
US5564061A (en) Reconfigurable architecture for multi-protocol data communications having selection means and a plurality of register sets
US3804987A (en) Multiplexing apparatus having interlaced and/or parallel data transfer with a data processor and communication lines
US3287705A (en) Computer system
US3766531A (en) Communication line multiplexing apparatus having a main memory and an input/output memory
EP0187813B1 (en) High speed data transfer between first and second processing means
KR850001925B1 (ko) 단일 마이크로프로세서에 의한 crt 터미날 겸용 마이크로 컴퓨터 시스템
GB2062419A (en) Improvements in or relating to information retrieval
US5146584A (en) Keyboard interface system allowing a synchronous keyboard to communicate with a host processor asynchronously by manipulating the keyboard clock's state
KR960038645A (ko) 상대방 메모리를 이용한 두 프로세서간 비동기 직렬 통신 송/수신장치
RU2017211C1 (ru) Устройство для сопряжения эвм с каналами связи
SU1624468A1 (ru) Устройство дл сопр жени двух ЦВМ
SU1179353A1 (ru) Устройство дл сопр жени диспле с цифровой вычислительной машиной (цвм)
EP0075625A1 (en) Conversation bus for a data processing system
SU868741A1 (ru) Устройство дл сопр жени двух цифровых вычислительных машин
SU777653A1 (ru) Периферийный процессор дл телефонной коммутационной системы
SU1013939A1 (ru) Устройство дл сопр жени вычислительной машины с внешними устройствами
JP2561477B2 (ja) デ−タ伝送装置
SU900277A1 (ru) Устройство дл сопр жени процессора с устройством отображени информации
SU1520530A1 (ru) Устройство дл сопр жени ЭВМ с каналом св зи

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19881209

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee