SU862376A1 - Приемник дискретной информации дл симплексных каналов св зи - Google Patents

Приемник дискретной информации дл симплексных каналов св зи Download PDF

Info

Publication number
SU862376A1
SU862376A1 SU802873893A SU2873893A SU862376A1 SU 862376 A1 SU862376 A1 SU 862376A1 SU 802873893 A SU802873893 A SU 802873893A SU 2873893 A SU2873893 A SU 2873893A SU 862376 A1 SU862376 A1 SU 862376A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
block
inputs
memory block
Prior art date
Application number
SU802873893A
Other languages
English (en)
Inventor
Владимир Павлович Афанасьев
Анатолий Иванович Захаров
Виктор Григорьевич Коршун
Original Assignee
Военная Ордена Ленина Краснознаменная Академия Связи Им.С.М.Буденного
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная Ордена Ленина Краснознаменная Академия Связи Им.С.М.Буденного filed Critical Военная Ордена Ленина Краснознаменная Академия Связи Им.С.М.Буденного
Priority to SU802873893A priority Critical patent/SU862376A1/ru
Application granted granted Critical
Publication of SU862376A1 publication Critical patent/SU862376A1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Description

Изобретение относитс  к радиотехни ке и может использоватьс  в системах однонаправленной передачи дискретной информации. Известен приемник дискретной информации дл  симплексных каналов св зи , содержащий объединенные по входу декодер и первый блок ключей, выход которого соединен с входом блока пам ти кодовых комбинаций, а второй вход - с выходом блока управлени  приемом, другой выход которого и выхо декодера соединены с входами второго блока ключей, выход которого соединен с блоком пам ти ошибок, блок управлеНИЯ считыванием, последовательно соединенные коммутатор, блок мажоритарно обработки и дополнительный декодер, выходной накопитель, выход которого .соединен с одним входом первого элемента ИЛИ, другой вход которого соеди нен с выходом блока формировани  сти раний С,3 Однако достоверность приема информации этим приемником невысока. Цель изобретени  - повышение достоверности приема информации. Дл  этого в известный приемник дискретной информации введены блок пам ти, генератор сочетаний, блок установки режима, элементы И, три элемента ИЛИ, причем выходы блока пам ти ошибок соединены с одними входами элементов И и входами второго элемента ИЛИ, выход которого соединен с одним входом блокауправлени  считьшанием, другой вход которого соединен с выходом дополнительного декодера, выходы блока пам ти кодовых комбинаций соединены с другими входами элементов И и через блок пам ти - с входами коммутатора, выходы блока пам ти соединены с его соответствующими входами , первый выход блока управлени  считыванием через генератор сочетаний соединен с соответствующим входом коммутатора и входом блока установки режима, выход которого соединен с входом блока мажоритарной обработки; второй выход блока управлени  считыванием соедине с дополнительным входом блока пам ти и другими входами блока пам ти кодовых комбинаций и блока пам ти ошибок третий выход блока управлени  считы ванием соединен с одним входом выход ного накопител , другой вход которого соединен с выходом третьего элемента ИЛИ, первый вход которого соединен с.выходом блока мажоритарной обработки,.второй вход - с выходом четвертого элемента ИЛИ, входы котор го соединены с выходами элементов И; четвертый выход блока управлени  считыванием соединен с входом блока формировани  стираний. На чертеже представлена структурна  электрическа  схема предложенного приемника. Приемник дискретной информации дл  симплексных каналов св зи, содер жит декодер 1, дополнительный декоде 2, блок 3 управлени  приемом, блок 4 управлени  считыванием, блокиключей 5,6, блок 7 пам ти кодовых комбина1ЩЙ , блок 8 пам ти ошибок, блок 9 пам ти, коммутатор 10, блок 11 мажор тарной обработки, .блок 12 установки режима, генератор 13 сочетаний, элементы И 14, элементы ИЛИ 15 - 18, вы ходной накопитель 19 и блок 20 форми ровани  стираний. Приемник работает следующим обра зом . Прин тые кодовые комбинации через блок ключей 5 записываютс  в блок 7, и при этом в соответствующие разр даг блока В с выхода декодера 1 через блок ключей 6 записываютс  единицы при отсутствии ошибок в прин тых комбинаци х. После окончани  третьего приема первой комбинации пакета блок 4 запускает генератор 13 и считывает с выхода первых трех регистров блока 7 по одной кодовой комбинации. Эти комбинации записываютс  в блок 9 с выхода которого через коммутатор 10 выдаютс  на вход блока 11 и снова записываютс  на свои места в блоке 9. При этом генератор I3 коммутирует в коммутаторе 10 выходы первых трех регистров блока 9 на входы блока II, а блок 12 устанавливает блок 11 дл  посимвольного сравнени  трех комбинаций. Комб нации, сформированные в результате ажоритарной обработки, декодируютс  в дополнительном декодере 2 и попадают через элемент ИЛИ I7 на вход выходного накопител  19, в котором стираютс  при выдаче сигнала ошибка с выхода декодера 2 через блок 4 на управл ющий вход выходного накопител  19. После четвертого приема первой комбинации с помов(ыо генератора 13 и коммутатора 10 осуществл етс  поочередна  мажоритарна  обработка дл  всех сочетаний по три из четырех комбинаций , после п того приема - по три из п ти, а затем происходит мажоритарна  обработка дл  всех п ти комбинаций (при этом блок I2 устанавливает соответствующий режим блока И) и т.д. Аналогично прин тые комбинации подвергаютс  мажоритарной обработке во всех возможных сочетани х. После того как найдено соче1;ание, при котором в результате мажоритарной обработки сформирована комбинаци , декодирование которой показывает отсутствие ошибок, сигнал с выхода дополнительного декодера 2 через блок 4 разрешает выдачу информации с выходного накопител  19 через элемент Ида 15. При этом генератор 13 устанавливаетс  в исходное состо ние, а комбинаци  в блоке 9 стираетс , т.е. приемник устанавливаетс  в начальный режим дл  аналогичной обработки следующей комбинации. В этом случае, когда хот  бы один раз комбинаци  была прин та без ошибок , правильно прин та  комбинаци  с выхода соответствующего регистра блока 7 через соответствующий элемент И 14 и элементы ШЗЛ 18,|7 записы- . ваетс  в выходной накопитель 19 и оттуда выуцаетс  получателю через элемент ИШ l5. При этом сигналом с выхода блока 8 через элемент ИЛИ 16 приемник устанавливаетс  в начальный режим дл  аналогичной обработки следующей комбинации. Если в блок 4 сигнал с выхода блока 8 о наличии в блоке / безощибочно прин той комбинации поступит раньше запуска генератора 13, генератор 13 не запустите до начала анализа следующей комбинации пакета. Если в результате декодировани  всех комбинаций, полученных в результате мажоритарной обработки во всех возможных сочетани х, обнаружены
ошибки, приемник устанавливаетс  в начальный режим, блок 7 запускает блок 20, с выхода которого через элемент ИЛИ 15 получателю выдаетс  сигнал Стираиие.
Таким образом, многократна  передача пакетов и.использование посимвольной мажоритарной обработки дл  комбинаций, прин тых с ошибками, позвол ют повысить достоверность приема информации.

Claims (1)

  1. Формула изобретени 
    Приемник дискретной информации дл  симплексных каналов св зи, содержащий объединенные по входу декодер и первый блок клочей, выход которого соединен с входом блока пам ти кодовых комбинаций, а второй вход -.с выходом блока управлени  приемом, другой выход которого и выход декодера соединены с входами второго блока ключей, выход которого соединен с блоком пам ти ошибок, блок управле«« ни  считыванием, последовательно соединенные коммутатор, блок мажоритарной обработки и дополнительный декодер , выходной накопитель, выход которого соединен с одним входом первого элемейта ИЛИ, другой вход которого соединен с выходом блока формировани  стираний, отличающийс  тем что, с целью повышени  достоверности приема информации, введены блок пам ти, генератор сочетаний, блок установки режима, элементы И, три элемента ИЛИ, причем выходы блока ftaм ти ошибок соединены с одними входами элементов И и входами второго элемента ИЛИ, выход которого соединен с одним входом блока управлени  считыванием , -другой вход которого соединен с выходом дополнительного декодера ВЫХОДЫ блока пам ти кодовых комбинаций соединены с другими входами элементов И и через блок пам ти - с входами коммутатора , выходы блока пам ти соединены с его соответствующими входами, первый выход блока управлени  считыванием через генератор сочетаний ;соеда1нен с соответствующим входом коммутатора и входом блока установки резтма , выход которого соединен с входом блока мажоритарной обработки, второй выход блока управлени  считыванием соединен с дополнительным входом блока пам ти и другими входами блока памйти кодовых комбинаций и блока пам ти ошибок, третий выход блока управлени  считыванием соединен с одним входом выходного накопител , другой вход которого соединен с выходом третьего элемента ИЛИ, первый вход KOTOpoio соединен с выходом бпока мажоритарной 9бработки, второй вход - с выходом четвертого элемента ИЛИ, входы которого соединены с выходами элементов И, четвертый выход блока управлени  считьтанием соединен с входом блока формировани  стираний Источники информации,
    прин тые во внимание при экспертизе 1.Авторское свидетельство СССР
    по.за вке 2095910/18-09,, кл. Н 04 L 1/10, U7.01.75.
SU802873893A 1980-01-15 1980-01-15 Приемник дискретной информации дл симплексных каналов св зи SU862376A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802873893A SU862376A1 (ru) 1980-01-15 1980-01-15 Приемник дискретной информации дл симплексных каналов св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802873893A SU862376A1 (ru) 1980-01-15 1980-01-15 Приемник дискретной информации дл симплексных каналов св зи

Publications (1)

Publication Number Publication Date
SU862376A1 true SU862376A1 (ru) 1981-09-07

Family

ID=20874044

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802873893A SU862376A1 (ru) 1980-01-15 1980-01-15 Приемник дискретной информации дл симплексных каналов св зи

Country Status (1)

Country Link
SU (1) SU862376A1 (ru)

Similar Documents

Publication Publication Date Title
JPS6244477B2 (ru)
SU862376A1 (ru) Приемник дискретной информации дл симплексных каналов св зи
JPS56169952A (en) Code arrangement discriminating system
SU1008918A2 (ru) Устройство дл приема информации по двум параллельным каналам св зи в системе передачи данных с решающей обратной св зью
SU822225A2 (ru) Устройство дл приема сигналов
SU907845A2 (ru) Устройство дл приема дискретной информации
SU809639A1 (ru) Система дл передачи и приема данныхС РЕшАющЕй ОбРАТНОй СВ зью
SU590856A1 (ru) Устройство приема информации по двум параллельным каналам св зи
SU588645A1 (ru) Устройство дл повышени достоверности дискретной информации
SU1061288A2 (ru) Устройство дл приема многопозиционных сложных сигналов
SU760474A1 (ru) Устройство для передачи и приема дискретной информации с коррекцией ошибок1
SU930721A1 (ru) Устройство регулировани избыточности в симплексных системах св зи
SU853809A2 (ru) Декодирующее устройство
SU427466A1 (ru) Декодирующий накопитель
SU1076953A1 (ru) Резервированное запоминающее устройство
KR19980703218A (ko) 알 디 에스 라디오 데이터 수신기의 블록 카운터의 동기 방법
SU1083394A2 (ru) Устройство дл ввода информации
JPS554107A (en) Signal transmission system
SU902293A1 (ru) Устройство дл приема дискретной информации
SU576671A1 (ru) Устройство фазового пуска рекуррентными последовательност ми
SU752444A1 (ru) Декодирующее устройство
SU409225A1 (ru) Устройство для контроля достоверности информации
SU1080132A1 (ru) Устройство дл ввода информации
SU716057A1 (ru) Устройство дл предотвращени ошибок
SU423255A1 (ru) Устройство для исправления стираний