SU849524A1 - Устройство дл контрол дискрет-НОгО КАНАлА СВ зи - Google Patents

Устройство дл контрол дискрет-НОгО КАНАлА СВ зи Download PDF

Info

Publication number
SU849524A1
SU849524A1 SU792760463A SU2760463A SU849524A1 SU 849524 A1 SU849524 A1 SU 849524A1 SU 792760463 A SU792760463 A SU 792760463A SU 2760463 A SU2760463 A SU 2760463A SU 849524 A1 SU849524 A1 SU 849524A1
Authority
SU
USSR - Soviet Union
Prior art keywords
unit
communication channel
sync
output
input
Prior art date
Application number
SU792760463A
Other languages
English (en)
Inventor
Виктор Михайлович Морозов
Дмитрий Александрович Федосеев
Original Assignee
Военный Инженерный Краснозна-Менный Институт Им. A.Ф.Можайского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военный Инженерный Краснозна-Менный Институт Им. A.Ф.Можайского filed Critical Военный Инженерный Краснозна-Менный Институт Им. A.Ф.Можайского
Priority to SU792760463A priority Critical patent/SU849524A1/ru
Application granted granted Critical
Publication of SU849524A1 publication Critical patent/SU849524A1/ru

Links

Landscapes

  • Monitoring And Testing Of Transmission In General (AREA)

Description

Изобретение относитс  к технике св зи и может быть использовано в системах многоканальной св зи и теле метрии. Известно устройство дл  контрол  дискретного канала св зи, содержащее последовательно соединенные блок приема, блок синхронизации, блок декодировани , второй вход которого со динен с выходом блока приема, и блок регистрации и отображени , второй и третий входы которого соединены соответственно с первым выходом блока синхронизации и с выходом р ешающего- блока, первый вход которого через сумматор соединен с выходом счет чика, вход которого соединен со вторым выходом блока синхронизации и со входом блока управлени , первьй и второй выходы которого соединены со вторыми входами соответственно решающего блока и сумматора . этом устройстве информаци  об ошибках выдел етс  в результате срав нени  структур принимаемого и искусственно сформированного эталонного сигнала. Однако в случае наруше1т  синхронности и синфазности сравниваемых сигналов под действием высокого уровн  помех происходит снижение точности контрол  канала св зи. Цель, изобретени  - повышение точности контрол . Дл  этого в известное устройство дл  контрол  дискретного канала св зи , содержащее последовательно соег диненные блок приема, блок синхронизации , блок декодировани , второй вход которого соединен с выходом блока приема, и блок регистрации и отображени , второй и третий входы которого соединеньТ соответственно с первым выходом блока синхронизации и с выходом решающего блока, первьй вход которого через сумматор соединен с выходом счетчика V вход которого соединен со вторым выходом блока сийхронизации и со входом блока управлени  первый и второй выходы которого соединены со вторыми входами соответственно решак цего блока и сумматора, введены последовательно соединенные регистр сдвига, блок вьщелени  синхропризнаков и анализатор синхропризнаков, при этом первый и второй входы регистра сдвига соединены соответственно с входом блока синхронизации и со входом блока управлени , дополнительный вход которо го соединен с дополнительным входом счетчика и с выходом анализатора син хропризнаков. На чертеже представлена схема предлагаемого устройства. Устройство дп  контрол  дискретного канала св зи содержит блок 1 приема, блок 2 синхронизации, блок 3 декодировани , блок 4 регистрации и отображени , решающий блок 5, сумматор 6, счетчик 7, блок 8 управлени , регистр 9 сдвига, блок 10 выде лени  синхропризнаков, анализатор 11 синхропризнаков. Устройство работает следующим об разом. Цифровой сигнал с выхода блока 1 приема поступает на входы блока 3 декодировани , блока 2синхронизации и регистра 9 сдвига. С помощью блок 3 декодировани  осуществл етс  выделение сигналов передаваемых сообщений , их преобразование с целью по ледующей регистрации и отображени  в блоке 4 регистрации и отображени  С помощью выделенных и сформированных в блоке 2 синхронизации сигналов обеспечиваетс  синхронизаци  ра боты приемной аппаратуры. Одновременно с приемом, регистра цией и отображением сигналов принимаемых сообщений осуществл етс  запись цифровых сигналов в регистр 9 сдвига дл  дальнейшего последовател но-параллельного анализа. Причем по ледовательное продвижение сигналов в регистре 9 сдвига происходит под действием сигналов тактовой частоты равной символьной частоте цифровых сигналов, подаваемых с блока 2 синхронизации . Структура принимаемых циф ровых сигналов такова, что следующи друг за другом группы двоичных посьшок-слова разделены синхропризнаками в виде, например, посылок четности или любого другого периодичес 4 .4 кого сигнала известной структуры. Поиск и выделение синхропризнаков из последовательности регистрируемых в регистре 9 сдвига посьшок осуществл ет ,с  с помощью блока 10 выделени  синхропризнаков и анализатора 11 синхропризнаков. Причем, требование повьшени  точности и оперативности контрол  реализуетс  выбором такой процедуры выделени  синхропризнаков, котора , во-первых, обладает свойствами инвариантности к характеру передаваемых данных и чувствительностью к различным по характеру помехам в канале св зи, во-вторых,обеспечивает поиск и выделение синхропризнаков за минимальное врем . Одновременно с выделением синхропризнаков в анализаторе 11 синхропризнаков в счетчике 7 происходит подсчет импульсов символьной частоты , поступающих от блока 2 синхронизации в интервале времени между двум  подр д выделенными синхропризнаками. Причем каждый сигнал с анализатора 11 синхропризнаков  вл етс  командой на считывание показаний счетчика 7 в сумматор 6 и на сброс счетчика 7 в нулевое состо ние. Таким образом, зафиксированное в счетчике 7 в каждом цикле анализа число импульсов оказываетс  пропорциональным времени поиска и выделени  синхропризнака в последовательности посылок принимаемого цифрового сигнала. Наличие помех в канале св зи приводит к искажению в кодовых группах как информационных посылок , так и служебных посылок синхропризнаков , а следовательно, к подавлению истинных синхропризнаков и по влению ложных синхропризнаков. В первом случае выделение синхропризнака в данной кодовой группе невозможно и обеспечиваетс  только в последуюпц1х кодовых группах, и, таким образом, св зано с увеличением времени , затрачиваемого на поиск и выделение синхропризнака относительно его минимального значени . Второй случай св зан с выделением ложного синхропризнака или необходимостьюпродолжени  поиска из-за невозможности прин ти  однозначного решени  в данном цикле анализа, что, в свою очередь, приводит к изменению времени поиска. Так как указанна  зависимость носит веро тностный характер, то дл  оценки состо ни  канала св зи требуетс  иметь совокупность показаний счетчика 7. Накопление необходимых статистических данных происходит в сумматоре 6. Врем  накоплени  определ етс  скоростью передачи данных и уровнем помех в канале св зи и задаетс  блоком 8 управлени . Полученные в сумматоре 6 данные используютс  решающим блоком 5 дл  определени  статистических характеристик помех в канале св зи, по которьм контролируетс  состо ние канала св зи . РезульТаты контрол  регистрируютс  в блоке 4 регистрации и отображени  и используютс  дл  управлений процессом приема и регистрации циф ровых сигналов.
Таким образом, предлагаемое устройство обеспечивает контроль состо  ки  канала как в режиме синхронной, так и несинхронной св зи и повышение точности контрол .

Claims (1)

1. Бухвинер В.Е. Оценка качества радиосв зи. М., Св зь, 1974, .с.50-54 (прототип).
ю
SU792760463A 1979-05-03 1979-05-03 Устройство дл контрол дискрет-НОгО КАНАлА СВ зи SU849524A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792760463A SU849524A1 (ru) 1979-05-03 1979-05-03 Устройство дл контрол дискрет-НОгО КАНАлА СВ зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792760463A SU849524A1 (ru) 1979-05-03 1979-05-03 Устройство дл контрол дискрет-НОгО КАНАлА СВ зи

Publications (1)

Publication Number Publication Date
SU849524A1 true SU849524A1 (ru) 1981-07-23

Family

ID=20825281

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792760463A SU849524A1 (ru) 1979-05-03 1979-05-03 Устройство дл контрол дискрет-НОгО КАНАлА СВ зи

Country Status (1)

Country Link
SU (1) SU849524A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4885689A (en) * 1987-04-22 1989-12-05 Pulse Electronics, Inc. Multilingual code receivers

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4885689A (en) * 1987-04-22 1989-12-05 Pulse Electronics, Inc. Multilingual code receivers

Similar Documents

Publication Publication Date Title
US3883729A (en) Time multiplex frame correlation device
US3947624A (en) System for conducting a television audience survey
US3463911A (en) Variable threshold correlator system for the synchronization of information signals by a cyclically repeated signal group
US4513419A (en) Digital conversion circuit and method for testing digital information transfer systems based on serial bit communication words
SU849524A1 (ru) Устройство дл контрол дискрет-НОгО КАНАлА СВ зи
US4234953A (en) Error density detector
US4223270A (en) Multiplexed CCD pulse width discriminator
US2405603A (en) Data transmission system
GB1520589A (en) Multi-frequency receiver circuits
SU757694A1 (ru) Автономный прибор для исследования скважин 1
US3503044A (en) Magnetic domain shift register meter reader
RU2722462C1 (ru) Многоканальная система для сейсмических исследований
SU968838A1 (ru) Устройство дл приема и анализа калибровочных сигналов
SU524216A1 (ru) Устройство дл приема телемеханической информации
US3113294A (en) Binary digital data transmission systems
US3155772A (en) Method for measuring data signal impairment
SU1501294A1 (ru) Способ измерени ошибок в цифровом канале передачи данных и устройство дл его осуществлени
SU882029A1 (ru) Выделитель комбинации цифровых сигналов
SU1338098A1 (ru) Устройство дл синхронизации псевдослучайных сигналов
SU1315905A1 (ru) Цифровой измеритель скорости перемещени
SU567212A1 (ru) Устройство дл оценки достоверности информации
SU1633494A1 (ru) Устройство дл декодировани фазоманипулированного кода
SU604174A1 (ru) Устройство дл контрол достоверности информации
SU1300650A1 (ru) Устройство дл контрол регенератора цифровой системы св зи
SU944123A1 (ru) Устройство дл измерени коэффициента ошибок