SU849498A1 - Двоично-дес тичный счетчик вКОдЕ 8-4-2-1 - Google Patents

Двоично-дес тичный счетчик вКОдЕ 8-4-2-1 Download PDF

Info

Publication number
SU849498A1
SU849498A1 SU792826574A SU2826574A SU849498A1 SU 849498 A1 SU849498 A1 SU 849498A1 SU 792826574 A SU792826574 A SU 792826574A SU 2826574 A SU2826574 A SU 2826574A SU 849498 A1 SU849498 A1 SU 849498A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bus
code
trigger
Prior art date
Application number
SU792826574A
Other languages
English (en)
Inventor
Владимир Петрович Грибок
Геннадий Сергеевич Анурьев
Алексей Дмитриевич Донской
Лев Михайлович Гайсинский
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU792826574A priority Critical patent/SU849498A1/ru
Application granted granted Critical
Publication of SU849498A1 publication Critical patent/SU849498A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Изобретение относитс  к импудьс- . ной технике и может быть использовано в устройствах делени  частоты импульсов на дес ть и управлени  ключевыми схемами в услови х высоких уровней наводок, помех и возможных кратковременных изменени х напт р жени  питани .
Известен двоично-дес тичный счетчик в коде 8-4-2-1, содержащий счетные триггеры, триггер с раздельными входами на потенциальных элементах, элементы И, И-НЕ и инвертор, причем счетный вход первого счетного триггера соединен с входной шиной, вход сброса - с шиной начальной установки и с первым входом первого элемента И, пр мой выход - с шиной пр мого первого разр да, а инверсный выход - с шиной обратного кода первого разр да, счетный вход второго счетного триггера соединен с шиной пр мого кода второго разр да, вход сброса объединен с инверсным
входом триггера с раздельными входами и соединен с выходом первого элемента И, пр мой выход -с шиной пр мого кода третьего разр да, а инверсный выход - с первым входом первого злемейта И-НЕ, с пр мым входом триггера с раздельными входами и с шиной обратного кода третьего разр да, выход триггера с раздельными входами соединен со вторым
10 входом первого элемента И-НЕ, выход которого соединен с первым входом второго элемента И-НЕ, второй вход которого объединен со вторым входомо ,5 первого элемента И, а выход - с
шиной пр мого кода четвертого разр да и через ин1аертор с шиной обратного кода четвертого разр да 1.
Однако данное устройство может под воздействием наводок, помех и возмож20 ных кратковременных изменени х напр жени  питани  попасть не только в одно из дес ти разрешенных состо ний, но и в запрещенное состо ние 1010,
что говорит о недостаточной надежности работы устройства.
Цель изобретени  - повышение надежности работы устройства.
, Дл  этого в двоично-дес тичный счетчик в коде 8-4-2-1, содержащий счетные триггеры, триггер с раздельны {и входами на потенциальных элементах , элементы И, И-НЕ и инвертор, причем счетный вход первого счетного триггера соединен с входной шиной, вход сброса - с шиной начальной установки и с первым входом первого элемента И, пр мой выход - с шиной пр мого кода первого разр да, а инверсный выход - с шиной обратного кода первого разр да, счетный вход второго счетного триггера соединен с шиной пр мого кода второго разр да, вход сброса объединен с инверсным входом триггера с раздельными входами и соединен с выходом первого элемента И, пр мой выход - с шиной пр мого кода третьего разр да, а инверсный выход с первым входом первого элемента Й-НЕ, с пр мьм входом триггера с раздельными входами и с шиной обратного кода третьего разр да, выход триггера с раздельными входами соединен со вторым входом первого элемен та И-НЕ, выход которого соединен с первым входом второго элемента И-НЕ, второй вход которого объединен со вторым входом первого элемента И, а выход - с шиной пр мого кода четвертого разр да и через инвертор с шиной обратного кода четвертого разр да , введены дополнительные элементы И и дополнительные инверторы, элементы ИЛИ-НЕ и ИЛИ, причем цнверсный выход первого счетного триггера соедииен с первыми входами второго элемента И, первого и второго дополнительных элементов И и элемента ИЛИ, выход первого дополнительного элемента И соединён с первым входом первого элемента ШШ-НЕ, второй вход которого подключен к йыходу второго дополнительного элемента И, выход первого элемента ШШ-НЕ соединен с первым входом третьего дополнительного элемента И и с шиной обратного кода второго разр да, а через первый дополнительный инвертор - с шиной пр мого кода второго разр да и с первым входом второго дополнительного элемента И, первый вход второго элемента ИПИ-НЕ подключен к выходу второго
элемента И, второй вход - к вьгходу второго элемента И-НЕ, а выход - ко вторым входам первого, второго и третьего дополнительных элементов И, выход третьего дополнительного элемента И соединен с первым входом третьего элемента ИЛИ-НЕ, второй вход которого подключён к выходу четвертого дополнительного элемента И, а выход - ко второму входу второго элемента И и через второй дополнительньй инверторко второму входу четвертого дополнительного элемента И, третий вход котрого соединен с шиной начальной установки , а четвертый вход объединен со вторым входом элемента ИЛИ и подключен к выходу инвертора, при этом выход элемента ИЛИ соединен .со вторы входом первого элемента И.
На чертеже представлена структурна  электрическа  схема двоично-дес тичного счетчика в коде 8-4-2-1.
Устройство содержит входную шину 1, шину 2 начальной установки, счетные триггеры 3 и 4, триггер 5 с раздельными входами на потенциальных элементах И-НЕ 6 и 7, элементы И 8 и 9, дополнительные элементы И 10-13 элементы И-НЕ 14 и 15, инвертор 16, дополнительные инверторы 17 и 18, элементы ШШ-НЕ 19-21, элемент ИЛИ 2 шины 23-26 пр мого кода первого - чевертого разр дов, шины 27-30 обратного кода первого-четвертого разр дов.
Работа двоично-дес тичного счетчика в Коде 8-4-2-1 происходит следующим образом.
Пусть перед подачей положительных импульсов на входную шину 1 двоично-дес тичного счетчика в коде 8-4-2-1 произведена начальна  установка . Дл  этого достаточно подать на шину 2 начальной установки сигнал низкого (нулевого) уровн . Он непосредственно подаетс  на вход сброса первого счетного триггера 3 и вызывает по вление на его пр мом выходе (на шине 23 пр мого кода первого разр да) нулевого потенциала, а на инверсном выходе (на шине 27 обратного кода первого разр да) единичного потенциала. На выходе элемента ШШ-НЕ 20 перед подачей сигнала начальной установки может быть как нулевой , так и единичный сигнал. Однако вне зависимости от этого, на выходе дополнительного элемента И 12 формируетс  нулевой сигнал. Если же
сигнал на выходе элемента ИЛИ-НЕ 20 высокий, то единичные уровни напр жени  ока ываютс  приложенньтми к двум входам дополнительного элемента И 10 и на его выходе оказьшаетс  ёдиничный сигнал, который формирует нулевой потенциал на выходе элемента ИЛИ-НЕ 19, и на выходе дополнительного элемента И 12 оказьгоаетс  нулевой потенциал . Вследствие того, что к одному из входов дополнительного элемента И 13 приложен низкий сигнал с шины 2 начальной установки, на выходе этого элемента формируетс  низкий потенциал . Таким образом, в обоим входа элемента ИЛИ-НЕ 21 приложены низкие уровни напр жени  (с выходов дополнительных элементов И 12 и 13), и на выходе элемента ИЛИ-НЕ 2 Г устанавливаетс  высокий потенциал, а на выходе дополнительного инвертора 18 низкий . К обоим входам элемента И 9 приложены высокие уровни напр жени , таким образом на выходе элемента И- 9 оказьшаетс  единичный сигнал. Это при водит к формированию на выходе элемента ИЛИ-НЕ 20 низкого потенциала, который устанавливает нулевые сигналы на выходах дополнительных элементов И 10 и 11. С этих выходов сигналы приложены к обоим входам элемента ИЛИ-НЕ 19, и на его выходе (шина 28 обратного кода второго разр да) оказьшаетс  единичньй сигнал, а на выходе инвертора, 17- (шина 24 пр мого кода второго разр да) - нулев-ой. Поскольку к одному из входов элемента И 8 приложен нулевой сигнал с шины 2 начальной установки, на выходе элемента И 8 по вл етс  низкий уровень напр жени . Таким образом, к счетному входу и входу сброса счетного , триггера 4 приложены нулевые потенциалы. Это вызьшает сброс в нулевое состо ние счетного триггера4 , и на его пр мом инверсном выходе (шины пр мого 25 и обратного 29 кодов третьего разр да) возникают соответственно нулевой и единичный сигналы. Ко входу потенциального элемента И-НЕ 7 триггера 5с раздельными входами приложен нулевой сигнал с выхода элемента И 8. Это вызьшает формирование навыходе потенциального элемента И-НЕ 7 высокого сигнала. В таком случае , к обоим входам потенциального элемента И-НЕ 6 триггера 5 с раздельными входами приложены высокие сигналы , и на выходе триггера 5,  вл ющегос  выходом потенциального элемента И-НЕ 6, по вл етс  нулевой сигнал. Он вызьшает формирование высокого уровн  напр жени  на выходе элемента И-НЕ 14 Поскольку на один из входов элемента ИЛИ 22 поступает высокий потенциал с инверсного выхода триггера 3, на выходе элемента ИЛИ 22 образуетс  единичный уровень напр жени , и к обоим входам элемента И-НЕ 5 приложены высокие сигналы. Поэтому на выходе элемента И-НЕ 15 (шина 26 пр мого кода четвертого разр да счетчика) по вл етс  нулевой потенциал, а на вьосо де инвертора 16 (шина 30 обратного кода четвертого разр да счетчика) формируетс  единичный сигнал.

Claims (1)

1. Авторское свидетельство СССР по за вке 9 2440515/21, кл. Н 03 К 23/24 1977 (прототип).
SU792826574A 1979-10-08 1979-10-08 Двоично-дес тичный счетчик вКОдЕ 8-4-2-1 SU849498A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792826574A SU849498A1 (ru) 1979-10-08 1979-10-08 Двоично-дес тичный счетчик вКОдЕ 8-4-2-1

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792826574A SU849498A1 (ru) 1979-10-08 1979-10-08 Двоично-дес тичный счетчик вКОдЕ 8-4-2-1

Publications (1)

Publication Number Publication Date
SU849498A1 true SU849498A1 (ru) 1981-07-23

Family

ID=20853611

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792826574A SU849498A1 (ru) 1979-10-08 1979-10-08 Двоично-дес тичный счетчик вКОдЕ 8-4-2-1

Country Status (1)

Country Link
SU (1) SU849498A1 (ru)

Similar Documents

Publication Publication Date Title
IE820103L (en) Arbiter circuit
SU849498A1 (ru) Двоично-дес тичный счетчик вКОдЕ 8-4-2-1
SU743206A1 (ru) Двоично-дес тичный счетчик
SU924867A1 (ru) Пересчетное устройство по модулю шесть
SU476668A1 (ru) Многостабильный триггер
SU843248A2 (ru) Двоично-дес тичное пересчетноеуСТРОйСТВО
SU1730713A1 (ru) Цифровой частотный детектор
SU980256A1 (ru) Одновибратор
SU422082A1 (ru) Резервированный триггер
SU748832A1 (ru) Формирователь одиночных импульсов
SU784000A1 (ru) Делитель частоты с установкой начального состо ни
SU415794A1 (ru)
SU783993A1 (ru) Управл емый делитель частоты
SU941975A1 (ru) Тактирующее устройство дл ЭВМ
SU980288A1 (ru) Распределитель импульсов переменной длительности
SU1621169A1 (ru) Управл емый делитель частоты
SU1152039A2 (ru) Регистр сдвига
SU769745A1 (ru) Делитель частоты импульсов с переменным коэффициентом делени
SU369832A1 (ru)
SU731582A2 (ru) Преобразователь частоты в напр жение
SU632065A1 (ru) Частотно-импульсный функциональный генератор
SU448463A1 (ru) Асинхронна вычислительна машина
SU1336226A1 (ru) Двухвходовый элемент трехзначной логики на КМДП-транзисторах
SU1451837A1 (ru) Генератор одиночного импульса
SU410540A1 (ru)