SU842975A1 - Запоминающее устройство с сохранениемиНфОРМАции пРи ОТКлючЕНии пиТАНи - Google Patents

Запоминающее устройство с сохранениемиНфОРМАции пРи ОТКлючЕНии пиТАНи Download PDF

Info

Publication number
SU842975A1
SU842975A1 SU792794901A SU2794901A SU842975A1 SU 842975 A1 SU842975 A1 SU 842975A1 SU 792794901 A SU792794901 A SU 792794901A SU 2794901 A SU2794901 A SU 2794901A SU 842975 A1 SU842975 A1 SU 842975A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
information
inputs
trigger
Prior art date
Application number
SU792794901A
Other languages
English (en)
Inventor
Константин Иванович Диденко
Геннадий Иванович Загарий
Анатолий Николаевич Конарев
Владимир Николаевич Николенко
Виктор Тимофеевич Синянский
Original Assignee
Специальное Конструкторское Бюро Системавтоматического Управления Министерстваприборостроения, Средств Автоматизациии Систем Управления Cccp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюро Системавтоматического Управления Министерстваприборостроения, Средств Автоматизациии Систем Управления Cccp filed Critical Специальное Конструкторское Бюро Системавтоматического Управления Министерстваприборостроения, Средств Автоматизациии Систем Управления Cccp
Priority to SU792794901A priority Critical patent/SU842975A1/ru
Application granted granted Critical
Publication of SU842975A1 publication Critical patent/SU842975A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Description

(54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С СОХРАНЕНИЕМ ИНФОРЛ1АЦИИ ПРИ ОТКЛЮЧЕНИИ
ПИТАНИЯ ко входу питани  накопител , первым вхо-. дам переключателей и одному из выводов элемента разв зки, другой вывод которого соединен с выходом основного источника питани  и входом порогового элемента, выход которого подключен к управл ющим входам переключателей, выходы первого и второго переключателей соединены соответственно со входом блокировки и со входом чтение/запись накопител , второй вход первого переключател  подключен к шине нулевого потенциала, адресный и информационныи входы и выход накопител  соединены соответственно с первым и со вторым выходами и с первым входом блока сопр жени , второй, третий и четвертый входы и третий выход которого  вл ютс -адресным, управл ющим и информационным входами и информационным выходом устройства соответственно , введены второй пороговый элемент , триггер, элемент задержки и. элемент ИЛИ, причем вход второго порогового элемента подключен ко входу первого порогового элемента, а выход - к информационному входу триггера, управл ющий вход которого соединен с четвертым выходом блока сопр жени  и входом элемента задержки, выход которого подключен к первому входу элемента ИЛИ, второй вход которого соединен с выходом триггера, а выход - со вторым входом второго переключател . На чертеже приведена функциональна  схема предлагаемого устройства. Устройство содержит накопитель 1, резервный источник 2 питани , элемент 3 разв зки, блок 4 сопр жени , первый 5 и второй 6 пороговые элементы, первый 7 и второй 8 переключатели, триггер 9,  вл ющийс  Д-триггером, элемент 0 задержки, элемент ИЛИ 11. На чертеж-е изображены также выход li основного источника питани , адресна  13, управл юща  14, входна  15 и выходна  16 информационные шины устройства и щина 17 нулевого потенциала. Выход резервного источника 2 питани  подклю чен ко входу питани  накопител  1, первым входам первого 7 и второго 8 переключателей и одному из выводов элемента 3 разв зки, другой вывод которого соединен с выходом 12 основного источника питани  и входом, первого порогового элемента 5, выход которого подключен к управл ющим входам первого 7 и второго 8 переключателей . Выходы первого 7 и второго 8 переключателей соединены соответственно со входом блокировки и со входом,чтение/запись накопител  1. Второй вход первого переключател  7 подключен К шине 17 нулевого потенциала. Адресный и информационный входы и выход накопител  1 соединены соответственно с первым и со вторым выходами и с первым входом блока 4 сопр жени , второй, третий и четвертый входы и третий выход которого  вл ютс  адресным, управл ющим и информационным входами и информационным выходом устройства соответственно . Вход второго порогового элемента 6 подключен ко входу первого порогового элемента 5, а выход - к информационному входу триггера 9, управл ющий вход которого соединен с четвертым выходом блока 4 сопр жени  и входом элемента 10 задержки. Выход элемента 10 задержки подключен к первому входу элемента ИЛИ 11, второй вход которого соединен с выходом триггера 9, а выход - со вторым входом второго переключател  8. Устройство работает следующим образом. Пороговые элементы 5 и 6 содержат ста- билитроны, напр жени  стабилизации которых определ ют уровни срабатывани  пороговых элементов. Уровень напр жени  на выходе 12 основного источника питани , при котором срабатывает первый пороговый элемент 5, ниже уровн  срабатывани  второго порогового элемента 6 и вместе с тем выше уровн  напр жени , при котором неустойчиво работают триггер 9,  вл ющийс  Д-триггером , элемент 10 задержки, элемент ИЛИ 11 и блок 4 сопр жени , запитанные от этого же выхода 12. Если напр жение основного источника питани  ниже уровн  срабатываи  первого порогового элемента 5, сигнал низкого уровн  «О с выхода последнего удерживает в выключенном состо нии переключатели 7 и 8, которые при этом коммутируют на входы блокировки и чтени /записи накопител  1 сигнал высокого уровн  «1 с выхода резервного источника 2 питани . Накопитель 1 находитс  в режиме минимального потреблени  тока в цепи питани  и обращение к нему заблокировано. При номинальном напр жении на выходе 12 ocijOBHoro источника питани , которое превышает уровни срабатывани  пороговых элементов 5 и 6, на выходах последних вырабатываютс  сигналы высокого уровн . Переключатели 7 и 8 наход тс  во включенных состо ни х и коммутируют на вход блокировки накопител  1 сигнал «О с щины ,17 нулевого потенциала, а на вход чтени /записи - сигнал с выхода элемента ИЛИ 11. Накопитель 1 разблокирован и с шин 13-16 к нему выполн ютс  обращени . В команде записи, поступившей на управл юшую шину 14, блок 4 сопр жени  формирует сигнал чтени /записи низкого уровн  необходимой длительности. По переднему фронту этого Сигнала в триггер 9 записываетс  «1 с выхода второго порогового элемента 6. С инверсного выхода триггера 9 на вход элемента ИЛИ 11 поступает сигнал «О. С вЫхода элемента 10 задержки задержанный на врем  срабатывани  триггера 9 сигнал чтени /записи низкого уровн  через элемента ИЛИ 11 и переключатель 8 поступает на соответствующий вход накопител  1. При этом происходит запись ин

Claims (1)

  1. Формула изобретения
    Запоминающее устройство с сохранением информации при отключении питания, содержащее накопитель, элемент развязки, с выходом основного источника питапервый пороговый элемент, два. переключателя, блок сопряжения и резервный источник питания, выхоЦ которого подключен ко входу питания накопителя, первым входам переключателей и одному из выводов элемента развязки, другой вывод которого соединен ния и входом первого порогового элемента, выход которого подключен к управляющим входам переключателей, выходы первого и второго переключателей соединены соответственно со входом блокировки и со входом чтение/запись накопителя, второй вход первого переключателя подключен к шине нулевого потенциала, адресный и информационный входы и выход накопителя соединены соответственно с первым и со вторым выходами и с первым входом блока сопряжения, второй, третий и четвертый входы и третий выход которого являются адресным, управляющим и информационным входами и информационным выходом устройства соответственно, отличающееся тем, что, с целью повышения надежности устройства, оно содержит второй пороговый элемент, триггер, элемент задержки и элемент ИЛИ, причем вход второго порогового элемента подключен ко входу первого порогового элемента, а выход — к информационному входу триггера, управляющий вход которого соединен с четвертым выходом блока сопряжения и входом элемента задержки, выход которого подключен к первому входу элемента ИЛИ, второй вход которого соединен с выходом триггера, а выход — со вторым входом второго переключателя.
SU792794901A 1979-07-13 1979-07-13 Запоминающее устройство с сохранениемиНфОРМАции пРи ОТКлючЕНии пиТАНи SU842975A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792794901A SU842975A1 (ru) 1979-07-13 1979-07-13 Запоминающее устройство с сохранениемиНфОРМАции пРи ОТКлючЕНии пиТАНи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792794901A SU842975A1 (ru) 1979-07-13 1979-07-13 Запоминающее устройство с сохранениемиНфОРМАции пРи ОТКлючЕНии пиТАНи

Publications (1)

Publication Number Publication Date
SU842975A1 true SU842975A1 (ru) 1981-06-30

Family

ID=20840049

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792794901A SU842975A1 (ru) 1979-07-13 1979-07-13 Запоминающее устройство с сохранениемиНфОРМАции пРи ОТКлючЕНии пиТАНи

Country Status (1)

Country Link
SU (1) SU842975A1 (ru)

Similar Documents

Publication Publication Date Title
KR940010419B1 (ko) 반도체집적회로
US3562555A (en) Memory protecting circuit
US4766572A (en) Semiconductor memory having a bypassable data output latch
JPH035063B2 (ru)
US5646902A (en) Static random access memory device with low power dissipation
JPH0318218B2 (ru)
US6298002B1 (en) Memory structures having selectively disabled portions for power conservation
SU842975A1 (ru) Запоминающее устройство с сохранениемиНфОРМАции пРи ОТКлючЕНии пиТАНи
KR910014938A (ko) 향상된 di/dt 제어가 가능한 집적회로 메모리
KR890001224B1 (ko) 마이크로프로세서를 이용한 시스템에 있어서 리세트 및 데이타 보호회로
JPS58114B2 (ja) メモリ装置
JP3128435B2 (ja) レジューム機能付コンピュータシステム
JPS592116B2 (ja) 半導体メモリ
JP2655766B2 (ja) 情報カード
JP2900551B2 (ja) 携帯形半導体記憶装置
JPH0514285B2 (ru)
SU1654877A1 (ru) Запоминающее устройство с сохранением информации при отключении основного питани
SU1064318A1 (ru) Элемент пам ти дл накопител с произвольной выборкой
SU1285537A1 (ru) Устройство дл сохранени информации в полупроводниковой пам ти при аварийном отключении питани
SU1471284A1 (ru) Двустабильный триггер,сохран ющий информацию при отключении питани
JPS6120077B2 (ru)
JPS6225797Y2 (ru)
JPH0514313B2 (ru)
JPH0454530Y2 (ru)
JPH0547874B2 (ru)