(54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С СОХРАНЕНИЕМ ИНФОРЛ1АЦИИ ПРИ ОТКЛЮЧЕНИИ
ПИТАНИЯ ко входу питани накопител , первым вхо-. дам переключателей и одному из выводов элемента разв зки, другой вывод которого соединен с выходом основного источника питани и входом порогового элемента, выход которого подключен к управл ющим входам переключателей, выходы первого и второго переключателей соединены соответственно со входом блокировки и со входом чтение/запись накопител , второй вход первого переключател подключен к шине нулевого потенциала, адресный и информационныи входы и выход накопител соединены соответственно с первым и со вторым выходами и с первым входом блока сопр жени , второй, третий и четвертый входы и третий выход которого вл ютс -адресным, управл ющим и информационным входами и информационным выходом устройства соответственно , введены второй пороговый элемент , триггер, элемент задержки и. элемент ИЛИ, причем вход второго порогового элемента подключен ко входу первого порогового элемента, а выход - к информационному входу триггера, управл ющий вход которого соединен с четвертым выходом блока сопр жени и входом элемента задержки, выход которого подключен к первому входу элемента ИЛИ, второй вход которого соединен с выходом триггера, а выход - со вторым входом второго переключател . На чертеже приведена функциональна схема предлагаемого устройства. Устройство содержит накопитель 1, резервный источник 2 питани , элемент 3 разв зки, блок 4 сопр жени , первый 5 и второй 6 пороговые элементы, первый 7 и второй 8 переключатели, триггер 9, вл ющийс Д-триггером, элемент 0 задержки, элемент ИЛИ 11. На чертеж-е изображены также выход li основного источника питани , адресна 13, управл юща 14, входна 15 и выходна 16 информационные шины устройства и щина 17 нулевого потенциала. Выход резервного источника 2 питани подклю чен ко входу питани накопител 1, первым входам первого 7 и второго 8 переключателей и одному из выводов элемента 3 разв зки, другой вывод которого соединен с выходом 12 основного источника питани и входом, первого порогового элемента 5, выход которого подключен к управл ющим входам первого 7 и второго 8 переключателей . Выходы первого 7 и второго 8 переключателей соединены соответственно со входом блокировки и со входом,чтение/запись накопител 1. Второй вход первого переключател 7 подключен К шине 17 нулевого потенциала. Адресный и информационный входы и выход накопител 1 соединены соответственно с первым и со вторым выходами и с первым входом блока 4 сопр жени , второй, третий и четвертый входы и третий выход которого вл ютс адресным, управл ющим и информационным входами и информационным выходом устройства соответственно . Вход второго порогового элемента 6 подключен ко входу первого порогового элемента 5, а выход - к информационному входу триггера 9, управл ющий вход которого соединен с четвертым выходом блока 4 сопр жени и входом элемента 10 задержки. Выход элемента 10 задержки подключен к первому входу элемента ИЛИ 11, второй вход которого соединен с выходом триггера 9, а выход - со вторым входом второго переключател 8. Устройство работает следующим образом. Пороговые элементы 5 и 6 содержат ста- билитроны, напр жени стабилизации которых определ ют уровни срабатывани пороговых элементов. Уровень напр жени на выходе 12 основного источника питани , при котором срабатывает первый пороговый элемент 5, ниже уровн срабатывани второго порогового элемента 6 и вместе с тем выше уровн напр жени , при котором неустойчиво работают триггер 9, вл ющийс Д-триггером , элемент 10 задержки, элемент ИЛИ 11 и блок 4 сопр жени , запитанные от этого же выхода 12. Если напр жение основного источника питани ниже уровн срабатываи первого порогового элемента 5, сигнал низкого уровн «О с выхода последнего удерживает в выключенном состо нии переключатели 7 и 8, которые при этом коммутируют на входы блокировки и чтени /записи накопител 1 сигнал высокого уровн «1 с выхода резервного источника 2 питани . Накопитель 1 находитс в режиме минимального потреблени тока в цепи питани и обращение к нему заблокировано. При номинальном напр жении на выходе 12 ocijOBHoro источника питани , которое превышает уровни срабатывани пороговых элементов 5 и 6, на выходах последних вырабатываютс сигналы высокого уровн . Переключатели 7 и 8 наход тс во включенных состо ни х и коммутируют на вход блокировки накопител 1 сигнал «О с щины ,17 нулевого потенциала, а на вход чтени /записи - сигнал с выхода элемента ИЛИ 11. Накопитель 1 разблокирован и с шин 13-16 к нему выполн ютс обращени . В команде записи, поступившей на управл юшую шину 14, блок 4 сопр жени формирует сигнал чтени /записи низкого уровн необходимой длительности. По переднему фронту этого Сигнала в триггер 9 записываетс «1 с выхода второго порогового элемента 6. С инверсного выхода триггера 9 на вход элемента ИЛИ 11 поступает сигнал «О. С вЫхода элемента 10 задержки задержанный на врем срабатывани триггера 9 сигнал чтени /записи низкого уровн через элемента ИЛИ 11 и переключатель 8 поступает на соответствующий вход накопител 1. При этом происходит запись ин