SU834933A1 - Multichannel pulse counter - Google Patents

Multichannel pulse counter Download PDF

Info

Publication number
SU834933A1
SU834933A1 SU792835284A SU2835284A SU834933A1 SU 834933 A1 SU834933 A1 SU 834933A1 SU 792835284 A SU792835284 A SU 792835284A SU 2835284 A SU2835284 A SU 2835284A SU 834933 A1 SU834933 A1 SU 834933A1
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
inputs
registers
pulse counter
information
Prior art date
Application number
SU792835284A
Other languages
Russian (ru)
Inventor
Галина Леонидовна Мизюк
Николай Иванович Щербинин
Original Assignee
Предприятие П/Я Р-6237
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6237 filed Critical Предприятие П/Я Р-6237
Priority to SU792835284A priority Critical patent/SU834933A1/en
Application granted granted Critical
Publication of SU834933A1 publication Critical patent/SU834933A1/en

Links

Landscapes

  • Complex Calculations (AREA)

Description

1one

Устройство относитс  к автоматике и вычислительной технике и предназначено дл  использовани  в информационно-измерительных и управл ющих системах , в функции которых входит подсчет импульсов, поступающих по разным канал ciM.The device relates to automation and computing technology and is intended for use in information-measuring and control systems, the functions of which include counting pulses coming through different ciM channels.

Известен многоканальный счетчик импульсов на N каналов, содержащий N информационных регистров. Выходы этих регистров через соответствующие анализаторы состо ни  качала, одни входы которых подключены к шине-входных информационных сигналов, другие к соответствующим выходам коммутатора каналов, соединены с входами одноканального сумматора, включающего в себ  комбинационную схему и регистр суммы. Выходы последнего через вентили записи информации, вторые входы которых соединены с соответствующими выходаьет коммутатора, соединены со входами информационных регистров l.Known multi-channel pulse counter on N channels, containing N information registers. The outputs of these registers are connected via appropriate analyzers of the state of the swing, some of the inputs of which are connected to the bus-input information signals, others to the corresponding outputs of the channel switch are connected to the inputs of a single-channel adder, which includes a combinational circuit and a sum register. The outputs of the latter through the information recording gates, the second inputs of which are connected to the corresponding output of the switch, are connected to the inputs of the information registers l.

Известен многоканальный счетчик импульсов, содержащий блок суммировани  и регистры, информационные входы которых соединены с выходами блока суммировани , входы которого соединены с выходами регистров Г2. Т .Недостатком известного многоканального счетчика  вл ютс  ограниченные функциснс1льные возможности.A multichannel pulse counter is known that contains a summation block and registers, the information inputs of which are connected to the outputs of the summation block, whose inputs are connected to the outputs of registers G2. The disadvantage of the known multi-channel counter is its limited functional capabilities.

.Цель изобретени  - расширениеThe purpose of the invention is expansion

функциональных возможностей.functionality.

Поставленна  цель достигаетс  тем, что в многоканальный счетчик импульсов, содержащий блок суммировани  и регистры, информационные входы которых соединены с выходами блока суммировани , входы которого соединены с выходами регистров, введен блок приоритетного прерывани , информационные входы которого соединены о входными шинами, тактовый вход соединен с тактовым входом многоканального счетчика импульсов, а выходы блока приоритетного прерывани  соединены с управл ющими входами регистров .The goal is achieved by the fact that a multichannel pulse counter containing a summation block and registers, information inputs of which are connected to the outputs of a summation block whose inputs are connected to the outputs of registers, has a priority interrupt block entered, information inputs of which are connected to the input buses, a clock input connected to a clock input of a multi-channel pulse counter, and the outputs of the priority interrupt unit are connected to the control inputs of the registers.

На чертеже показана структурна  схема многоканального счетчика.The drawing shows a block diagram of a multi-channel counter.

Многоканальный счетчик импульсов содержит блок 1 суммировани  и регистры 2, информационные входы которых соединены с выходами блока 1 суммировани , вход..-а которого соединены с выходами регистроЕ 2, а также блок 3 приоритетного прерывани ,The multichannel pulse counter contains the summation block 1 and the registers 2, the information inputs of which are connected to the outputs of the summation block 1, the input ..- of which is connected to the outputs of register 2, and also the priority interrupt block 3,

информационные входы которого соедиinformation inputs which connect

Claims (2)

Формула изобретенияClaim Многоканальный счетчик импульсов, 15 содержащий блок суммирования и регистры, информационные входы которых соединены с выходами блока суммирования, входы которого соединены с выходами регистров, о т л и ч а ю20 Ш и й с я тем, что, с целью расширения функциональных возможностей, в него введен блок приоритетного прерывания, информационные входы которого соединены с входными шинами, 25 тактовый вход соединен с тактовым входом многоканального счетчика импульсов, а выходы блока приоритетного прерывания соединены с управляющими входами регистров.A multi-channel pulse counter, 15 containing a summing unit and registers, the information inputs of which are connected to the outputs of the summing unit, the inputs of which are connected to the outputs of the registers, so that, in order to expand the functionality, it has a priority interrupt block, the information inputs of which are connected to the input buses, 25 clock input is connected to the clock input of a multi-channel pulse counter, and the outputs of the priority interrupt block are connected to the control inputs of the registers . __ Источники информации, принятые во внимание при экспертизе__ Sources of information taken into account during the examination 1. Авторское свидетельство СССР № 508938, кл. Н 03 К 23/00, 1976.1. USSR author's certificate No. 508938, cl. H 03 K 23/00, 1976. 2. Авторское свидетельство СССР » 594586, кл. Н 03 К 23/00, 1976.2. Copyright certificate of the USSR ”594586, cl. H 03 K 23/00, 1976. ВНИИПИ Заказ 4119/87 Тираж 988 ПодписноеVNIIPI Order 4119/87 Circulation 988 Subscription Филиал ППП Патент, г. Ужгород, ул. Проектная,4Branch of PPP Patent, Uzhhorod, st. Project, 4
SU792835284A 1979-10-29 1979-10-29 Multichannel pulse counter SU834933A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792835284A SU834933A1 (en) 1979-10-29 1979-10-29 Multichannel pulse counter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792835284A SU834933A1 (en) 1979-10-29 1979-10-29 Multichannel pulse counter

Publications (1)

Publication Number Publication Date
SU834933A1 true SU834933A1 (en) 1981-05-30

Family

ID=20857347

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792835284A SU834933A1 (en) 1979-10-29 1979-10-29 Multichannel pulse counter

Country Status (1)

Country Link
SU (1) SU834933A1 (en)

Similar Documents

Publication Publication Date Title
SU834933A1 (en) Multichannel pulse counter
FR2379858A1 (en) DATA PROCESSING FACILITY INCLUDING PREPARATION AND PARALLEL EXECUTION OF MACHINE INSTRUCTIONS
SU907540A1 (en) Data input device
SU780202A1 (en) Scaling device
SU1481860A2 (en) Analog memory
SU790231A1 (en) Pulse train monitoring device
SU377822A1 (en)
SU614432A1 (en) Telemechanics system-computer interfage
SU939741A1 (en) Independent complex instrument for hydrodynamic testing of wells
SU651339A1 (en) Maximum number determining arrangement
SU934473A1 (en) Microprogramme-control device
SU696504A1 (en) Circle sharing device
SU970368A1 (en) Control device
JPS59111420A (en) Timer counter
SU960822A1 (en) Device for checking comparison circuits
SU945903A1 (en) Analogue storage device
SU545994A1 (en) Integrator
SU811281A1 (en) Device for differentiating pulse-prequency signals
SU884153A1 (en) Multichannel pulse counter
SU855656A1 (en) Digital frequential computing device
SU796840A1 (en) Device for determining number position on numerical axis
SU1195364A1 (en) Microprocessor
SU1083198A1 (en) Operational module
SU1334165A1 (en) Device frp determining continuous signal squares
SU855648A1 (en) Device for introducing data from two-position pickups