SU960822A1 - Device for checking comparison circuits - Google Patents

Device for checking comparison circuits Download PDF

Info

Publication number
SU960822A1
SU960822A1 SU792842008A SU2842008A SU960822A1 SU 960822 A1 SU960822 A1 SU 960822A1 SU 792842008 A SU792842008 A SU 792842008A SU 2842008 A SU2842008 A SU 2842008A SU 960822 A1 SU960822 A1 SU 960822A1
Authority
SU
USSR - Soviet Union
Prior art keywords
comparison circuits
comparison
checking comparison
circuits
inputs
Prior art date
Application number
SU792842008A
Other languages
Russian (ru)
Inventor
Вячеслав Геннадьевич Глебович
Владимир Андреевич Шушков
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU792842008A priority Critical patent/SU960822A1/en
Application granted granted Critical
Publication of SU960822A1 publication Critical patent/SU960822A1/en

Links

Landscapes

  • Investigating And Analyzing Materials By Characteristic Methods (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ СХЕМ СРАВНЕНИЯ(54) DEVICE FOR CONTROL OF COMPARING SCHEMES

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при реализации технических средств контрол  электронных блоков дискретной автоматики и вычислительных машин.The invention relates to automation and computing technology and can be used in the implementation of technical means for controlling electronic components of discrete automation and computing machines.

Известно устройство дл  контрол  схем, сравнени , содержащее два двоичных счетчика, выходы разр дов которых подключены к входам провер емой схемы сравнени , триггер, элемент неравнозначности и индикатор, выходы переполнени  триггера, один из выходов которого и выход провер емой схемы сравнени  соединены с входами элемента неравнозначности, выход . которого подключен к входу индикатора , причем входы обоих счетчиков соединены с шиной тактовых сигналов, а вход одного из них - с входной шиной предварительной установки 1.A device for controlling circuits is known, a comparison containing two binary counters, the bit outputs of which are connected to the inputs of the reference circuit being tested, a trigger, an unequal element and an indicator, trigger overflow outputs, one of whose outputs and the output of the reference circuit being checked are connected to the element inputs inequalities, exit. which is connected to the input of the indicator, and the inputs of both counters are connected to the bus clock signals, and the input of one of them - with the input bus preset 1.

Недостаток такого устройства заключаетс  в том, что схема сравнени  не контролируетс  на равность двух чисел, участвующих в сравнении. The disadvantage of such a device is that the comparison circuit is not controlled by the equality of the two numbers involved in the comparison.

Наиболее близким к изобретению  вл етс  устройство дл  контрол  схем сравнени , содержащее триггеры, логический блок, два счетчика, входы которых через соответствующие схеМэ1 И соединены с шиной тактовых сигналов , а выходы подключены к входам провер емой схемы сравнени . Логический &ЛОК оценивает выходную информацию , выдаваемую схемой сравнени , и информацию о численных значени х двоичных чисел, записанных в счетчики , накопленную в триггерах, В зависимости от правильности работы схе10 мы сравнени  логический блок выдает сигнал Исправно или Неисправно Г2.Closest to the invention is a device for controlling comparison circuits, containing triggers, a logic unit, two counters, the inputs of which are connected to the clock signal bus through appropriate circuits, and the outputs are connected to the inputs of the tested reference circuit. Logical & LOC evaluates the output information generated by the comparison circuit and the information on the numerical values of the binary numbers written into the counters accumulated in the triggers. Depending on the correct operation of the comparison circuit, the logic block generates a Signal or Defective G2 signal.

Однако в известном устройстве даже в случае неисправности схемы сравнени  тактовые сигналы продолжают However, in the known device, even in the event of a malfunction of the comparison circuit, the clock signals continue

15 поступать на счетчики импульсов, что затрудн ет анализ и поиск места возникновени  неисправности. Кроме того, неодновременность поступлени  сигналов триггеров и схемы сравнени  15 arrive at the pulse counters, which makes it difficult to analyze and search for the location of the malfunction. In addition, the non-simultaneity of the trigger signals and the comparison circuit

20 на логический блок может вызывать ложные срабатывани  устройства.20 per logical block may cause false positives of the device.

Целью изобретени   вл етс  построение устройства дл  проверки схем сравнени  двоичных чисел, позвол ющего The aim of the invention is to construct a device for testing binary number comparison schemes, allowing

25 оперативно осуществл ть диагностику схем сравнени , т,е, повышение диагностических возможностей устройства,25 promptly carry out diagnostics of comparison circuits, t, e, increasing the diagnostic capabilities of the device,

Поставленна  цель достигаетс  тем, что в устройство дл  контрол  схем The goal is achieved by the fact that in the device for controlling circuits

Claims (2)

1.Авторское свидетельство СССР № 473180, кл. Q Об Р 7/04, 1973.1. USSR Author's Certificate No. 473180, cl. Q About R 7/04, 1973. 2.Авторское свидетельство СССР 481898, кл. G 06 F 11/00, 19752. Authors certificate of USSR 481898, cl. G 06 F 11/00, 1975 (прототип).(prototype).
SU792842008A 1979-11-12 1979-11-12 Device for checking comparison circuits SU960822A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792842008A SU960822A1 (en) 1979-11-12 1979-11-12 Device for checking comparison circuits

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792842008A SU960822A1 (en) 1979-11-12 1979-11-12 Device for checking comparison circuits

Publications (1)

Publication Number Publication Date
SU960822A1 true SU960822A1 (en) 1982-09-23

Family

ID=20860207

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792842008A SU960822A1 (en) 1979-11-12 1979-11-12 Device for checking comparison circuits

Country Status (1)

Country Link
SU (1) SU960822A1 (en)

Similar Documents

Publication Publication Date Title
US3582882A (en) Randomness monitor
SU960822A1 (en) Device for checking comparison circuits
SU636613A1 (en) Arrangement for monitoring thyristorized generators
SU574716A2 (en) Arithmetic unit
SU813432A1 (en) Device for testing microprogramme automatic apparatus
SU857890A1 (en) Multi-channel device for integrated circuit functional testing
SU1005061A1 (en) Digital assembly checking device
SU615508A1 (en) Image recognition device
SU728134A1 (en) Logic circuit testing device
SU868763A1 (en) Logic unit testing device
SU968804A1 (en) Device for determining extremum numbers
SU955060A1 (en) Microprogram control device
SU813434A1 (en) Shift register testing device
SU1086039A1 (en) Apparatus for measuring relative deformation of textile materials
SU805060A1 (en) Device for registration of dynamic deformation
SU920946A1 (en) Thyristor state monitoring device
SU625209A1 (en) Electric circuit testing arrangement
SU534882A1 (en) Frequency-Managed Signal Detector
SU641445A1 (en) Number comparing device
SU1000948A1 (en) Device for checking digital assemblies
SU921091A2 (en) Logic element
SU484521A1 (en) Device for detecting errors in digital machines
SU881681A1 (en) Device for tolerance checking of time commands
JPS54103976A (en) Logical circuit diagnoser
SU1200299A1 (en) Device for determining stationarity of random process