SU1166107A1 - Control unit - Google Patents

Control unit Download PDF

Info

Publication number
SU1166107A1
SU1166107A1 SU802964121A SU2964121A SU1166107A1 SU 1166107 A1 SU1166107 A1 SU 1166107A1 SU 802964121 A SU802964121 A SU 802964121A SU 2964121 A SU2964121 A SU 2964121A SU 1166107 A1 SU1166107 A1 SU 1166107A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
elements
inputs
outputs
potential
Prior art date
Application number
SU802964121A
Other languages
Russian (ru)
Inventor
Александр Степанович Смирнов
Роман Дмитриевич Колесников
Original Assignee
Военно-морская академия им.Маршала Советского Союза Гречко А.А.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военно-морская академия им.Маршала Советского Союза Гречко А.А. filed Critical Военно-морская академия им.Маршала Советского Союза Гречко А.А.
Priority to SU802964121A priority Critical patent/SU1166107A1/en
Application granted granted Critical
Publication of SU1166107A1 publication Critical patent/SU1166107A1/en

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

УСТРОЙСТВО УПРАВЛЕНИЯ, содержащее первую группу элементов И,... группу элементов пам ти, диодную матрицу, дешифратор, причем первые входы элементов И первой группы соединены с соответствующими, выходами дешифратора, входы которого соединены с выходами.элементов пам ти группы , входы которых соединены с первой группой выходов диодной матрицы, втора  группа выходов которой  вл - , етс  группой выходов устройства. отличающеес  тем, что, с целью упрощени  диагностики и контрол , в него введены втора  и треть  группы элементов И, группа элементов ИЛИ, причем информационные входы устройства соединены с первьми входами соответствующих элементов ИЛИ группы и инверсными входами соответствующих элементов И второй труппы, вторые . входы элементов ИЛИ группы Соединены с входом задани  потенциала устройства , выходы элементов ИЛИ группы соединены с пр мыми входами соответствующих элементов И второй группы, выходы которых соединены с вторыми входами соответствующих элементов И первой группы, выходы которых соеди (Л нены с первыми входами элементов И третьей группы, выходы которых соединены с соответствугацими входами диодной матрицы, вторые входы элементов И третьей группы образуют группу входов задани  потенциала устройства. О5 ОдA CONTROL DEVICE containing the first group of elements AND, ... a group of memory elements, a diode array, a decoder, the first inputs of the elements AND of the first group are connected to the corresponding outputs of the decoder, the inputs of which are connected to the outputs of the memory elements of the group whose inputs are connected with the first group of outputs of the diode array, the second group of outputs of which is -, the group of outputs of the device. characterized in that, in order to simplify diagnostics and control, the second and third groups of elements AND, the group of elements OR are entered into it, the information inputs of the device are connected to the first inputs of the corresponding elements OR of the group and the inverse inputs of the corresponding elements AND of the second group, the second. the inputs of the elements OR of the group are connected to the input of the device potential setting, the outputs of the elements OR of the group are connected to the direct inputs of the corresponding elements AND of the second group, the outputs of which are connected to the second inputs of the corresponding elements AND of the first group, the outputs of which are connected (L with the first inputs of the elements AND the third groups whose outputs are connected to the corresponding inputs of the diode array, the second inputs of the elements AND of the third group form the group of inputs for setting the potential of the device.

Description

1, Изобретение относите к цифровым автоматическим устройствам и системам дл  обработки данных и может быть использовано в качестве управл ющих и операционных автоматов ЭВМ и в системах автоматического управлени  , Известно устройство с пам тью секвенциальной структуры,  вл ющеес  частным случаем структуры автомата Уилкса Л . Наиболее близким к изобретению   л етс  устройство с пам тью секвенциальной структуры, содержащее группу элементов И, группу элементов па м ти, диодную матрицу, дешифратор, причем входы элементов И группы сое динены с соответствующими входами устройства и выходами дешифратора, входы которого соединены с выходами элементов пам ти группы, входы которых соединены с первой, группой выходов диодной матрицы, входы которой соединены с выходами элементов И группы, втора  группа выходов диодНой матрицы  вл етс  группой выходов устройства L2j . Недостатком известных устройств  вл етс  сложность реализации их , диагностики и контрол . Цель изобретени  - упрощение диаг ностики и контрол  устройства. Поставленна  цель достигаетс  тем что в устройство управлени , содержа щее первую группу элементов И, группу элементов пам ти, диодную матрицу дешифратор, причем первые входы элементов И первой группы соединены с соответствующими выходами дешифратора , входы которого соединены с выходами элементов пам ти группы, входы которых соединены с первой группой выходов диодной матрицы, втора  груп па выходов которой  вл етс  группой выходов устройства, введены втора  и треть  группы элементов И, группа элементов ИЛИ, причем информационные входы устройства соединены с первбми входами соответствующих элементов ИЛИ группы и инверсными входами соот ветствующих элементов И второй группы , вторые входы элементов ИЛИ групп соединены с входом задани  потенциал устройства, выходы элементов ИЛИ группы соединены с пр мыми входами соответствующих элементов И второй сруппы, выхо№1 которых соединены с вторыми входами соответствующих эле7 ментов И первой группы, выходы которых соединены с первыми входами элементов И третьей группы, выходы которых соединены с соответствующими входами диодной матрицы, вторые входы элементов И третьей группы образуют группу входов задани  потенциала устройства. На чертеже приведена функциональна  схема устройства управлени . Устройство содержит информационные входы 1 группу 2 элементов ИЛИ, управл ющий вход 3, вторую группу 4 элементов И, первую группу 5 элементов И, третью Группу 6 элементов И, группу 7 управл ющих входов, диодную матрицу 8, группу 9 элементов пам ти, дешифратор 10, группу 11 выходов устройства . Устройство работает следующим образом . Предлагаемое устройство управлени  представл ет собой цифровой автомат с пам тью секвенциальной структуры и может находитьс  в одном из двух режимов: работа или контроль. В режи ме работы на все входы задани  потенциала устройства группы 7 подаетс  единичный потенциал, на вход задани , потенциала устройства подаетс  нулевой потенциал. При этом работа устройства соответствует тем цел м и задачам, дл  решени  которых он предназначен . В режиме контрол  подаетс  нулевой потенциал со всех входов задани  потенциала устройства группы 7 и подаетс  единичньй потенциал на вход 3 задани  потенциала устройства. При этом на выходах всех элементов И второй группы 4, если они исправны, должны по витьс  сигналы единичного уровн , которые готов т к работе все элементьГ И первой группы 5. После этого на соответствующие входы задани  потенциала устройства группы 7 подаютс  сигналы единичного уровн  в очередности, определ емой последовательностью тестовых наборов в тесте. Если неисправен какой-либо элемент И второй группы 4, то соответствующий ему элемент И первой группы 5 будет закрыт. При подаче единичного сигнала на второй вход соответствующего элемента И третьей группы 6 по входу зада3 ни  потенциала устройства группы 7 , на его выходе не будет единичного сигнала и, следовательно, не произо дет либо нужного переключени -устро ства, либо формировани  выходного сигнала. Возникновение неисправности в других элементах .устройства также обнаруживаетс , так как единичный сигнал, поступак ций на соответствую щий вход задани  потенциала группы 7, определ ет соответствующий ему тестовьй набор. 7,4 Введение двух групп 5 и 6 элементов И и группы 2 элементов ИЛИ существенно упрощает контроль работоспособности и диагностировани  устройства с помощью тестов. При контроле и диагностике не требуетс  генератор тестовых комбинаций. Эффект от использовани  такого устройства тем больше, чем он сложнее. Как известно , дл  тестового контрол  подобных устройств как правило используетс  ЭВМ.Дл  контрол  предлагаемого устройства ЭВМ может быть заменеjHa простым распределителем сигналов.1, The invention relates to digital automatic devices and data processing systems and can be used as control and operating computer machines and in automatic control systems. A device with a sequential structure memory is known as a particular case of the structure of the Wilks L automaton. The closest to the invention is a device with a memory of a sequential structure containing a group of elements AND, a group of elements of a memory, a diode array, a decoder, and the inputs of the elements AND of a group are connected to the corresponding inputs of the device and the outputs of the decoder, the inputs of which are connected to the outputs of the elements the memory of the group, the inputs of which are connected to the first, the group of outputs of the diode array, the inputs of which are connected to the outputs of the elements of the AND group, the second group of outputs of the diode array is the group of outputs of the device L2j. A disadvantage of the known devices is the complexity of their implementation, diagnosis and control. The purpose of the invention is to simplify the diagnosis and control of the device. The goal is achieved by the fact that the control unit containing the first group of elements AND, a group of memory elements, a decoder diode array, the first inputs of elements AND of the first group are connected to the corresponding outputs of the decoder, the inputs of which are connected to the outputs of the memory elements of the group, whose inputs connected to the first group of outputs of the diode array, the second group of outputs of which is a group of outputs of the device, the second and third groups of elements AND, the group of elements OR, are entered, and the information inputs The device's douches are connected to the first inputs of the corresponding elements of the OR group and the inverse inputs of the corresponding elements of the second group, the second inputs of the elements of the OR group are connected to the input of the device potential, the outputs of the elements of the OR group are connected to the direct inputs of the corresponding elements of the second group, output No. 1 which are connected to the second inputs of the corresponding elements AND of the first group, the outputs of which are connected to the first inputs of the elements AND of the third group, the outputs of which are connected to the corresponding inputs diode array, the second inputs of the elements of the third group form a group of inputs for setting the potential of the device. The drawing shows a functional diagram of the control device. The device contains information inputs 1 group 2 elements OR, control input 3, second group 4 elements AND, first group 5 elements AND, third group 6 elements AND, group 7 control inputs, diode array 8, group 9 memory elements, decoder 10, a group of 11 device outputs. The device works as follows. The proposed control unit is a digital automaton with a memory of a sequential structure and can be in one of two modes: operation or control. In the mode of operation, a unit potential is applied to all the inputs of the potential setting of the device of group 7, the potential of the device is supplied to the input of the reference, zero potential. At the same time, the operation of the device corresponds to the goals and tasks for which it is intended. In the control mode, a zero potential is supplied from all the inputs of the setting potential of the device of group 7 and a single potential is applied to the input 3 of the setting of the potential of the device. In this case, at the outputs of all elements AND of the second group 4, if they are intact, the unit level signals should appear, which prepare all the elements of AND AND the first group 5 for operation. After that, the corresponding inputs of the setting of the potential of the device of group 7 are supplied with the unit level signals in the sequence , determined by the sequence of test kits in the test. If any element And the second group 4 is faulty, then the corresponding element And the first group 5 will be closed. When a single signal is applied to the second input of the corresponding element AND of the third group 6 at the input of the set of the potential of the device of group 7, there will not be a single signal at its output and, therefore, neither the necessary switching of the device or the formation of the output signal will occur. The occurrence of a malfunction in other elements of the device is also detected, since a single signal, the actions to the corresponding input of the setting of the potential of group 7, determines the corresponding test set. 7.4 The introduction of two groups of 5 and 6 elements And and a group of 2 elements OR significantly simplifies the monitoring of the health and diagnostics of the device using tests. When monitoring and diagnostics, no test pattern generator is required. The effect of using such a device is the greater, the more complicated it is. As is well known, for the test control of such devices, a computer is usually used. To control the proposed computer device, jHa can be replaced with a simple signal distributor.

Claims (1)

УСТРОЙСТВО УПРАВЛЕНИЯ, содержащее первую группу элементов И,... группу элементов памяти, диодную матрицу, дешифратор, причем первые входы элементов И первой группы соединены с соответствующими, выходами дешифратора, входы которого соединены с выходами.элементов памяти группы, входы которых соединены с первой группой выходов диодной матрицы, вторая группа выходов которой явля- , ется группой выходов устройства, отличающееся тем, что, с целью упрощения диагностики и контроля, в него введены вторая и третья группы элементов И, группа элементов ИЛИ, причем информационные входы устройства соединены с первьми входами соответствующих элементов ИЛИ группы и инверсными входами соответствующих элементов И второй труппы, вторые входы элементов ИЛИ группы соединены · с входом задания потенциала устройства, выходы элементов ИЛИ группы соединены с прямыми входами соответствующих элементов И второй группы, выходы которых соединены с вторыми входами соответствующих элементов И первой группы, выходы которых соединены с первыми входами элементов И третьей группы, выходы которых соединены с соответствующими входами диодной матрицы, вторые входы элементов И третьей группы образуют группу входов задания потенциала устройства.A CONTROL DEVICE containing the first group of AND elements, ... a group of memory elements, a diode matrix, a decoder, and the first inputs of the AND elements of the first group are connected to the corresponding outputs of the decoder whose inputs are connected to the outputs. Memory elements of the group whose inputs are connected to the first the group of outputs of the diode array, the second group of outputs of which is -, is the group of outputs of the device, characterized in that, in order to simplify the diagnosis and control, the second and third groups of elements And, the group of elements are introduced into it in OR, moreover, the information inputs of the device are connected to the first inputs of the corresponding elements of the OR group and the inverse inputs of the corresponding elements of the second group, the second inputs of the elements of the OR group are connected to the input of the job potential of the device, the outputs of the elements of the OR group are connected to the direct inputs of the corresponding elements of the second group the outputs of which are connected to the second inputs of the corresponding elements of the first group, the outputs of which are connected to the first inputs of the elements of the third group, the outputs of which are connected are connected with the corresponding inputs of the diode array, the second inputs of the AND elements of the third group form a group of inputs for setting the device potential. SU ,1166107SU, 1166107
SU802964121A 1980-07-28 1980-07-28 Control unit SU1166107A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802964121A SU1166107A1 (en) 1980-07-28 1980-07-28 Control unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802964121A SU1166107A1 (en) 1980-07-28 1980-07-28 Control unit

Publications (1)

Publication Number Publication Date
SU1166107A1 true SU1166107A1 (en) 1985-07-07

Family

ID=20911154

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802964121A SU1166107A1 (en) 1980-07-28 1980-07-28 Control unit

Country Status (1)

Country Link
SU (1) SU1166107A1 (en)

Similar Documents

Publication Publication Date Title
KR840005596A (en) Self Test Subsystem for Reactor Protection Systems
SU1166107A1 (en) Control unit
US3814920A (en) Employing variable clock rate
SU1471193A1 (en) Optimal fibonacci p-code checker
SU1649547A1 (en) Signatures analyzer
SU1179348A1 (en) Device for automatic checking of units
SU771656A1 (en) Information input-output device
SU1661768A1 (en) Digital unit testing device
SU1381503A1 (en) Microprogram controller
SU1675895A1 (en) Information input device
RU1798785C (en) Device for testing multiplexer
SU1251189A2 (en) Device for checking semiconductor memory
SU1711209A1 (en) Device for determining product maintenance parameters
SU1010651A1 (en) Memory device having self-testing capability
SU860298A1 (en) Device for checking pulse sequences
SU1416964A1 (en) Device for initiating the input of address
SU1575189A1 (en) Device for addressing memory units
SU858117A1 (en) Shift register testing device
SU1111171A1 (en) Device for checking units
SU964620A1 (en) Multiplexer channel
SU898431A1 (en) Microprogramme-control device
SU903851A1 (en) Interfacing device
SU705451A1 (en) Apparatus for testing majority circuits
SU888127A1 (en) Logic unit testing device
SU601762A1 (en) Device for testing quick-action semiconductor stores