SU822374A1 - Error-correction pulse counter - Google Patents
Error-correction pulse counter Download PDFInfo
- Publication number
- SU822374A1 SU822374A1 SU782664353A SU2664353A SU822374A1 SU 822374 A1 SU822374 A1 SU 822374A1 SU 782664353 A SU782664353 A SU 782664353A SU 2664353 A SU2664353 A SU 2664353A SU 822374 A1 SU822374 A1 SU 822374A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- error
- pulse counter
- correction pulse
- counter
- decoder
- Prior art date
Links
Landscapes
- Processing Of Solid Wastes (AREA)
- Fire-Extinguishing Compositions (AREA)
- Control Of Conveyors (AREA)
Description
ждаетс , то на выходе дешифратора 4 формируетс сигнал Исправно, который помимо своего основного; назначени поступает на вход контролирующего счетчика 2 дл установки в его разрсадах следующего состо ни .waiting, then at the output of the decoder 4 a signal is generated Regularly, which is in addition to its main one; the destination is fed to the input of the monitoring counter 2 for setting the next state in its bit distribution.
В паузе между 2-м и 1-м счетными импульсами состо ни малоразр дного счетчика 2 с приходом тактовогоимпульса 9 дешифруютс .дешифратором 5, и сигналы с его выхода устанавливают в разр дах основного счетчика 1 число 00...001 (единица в младшем разр де),In the pause between the 2nd and 1st counting pulses, the states of the small counter counter 2 with the arrival of the clock pulse 9 are deciphered by the decoder 5, and the signals from its output are set in the digits of the main counter 1 00 ... 001 (one in the least significant de)
Второй счетный импульс во врем действи тактового импульса 10 устанавливает в следующем разр де основного счетчика 1 единичное состо ние , которое ,контролируетс дешифратором 4 во врем действи тактовых импульсов 8. Сигнал с выхода дешифратора 4 поступаетна вход контролирующего счетчика 2 дл установки в The second counting pulse during the operation of the clock pulse 10 sets the next discharge of the main counter 1 to a single state, which is controlled by the decoder 4 during the operation of the clock pulses 8. The output signal from the decoder 4 receives the input of the controlling counter 2 to be set to
его разр дах следующего состо ни . В паузе между 2-м и 3-м счетными импульсами сигналами с выхода дешифратора 5 в разр дах основного счетчика 1 устанавливаетс последующее чисс ло ОО...011. Поэтому 3-й счетный импульс установит единичное состо ние только в последующем разр де основного счетчика 1, которое контролируетс дешифратором 4. Описанный выше процесс последовательного контрол каждого разр да основного счетчика 1 циклически повтор етс . Последовательность изменени состо ний разр дов в OCHOBHCW1 счетчике 1 во врем контрол и установки в нем 5 с выходов дешифратора 5 соответствующего кода в паузе между каждым счетным импульсом приведена-В таблице.its bit of the next state. In the pause between the 2nd and 3rd counting pulses, the signals from the output of the decoder 5 in the bits of the main counter 1 establish the next number OO ... 011. Therefore, the 3rd counting pulse will establish a single state only in the subsequent discharge of the main counter 1, which is controlled by the decoder 4. The above-described process of sequential control of each discharge of the main counter 1 is cyclically repeated. The sequence of changing the states of bits in OCHOBHCW1 counter 1 during monitoring and setting 5 in it of the outputs of the decoder 5 of the corresponding code in the pause between each counting pulse is shown in-Table.
Таким образом, устройство позвол ет существенно сократить врем контрол счетчика.Thus, the device can significantly reduce the meter monitoring time.
переполнени overflow
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782664353A SU822374A1 (en) | 1978-09-18 | 1978-09-18 | Error-correction pulse counter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782664353A SU822374A1 (en) | 1978-09-18 | 1978-09-18 | Error-correction pulse counter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU822374A1 true SU822374A1 (en) | 1981-04-15 |
Family
ID=20785359
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782664353A SU822374A1 (en) | 1978-09-18 | 1978-09-18 | Error-correction pulse counter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU822374A1 (en) |
-
1978
- 1978-09-18 SU SU782664353A patent/SU822374A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU822374A1 (en) | Error-correction pulse counter | |
SU785859A1 (en) | Binary train generator | |
SU1562907A1 (en) | Functional converter of polinominal of third power | |
SU390671A1 (en) | ALL-UNION RATXt *! '! •'! '”••' t" ';.';?! ^ :: ii; ^ if and | |
SU841123A1 (en) | Impulse sequence frequency separator with programmed control | |
SU884151A1 (en) | Pulse counter | |
SU1080120A1 (en) | Programmed control device | |
SU1376106A1 (en) | Analog-to-digital integrating device | |
SU1136156A1 (en) | Device for extracting square root | |
SU752814A1 (en) | Multidecade recounting device with controllable recount factor | |
SU1508210A1 (en) | Arithmetic computing device | |
SU955043A1 (en) | Squarer | |
SU1163334A1 (en) | Device for calculating ratio of time intervals | |
SU1322334A1 (en) | Device for counting articles | |
SU544961A1 (en) | Cube device | |
SU1156004A1 (en) | Device for programmed control | |
SU980288A1 (en) | Variable-duration pulse distributor | |
SU1051727A1 (en) | Device for checking counter serviceability | |
SU449438A1 (en) | Number to code converter | |
SU868999A1 (en) | Single pulse shaped | |
SU945970A1 (en) | Multichannel device for delay of pulse signal | |
JPS56137755A (en) | Parallel-series converting circuit | |
SU661814A1 (en) | Ring counter | |
SU1169170A1 (en) | Digital code-to-pulse repetition frequency converter | |
SU738177A1 (en) | Circular register counter |