SU822143A2 - След ща система - Google Patents
След ща система Download PDFInfo
- Publication number
- SU822143A2 SU822143A2 SU792785756A SU2785756A SU822143A2 SU 822143 A2 SU822143 A2 SU 822143A2 SU 792785756 A SU792785756 A SU 792785756A SU 2785756 A SU2785756 A SU 2785756A SU 822143 A2 SU822143 A2 SU 822143A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- storage element
- amplifier
- output
- servo system
- adder
- Prior art date
Links
Landscapes
- Electroplating Methods And Accessories (AREA)
- Catalysts (AREA)
- Continuous Casting (AREA)
Description
(54) СЛЕДЯЩАЯ СИСТЕМА
Изобретение относитс к авгоматичес кому регулированию, в частности, может быть использовано в слец щик системах отработки угловой величины. По основному авт. св. № 466486 известна слец ща система, содержаща элемент сравнени , выход которого через последовательно соединенные сумматор и усилитель св зан со входом исполнительного механизма, выход которого сое динен с одним из входов элемента сравнени , последовательно соединенные ключ и запоминающий элемент, вход ключа подключен к входу усилител , а выход запоминающего элемента - к одному из входов сумматора 1J. Однако известна система в переходном режиме работы имеет недостаточное быстродействие, которое зависит от конечной величины посто нной времени зар да запоминающего элемента при замкнутом положении ключа, причем уменьше ние посто нной времени приводит к раз- р ду запоминающего элемента при разомк нутом состо нии ключа. На быстродействии также сказываетс единичный коэффициент перецачц запоминающего элемента, увеличение которого невозможно в сущес вующей след щей системе. Это вызывает дополнительную ошибку след щей системы, что недопустимо. Цель изобретени - повышение быстродействи след щей системы. Поставлеина цель достигаетс тэм, что в систему введены последовательно включенные второй усилитель и пороговое устройство, выход запоминающего элемвн- та соединен с третьим входом сумматора через последовательно включенные второй усилитель и пороговое устройство. На чертеже представлена блок-схема след щей системы. Система содержит элемент 1 сравнени , cyjviMaTOp 2, ключ 3, запоминающий элемент 4, первый усилитель 5, исполни- тельный элемент 6, второй усилитель 7 и пороговое устройство 8. Система работает следующим образом.
Claims (1)
- Фор'мула'изобрётенияСледящая система по авт. св.25 № 466486, отличающаяся тем, что, с целью повышения- быстродействия в ней, выход запоминающего элемента соединен с третьим входом сумматора через последовательно включенные 30 второй усилитель и пороговое устройство.Источники информации, принятые во внимание при экспертизе1. Авторское свидетельство СССР № 466486, кл. Q-O5 В 11/00, 1972 35.(прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792785756A SU822143A2 (ru) | 1979-06-27 | 1979-06-27 | След ща система |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792785756A SU822143A2 (ru) | 1979-06-27 | 1979-06-27 | След ща система |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU466486 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU822143A2 true SU822143A2 (ru) | 1981-04-15 |
Family
ID=20836126
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792785756A SU822143A2 (ru) | 1979-06-27 | 1979-06-27 | След ща система |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU822143A2 (ru) |
-
1979
- 1979-06-27 SU SU792785756A patent/SU822143A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
MY141580A (en) | Optical recording method performing power control with variable linear velocity | |
KR920001851A (ko) | 프로그램가능 논리장치의 전력 감소회로 | |
ES439584A1 (es) | Una disposicion de circuito perceptor de transferencia de carga. | |
EP0031950A3 (en) | Memory device | |
JPS5665555A (en) | Modulation system with binary information | |
JPS57189397A (en) | Semiconductor storage device | |
SU822143A2 (ru) | След ща система | |
JPS56130884A (en) | Semiconductor memory device | |
JPS5543688A (en) | Fourier conversion device | |
JPS5788599A (en) | Data access device | |
JPS56111961A (en) | Data file control device | |
JPS57182857A (en) | Program trace accumulating and recording system | |
SU586470A1 (ru) | Устройство дл моделировани аккумул торной батареи | |
Nagy | Direct gravity formula for the geodetic reference system 1967 | |
SU698017A1 (ru) | Цифровой интегратор | |
JPS5654677A (en) | Associative memory device | |
JPS55135395A (en) | Storage unit for infromation | |
JPS6484306A (en) | Sequence program generating device | |
JPS56127255A (en) | Automatic operating device | |
JPS57176464A (en) | Data transfer system | |
Sinanyan | Completeness of analytic functions and extremality of the coefficients of a Laurent series | |
SU595790A1 (ru) | Оперативное запоминающее устройство | |
HILL et al. | The realization and technology of interfaces between optics and electronics in holographic memories | |
JPS57135498A (en) | Semiconductor memory | |
SU1534630A1 (ru) | Система зар да |