SU817981A1 - Устройство дл управлени инвертором - Google Patents

Устройство дл управлени инвертором Download PDF

Info

Publication number
SU817981A1
SU817981A1 SU792772516A SU2772516A SU817981A1 SU 817981 A1 SU817981 A1 SU 817981A1 SU 792772516 A SU792772516 A SU 792772516A SU 2772516 A SU2772516 A SU 2772516A SU 817981 A1 SU817981 A1 SU 817981A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
switch
input
binary counter
decoder
Prior art date
Application number
SU792772516A
Other languages
English (en)
Inventor
Александр Вячеславович Кашкан
Юрий Николаевич Петренко
Original Assignee
Минский Завод Холодильников
Белорусский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский Завод Холодильников, Белорусский Политехнический Институт filed Critical Минский Завод Холодильников
Priority to SU792772516A priority Critical patent/SU817981A1/ru
Application granted granted Critical
Publication of SU817981A1 publication Critical patent/SU817981A1/ru

Links

Landscapes

  • Inverter Devices (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ИНВЕРТОРОМ
Изобретение относитс  к электротехнике и может быть использовано в электроприводах с асинхронными двигател ми.
Известна цифрова  система управлени  преобразователем, содержаща  нуль-орган, счетчики импульсов, умножитель частоты и элемент И 1.
Недостатки указанной схемы - дискретность частоты выходного напр жени , невозможность получени  широтно-импульсной модул ции выходного напрйжени , например по синусоидальному закону, сложность технической реализации.
Наиболее близким к предлагаемому  вл етс  устройство дл  управлени  преобразователем посто нного напр жени  в синусоидальное , содержащее задающий генератор, двоичный счетчик, линейный дешифратор, логические элементы И-НЕ, ИЛИ-НЕ, трансформаторные усилители, усилители мощности, тактовый генератор и ждущие мультивибраторы 2.
Недостатки известного устройства состо т в сложности настройки ждущих мультивибраторов на заданную задержку импульсов , невозможности использовани  схемы
в многофазном инверторе, где требуетс  строго определенный сдвиг фаз, а также невозможности изменени  формы тока нагрузки при перестройке частоты.
Цель изобретени  - увеличение точности регулировани  при многофазном исполнении .
Указанна  цель достигаетс  тем, что устройство снабжено включенным на выходе
двоичного счетчика дополнительным дещифратором с первым коммутатором на выходе, блоком формировани  кодов, со вторым коммутатором на выходе, подключенным к выходам коммутаторов элементом совпадени , включенными в каждом канале и на выходе
каждого элемента И-НЕ триггерами со счетным входом, подключенным к выходу двоичного счетчика в каждой фазе регистром углов управлени , который подключен первым выходом ко входу соответствующего элемента И-НЕ, вторые выходы регистров УГЛОВ управлени  подключены ко входам первого коммутатора, причем выход линейного дешифратора подключен ко входу второго коммутатора, выход элемента совпадени  и
выход дополнительного дешифратора подключены ко входу каждого элемента И-НЕ.
Кроме того, с целью исключени  асимметрии выходного сигнала, в него введены запоминающие триггеры, каждый из которых подключен к выходу соответствующего триггера со счетным входом, причем входы разрешени  записи запоминающих триггеров соединены между собой и с выходом дво ичного счетчика.
На фиг. 1 показана блок-схема предлагаемого устройства; на фиг. 2 - временна  диаграмма выходных сигналов дл  одной фазы работы устройства.
Устройство содержит генератор 1, двоичный счетчик 2, линейные дешифраторы 3 и 4, реверсивные двоично-дес тичные счетчики 5-7, двоичные счетчики 8-10, элементы 11 совпадени , блок 12 установки и формировани  кодов, коммутаторы 13 и 14, элементы 15-20 И-НЕ, триггеры 21-26 со счетным входом и триггеры 27-32 запоминающие .
Устройство работает следующим образом .
С генератора 1 частота поступает на счетчик 2. Код счетчика 2 с помощью линейных дешифраторов 3 и 4 управл ет коммутаторами 13 и 14. С выхода: счетчика сигнал поступает на регистры углов управлени . Каждый регистр состоит из реверсивного двоично-дес тичного счетчика 5-7 и двоичного счетчика 8-10. Число регистров зависит от числа фаз. Все регистры засинхронизированы между собой на угол сдвига фаз, и считают до 2 л. Двоичные счетчики считают до четырех, а двоично-дес тичные реверсивные счетчики от О до Э|2 и обратно.
Коды реверсивных двоично-дес тичных счетчиков 5-7 через коммутатор 13 поочередно соедин ютс  с элементом 11 совпадени . На другие входы элемента 11 совпадени  поочередно через коммутатор 14 подсоедин ютс  коды блока 12 установки и формировани  кодов углов начала и конца импульсов модул ции. Число задаваемых углов зависит от числа импульсов щиротноимпульсной модул ции в одном периоде выходного сигнала. С элемента 11 совпадени , линейного дешифратора 4 и последвих триггеров счетчиков 8-10 сигнал приходит на элементы 15-20 И-НЕ. Здесь происходит распределение сигналов начала и конца импульсов модул ции по фазам пол рности . С элементов 1.5-20 И-НЕ сигналы поступают на счетные входы триггеров 21-26. Выходы этих триггеров соединены со входами запоминающих триггеров 27-32, разрешение записи на которые осуществл етс  единым импульсом с выхода двоичного счетчика 2.
На фиг. 2 показана временна  диаграмма выходных сигналов устройства, в зависимости от заданных на блоке установки и формировани  кодов значений углов управлени  щирот импульсной модул ции. В верхней части диаграммы показана зависимость напр жени  выхода Uewx от текущего значени  фазового угла ш t. Диаграмма построена из расчета, что на блоке установки и формировани  кодов заданы углы Xi, ХгИ xj.
Предлагаемое устройство позвол ет в широких пределах измен ть частоту и закон широтно-импульсной модул ции.

Claims (2)

  1. Формула изобретени 
    . Устройство дл  управлени  инвертором , содержащее задающий генератор, выходом подключенный ко входу двоичного счетчика , выходом подключенного ко входу линейного дешифратора, элементы И-НЕ по числу каналов, отличающеес  тем, что, с целью увеличени  точности регулировани  при многофазном исполнении, оно снабжено включенным на выходе двоичного счетчика дополнительным дешифратором с первым коммутатором на выходе, блоком формировани  кодов, со вторым коммутатором на выходе, подключенным к выходам коммутаторов элементом совпадени , включенным на выходе каждого элемента И-НЕ триггером со счетным входом, подключенным к выходу двоичного счетчика, в каждой фазе регистром углов управлени , подключенным первым выходом к соответствующему элементу И-НЕ, вторые выходы регистров углов управлени  подключены ко входам первого коммутатора, причем выход линейного дешифратора подключен ко входу второго коммутатрра, выход элемента совпадени  и выход дополнительного дещифратора подключены ко входам каждого элемента И-НЕ.
  2. 2. Устройство по п. 1, отличающеес  тем, что, с целью исключени  асимметрии выходного сигнала, оно снабжено двум  запоминающими триггерами, каждый из которых подключен к выходу соответствующего триггера со счетным входом, входы разрешени  записи запоминающих триггеров соединены между собой и подключены к выходу двоичного счетчика.
    Источники информации,
    прин тые во внимание при экспертизе
    1.Патент ВНР № 164169, кл. Н 03 К 6/13, 1974.
    2.Авторское свидетельство СССР № 517123, кл. Н 02 М 7/44, 1975.
SU792772516A 1979-05-29 1979-05-29 Устройство дл управлени инвертором SU817981A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792772516A SU817981A1 (ru) 1979-05-29 1979-05-29 Устройство дл управлени инвертором

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792772516A SU817981A1 (ru) 1979-05-29 1979-05-29 Устройство дл управлени инвертором

Publications (1)

Publication Number Publication Date
SU817981A1 true SU817981A1 (ru) 1981-03-30

Family

ID=20830412

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792772516A SU817981A1 (ru) 1979-05-29 1979-05-29 Устройство дл управлени инвертором

Country Status (1)

Country Link
SU (1) SU817981A1 (ru)

Similar Documents

Publication Publication Date Title
SU817981A1 (ru) Устройство дл управлени инвертором
SU955417A1 (ru) Многоканальное цифровое фазосдвигающее устройство
SU921038A1 (ru) Устройство дл управлени @ -фазным инвертором
SU1112544A1 (ru) Формирователь многофазных напр жений
SU1048571A1 (ru) Формирователь линейно-измен ющегос напр жени
SU1120478A1 (ru) Устройство дл управлени @ -фазным вентильным преобразователем
SU964896A1 (ru) Способ формировани управл ющих импульсов и устройство дл его осуществлени
SU811485A1 (ru) Многоканальное устройство дл упРАВлЕНи ВЕНТильНыМ пРЕОбРАзОВАТЕлЕМ
SU762112A1 (ru) Трехфазный инвертор i
SU989714A1 (ru) Устройство дл пуска асинхронного электродвигател
SU1070528A1 (ru) Многофазный импульсный стабилизатор
SU993428A1 (ru) Устройство дл управлени шаговым двигателем с дроблением шага
SU1056422A1 (ru) Устройство дл управлени двухфазным асинхронным электродвигателем
SU630627A1 (ru) Преобразователь двоичных дес тиразр дных чисел в двоично-дес тичные
SU1302429A1 (ru) Преобразователь цифрового кода в интервал времени
SU1483438A1 (ru) Многофазный импульсный стабилизатор напр жени
SU813706A1 (ru) Устройство управлени ключевым гЕНЕРАТОРОМ
SU1201852A1 (ru) Элемент с управл емой проводимостью
SU1597759A1 (ru) Преобразователь активной мощности трехфазной электрической цепи в цифровой код
SU577671A1 (ru) Преобразователь напр жени в код
SU1183949A1 (ru) МНОГОФАЗНЫЙ ИМПУЛЬСНЫЙ СТАБИЛИЗАТОР напряжения
SU851732A1 (ru) Устройство дл управлени вентильнымпРЕОбРАзОВАТЕлЕМ
SU896738A1 (ru) Устройство дл управлени многофазным преобразователем
SU641604A1 (ru) Устройство дл управлени углом отпирани вентилей
RU1781786C (ru) Многоканальное устройство дл управлени тиристорным преобразователем