SU964896A1 - Способ формировани управл ющих импульсов и устройство дл его осуществлени - Google Patents

Способ формировани управл ющих импульсов и устройство дл его осуществлени Download PDF

Info

Publication number
SU964896A1
SU964896A1 SU813256537A SU3256537A SU964896A1 SU 964896 A1 SU964896 A1 SU 964896A1 SU 813256537 A SU813256537 A SU 813256537A SU 3256537 A SU3256537 A SU 3256537A SU 964896 A1 SU964896 A1 SU 964896A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
pulses
pulse
input
comparator
Prior art date
Application number
SU813256537A
Other languages
English (en)
Inventor
Сергей Михайлович Исаков
Владимир Михайлович Рябенький
Original Assignee
Николаевский Ордена Трудового Красного Знамени Кораблестроительный Институт Им.Адмирала С.О.Макарова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Николаевский Ордена Трудового Красного Знамени Кораблестроительный Институт Им.Адмирала С.О.Макарова filed Critical Николаевский Ордена Трудового Красного Знамени Кораблестроительный Институт Им.Адмирала С.О.Макарова
Priority to SU813256537A priority Critical patent/SU964896A1/ru
Application granted granted Critical
Publication of SU964896A1 publication Critical patent/SU964896A1/ru

Links

Landscapes

  • Control Of Eletrric Generators (AREA)

Description

(54) СПСХ:ОБ ФОРМИРОВАНИЯ УПРАВЛЯЮЩИХ ИМПУЛЬСОВ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ
1
Изобретение относитс  к преобразовательной технике и может быть использовано в устройствах управлени  мощными многофазными преобразовател ми и тиристорами .
Известен способ формировани  управл ющих импульсов, состо щий в том, что попупериод одной фазы сетевого напр же-. НИН заполн ют высокочастотной последовательностью импульсов, считывают их, |Q   в моменты времени, равные 1/3   2/3 попуперирда, формируют управл ющие импульсы flj .
Наиболее близким техническим решением к прототипу по средствам и достл- j гаемому результату  вл етс  способ формировани  управл ющих импульсов, состо щий в там, что разбивают полупериод сетевого напр жени  на равные интервалы времени путем заполнени  его высокочас-2в тотными импульсами опорного генератора и последующего считывани  их. Устройство , реализующее данный способ, содержит последовательно согласуючшй трансформатор , низкочастотный фильтр и нуль-орган, опорн гй генератор, последовательно сое- пересчетную  чейку, двоичный счет:чик и многоразр дный компаратор, вычитающий вход которого подключен к выходу опорного генератора и выход - ко входу второго счетчика ; 2J .
Недрстатком известных способов и реализующих их устройств  вл етс  невысока  надежнссть, обусловленна  наличием оолыиого числа цифровых элементов дл  счета импульсов.
Целью изобретени   вл етс  повышение надежност  устройства.

Claims (1)

  1. Поставленна  цель достигаетс  тем; что выдел ют интервал времени между попупериодом сетевого напр жени    строго фиксированным отрезком времени, соответствукшшм попупериоду максимально возможной частогы сети за счет заполнени  его импульсами опорного генератора   считьгеани  ю а выходные  мпульсы, соответствуюиз е каждой трети полупериода сетевого нащмжени , формируют в мог менты равенства 1г.лю суммы импульсов опорного генератора и его импульсов, соответствующих сумме трети строго фиксированного интервала времени и трети выделенного интервала времени. Кроме того, известное устро тво снабжено двум  элементами И, элементом ИЛИ, формирователем узких импульсов, формирователем импульсов и ключом, входы которого подсоединены соответственно к выходу опорного генератора и выходу первого элемента И, первый вход которого соединен с выходом нуль-органа И второй вход через формирователь импульсов с выходом нуль-органа, соединенным через фильтр узких импульсов с первыми входами элемента ИЛИ и второго элемента И, вторые входы которых подключены к входу второго счетчика, подсое диненного своим выходом к R -входам сброса первого счетчика и многоразр дного компаратора, причем выход ключа соединен со входом пересчетной схемы, а выход элемента ИЛИ - с входом предварительной установ си компаратора. - На $иг. 1 приведена принципиальна  электрическа  схема устройства дл  осуществлени  предложенного способа формировани  управл ющих импульсов; на фиг. временные диаграммы, по сн ющие приншш работы устройства. Устройство содержит (фиг. 1) согласующий трансформатор. 1, низкочастотный фильтр 2, нуль-орган 3, формирователь импульсов фиксированной длительности 4, логический элемент И 5, ключ 6, опорный генератор 7, пересчетную  чейку 8, осуществл ющую деление на три частоты поступающих на его вход импульсов, двоичный счетчик 9, многоразр дный компаратор Ю, представл ющий собой двоичны вычитающий счетчик, имеющий возможность осуществл ть предварительную запись числа по входам Д1-Д12, формирователь узких импульсов 11, двухвходовой логический элемент ИЛИ 12, второй счет чик (счетчик по модулю 5) 13, двухвходовой логический элемент И 14. Устройство, реализующее предлагаемы способ, работает следующим образом. Напр жение сети, поступающее через согласующий трансформатор 1 и низкочас тотный фильтр 2 ( 4 1г. 2а), преобразуетс  нуль-органом 3 в последовательност пр моугольных импульсов (фиг. 2cf), даи Тепьность которых равна половине перио- да напр жени  сети. Фронтом импульса нутть-органа 3 запускаетс  формиро ватель импульсов строго -фиксированной длительности 4. Причем длительность этих импульсов Тф выбираетс  из услови  l/2f, где f максимально возможна  частота сети (фиг, 2-S}. Импул1: сы с выхода нуль-органа 3 и формировател  4 поступают на логический элемент И 5, выходной иклтульс которого равен разности длительностей импульсов нуль-органа 3 и формироват ел  4 ( фиг. 21). Выходной импульс логического элемента И 5 открывает ключ 6, И импульсы задающего генератора частоты 7, прошедшие через пересчетную  чейку 8, Начинают считыватьс  двоичным счетчиком 9. По окончании импульса логического элемента 5 ключ 6 закрываетс , и счетчик 9 прекращает счет. При этом в счетчике 9 сформирован код числа , соответствующего 1/3 длительности импульса логического элемента 5. Выходы счетчика 9 соединены со входами Д1-Д8 младших разр дов предварительной записи числа многоразр дного компаратора 1О. На входы Д9-Д12 старших разр дов предварительной записи числа подаетс  код числа, соответствующего 1/3 длительности импульса , формировател  4, причем предварительна  запись числа по входам Д1-Д12 осуществл етс  в момент подачи импульса по входу С многоразр дного компаратора 1О. Результирующий код/ поданный на входы предварительной записи Д1-Д12 компаратора 10, соответствует длительности 1/3 текущего полупериода напр жени  сети. По окончании импульса нуль-органа 3 формирователь 11 формирует короткий импульс (фиг, 2б ),  вл ющийс  выходным импульсом устройства синхронизашга. Этот же импульс через элемент ИЛИ 12 поступает на вход С предварительной за1ШСИ компаратора 10, после чего компаратор устанавливаетс  в положение, соответствующее числу, код которого подан на входи Д1-Д12 многоразр дного компаратора Ю. Частота опорного генератора 7 выбираетс  такой, что врем  в течение которого компаратор 10 обнул етсг, равно 1/3 текущего полупериода. В момент обнулени  компаратора 10 на его выходе по вл етс  короткий импульс, которым он снова устанавливаетс  в состо ние, соответствующее числу, код которого подан на входь Д1-Д12. Через 1/3 текущего полупериода напр жени  сети компаратор 10 снова обнулитс . Выходные импульсы компаратора 10 поступают на счетчик 13, модуль счета которого равен 5. После поступлени  п - тЬго импульса с выхода многоразр дного компаратора. 10 счетчик 13 своим выход ным щущульсом (фиг, 2 ) устанавливает счетчик 9 и компаратор 10 в нулевое состо ние. При по влении выходного импульса элемента И 5 ключ 6 открываетс  и цикл работы устройства синхронизации повтор етс . На фиг, 2 (А изображена последовательность импульсов на выходе :ПредлаГаемоГо устройсгва.При частоте сети 50 Гц удобно выбирать Тф 1/2,55,555 O,009p.f5T 333333 Гц. Тогда на входы Д9-Д12 многоразр дного компаратора 10 необходимо подать код числа 4, а диапазон воз можных изменений частоты сети в част-sности дл  автономных энергоустановок, составл ет 44,2-55,6 Гц. Причем макисмальна  ошибка, вызванна  дискретностью работы устройства, не превьпиает 0,16 , В предлагаемом изобретении снижаетс  количество подсчитываемых импульсов снижаетс  количество счетчиков и других логических элементов, что обеспечивает повышение .надежности. Формула изобретени  1 Способ формировани  управл ющих импульсов, состо щий в том, что разби- вйют полупериод сетевого напр жени  на равнью интервалы времени путем заполнени  его высокочастотными импульсами опорного генератора и последующего считывани  их, отличающийс  тем, что, с целью повьппени  надежности , выдел5пот интервал времени между полупериодом сетевого напр жени  и строго фиксированным отрезком времени, соответствующим полупери оду максимально возможной частоты сети за счет заполнени  его импульсами опорного гене ратора и считывани  их, а выходные управл юшие импульсы, соответствутоише каждой трети попупериода сетевого напр жени , формируют в моменты равенства нулю суммы импульсов опорного генератора и его импульсов, соответствующих сумме трети строго фиксированного интервала времени и трети выделенногч интервала времени, 2, Устройство дл  формировани  управл юцщх импульсов, содержащее последовательно соединенные согласуюпгай трансформатор, низкочастотный фильтр и нуль-орган, опорный генератор, последовательно соединенные перес етную  чейку , двоичный счетчик и многоразр дный компаратор, вычитаюишй вход которого подключен к выходу опорного генератора и выход - к входу второго счетчика, отличающеес  тем, что, с целью повышени  надежности, оно снабжено двум  элементами И, элементом.ИЛИ, формирователем узких импульсов, формирователем импульсов к КЛЮЧОМ входы которого подсоединены соответственно к выходу опорного генератора и выходу первого элемента И, первый вход которого соединен с выходом нуль-органа и второй ВХОД через формирователь импульсов - с выходом нуль-органа, сое диненным через фильтр узких импульсов с первыми входами элемента ИЛИ н второго элемента И, вторые входы которых подключены . к входу второго счетчика, подсоединенного своим выходом к R -входам сброса первого счетчика и многоразр дного компаратора , причем выход ключа соединен с входом пересчетной схемы, а выход элемента ИЛИ - с бходом предварш-ельной установки ксймпаратора. ИСТОЧНИКИ информации, прин тые во внимание хгри экспертизе 1.ABTqpcKoe свидетельство СССР №630718, ioi. Н 02 Р 13/16, 1976. 2,Авторское свидетепьспво СССР № 625296, кл. Н 02 Р 13/16, 1974,
    ( / к П с в о о k
    ее
    Гг
    «Ъ
    Г
    V ae Л
    ж
    J
    Qj
    ч«3
    ij
    «с
    с
    II
    ж
    I I
    фиг.2
SU813256537A 1981-03-04 1981-03-04 Способ формировани управл ющих импульсов и устройство дл его осуществлени SU964896A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813256537A SU964896A1 (ru) 1981-03-04 1981-03-04 Способ формировани управл ющих импульсов и устройство дл его осуществлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813256537A SU964896A1 (ru) 1981-03-04 1981-03-04 Способ формировани управл ющих импульсов и устройство дл его осуществлени

Publications (1)

Publication Number Publication Date
SU964896A1 true SU964896A1 (ru) 1982-10-07

Family

ID=20946176

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813256537A SU964896A1 (ru) 1981-03-04 1981-03-04 Способ формировани управл ющих импульсов и устройство дл его осуществлени

Country Status (1)

Country Link
SU (1) SU964896A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1995029529A1 (en) * 1994-04-20 1995-11-02 Sundstrand Corporation Switched reluctance starter/generator

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1995029529A1 (en) * 1994-04-20 1995-11-02 Sundstrand Corporation Switched reluctance starter/generator
US5489810A (en) * 1994-04-20 1996-02-06 Sundstrand Corporation Switched reluctance starter/generator

Similar Documents

Publication Publication Date Title
US3735241A (en) Poly-phase digital controller
SU964896A1 (ru) Способ формировани управл ющих импульсов и устройство дл его осуществлени
GB1275151A (en) Linear fm signal generator
SU1287029A1 (ru) Устройство дл измерени частотных параметров электрических сигналов
SU955500A1 (ru) Устройство дл управлени тиристорным преобразователем
SU1341634A1 (ru) Генератор импульсов со случайной длительностью
SU436346A1 (ru) Устройство для преобразованияпоследовательности импульсов впоследовательность трехуровневых сигналов
SU896756A1 (ru) Фильтр симметричных составл ющих системы фазных сигналов
SU817981A1 (ru) Устройство дл управлени инвертором
SU547031A1 (ru) Устройство формировани переменных временных интервалов
SU1390748A1 (ru) Способ управлени автономным инвертором с широтно-импульсной модул цией
SU1465952A1 (ru) Устройство дл формировани серий импульсов
SU955417A1 (ru) Многоканальное цифровое фазосдвигающее устройство
SU490252A1 (ru) Устройство дл фазового управлени преобразователем частоты с непосредственной св зью
US3745557A (en) Analog-digital and digital-analog conversion device and method
SU1633517A1 (ru) Устройство дл формировани сигнала изображени
SU718938A1 (ru) Устройство дл формировани импульсов синхронизации
SU1596454A1 (ru) Управл емый делитель частоты импульсов
SU560329A1 (ru) Устройство воспроизведени частоты входного сигнала
SU1394394A1 (ru) Преобразователь частоты следовани импульсов
SU1275684A1 (ru) Способ формировани импульсов управлени тиристорами @ -фазного автономного инвертора с широтно-импульсным регулированием
SU481113A1 (ru) Способ временной задержки управл ющих импульсов
JPS5441248A (en) Power source synchronizing timign set up circuit
SU630718A1 (ru) Способ формировани управл ющих импульсов
SU781801A1 (ru) Формирователь импульсов,сдвинутых во времени