SU813743A1 - Формирователь импульсной последо-ВАТЕльНОСТи - Google Patents

Формирователь импульсной последо-ВАТЕльНОСТи Download PDF

Info

Publication number
SU813743A1
SU813743A1 SU792740919A SU2740919A SU813743A1 SU 813743 A1 SU813743 A1 SU 813743A1 SU 792740919 A SU792740919 A SU 792740919A SU 2740919 A SU2740919 A SU 2740919A SU 813743 A1 SU813743 A1 SU 813743A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
trigger
match
inputs
elements
Prior art date
Application number
SU792740919A
Other languages
English (en)
Inventor
Георгий Николаевич Никулин
Валерий Иванович Костерев
Лариса Низамовна Бормотова
Original Assignee
Предприятие П/Я А-7160
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7160 filed Critical Предприятие П/Я А-7160
Priority to SU792740919A priority Critical patent/SU813743A1/ru
Application granted granted Critical
Publication of SU813743A1 publication Critical patent/SU813743A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Hardware Redundancy (AREA)

Description

(54) ФОР/ЧИРОВАТЕЛЬ ИМПУЛЬСНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ
1
Изобретение относитс  к автоматике и вычислительной технике и предназначено дл  использовани  в различного типа преобразовател х и счетно-решающих устройствах .
Известен формирователь импульсной последовательности, содержащий первый и второй триггеры и инвертор 1.
Недостатком этого устройства  вл етс  низка  достоверность функционировани .
Известен также формирователь импульсной последовательности, содержащий первый и второй триггеры, первую и вторую дифференцирующую цепочки, и первый и второй элементы совпадени , единичный и нулевой выходы первого триггера соединены соответственно через первую и вторую дифференцирующую цепочки с первыми входами соответственно первого и второго элемента совпадени , а единичный выход второго триггера соединен с вторыми входами первого и второго элементов совпадени , а входы первого и второго триггеров соединены соответственно с первым и вторым входами формировател  импульсной последовательности 2.
Недостатком данного устройства  вл етс  относительно низка  помехозащищенность .
Цель изобретени  - повыщение помехозащищенности .

Claims (2)

  1. Поставленна  цель достигаетс  тем, что в формирователь импульсной последовательности , содержащий первый и второй триггеры , первую и вторую дифференцирующую цепочки и первый и второй элементы совпадени , единичный и нулевой выходы первого триггера соединены через соответственно первую и второю дифференцирующую цепочки с первыми входами соответственно первого и второго элемента совпадени , а единичный выход второго триггера соединен с вторыми входами первого и второго элементов совпадени , а входы первого и второго триггеров соединены соответственно с первым и вторым входами формировател  импульсной последовательности, введены третий триггер, третий и четвертый элементы совпадени  и первый и второй элементы задержки , выход первого элемента совпадени  соединен с первым входом третьего элемента .совпадени  и через первый элемент задержки с первым установочным входом третьего триггера , единичный выход которого соединен с вторым входом третьего элемента совпадени , выход которого соединен с-первым выходом формировател  импульсной последовательности, второй выход которого соединен с выходом четвертого элемента совпадени , первый и второй входы которого соединены соответственно с выходом второго элемента совпадени  и нулевым выходом третьего триггера, второй установочный вход которого соединен через второй элемент задержки с выходом второго элемента совпадени . На чертеже представлена структурна  схема формировател  импульсной последовательности . Схема содержит первый 1, второй 2 и третий 3 триггеры, первую 4 и вторую 5 дифференцирующую цепочки и первый 6, второй 7, третий 8 и четвертый 9 элементы совпадени , первый 10 и второй 11 элементы задержки, единичный и нулевой выходы первого триггера 1 соединены соответственно через первую 4 и вторую 5 дифференцируюплие цепочки с первыми входами соответственно первого 6 и второго 7 э.чементов совпадени , а единичный зыход второго триггера 2 соединен с вторыми входами первого б и второго 7 элементов совпадени , а входы первого 1 и второго 2 триггеров соединены соответственно с первым 12 и вторым. 13 входами формировател  импульсной последовательности, выход первого элемента 6 совпадени  соединен с первы.м входом третьего элемента 8 совпадени  и через первый элемент 10 задержки с первь м установочным в.ходом третьего триггера 3, единичный выход которого соединен с вторым входом третьего элемента 8 совпадени , выход которого соединен с первым выходом 14 формировател  импульсной последовательности, второй выход 15 которого соединен с выходом четвертого элемента 9 совпадени , нервый и второй входы которого соединены соответственно с выходом второго элемента 7 совпадени  и нулевым выходом третьего триггера 3, второй установочный вход которого соединен через второй элемент 11 задержки с выходом второго элемента 7 совпадени . Устройство работает следующим образом . На входы триггеров 1 и 2 поступают последовательности пр моугольных сигналов, сдвинутые на угол ±90 градусов. Триггеры 1 и 2 мен ют свои состо ни  в соответствии с сигналами. С выходов триггера 1 продифференцированные цепочками 4 и 5 сигналы попадают на схемы 6 и 7 совпадени , дл  которых разрещающим потенциалом  вл ютс  сигналы верхнего уровн  с триггера 2. При соответствующих совпадени х сигна лов с второго триггера 2 с разрешающим сигналом они проход т на элементы 10 и 11 задержки и через них на установочные входы триггера 3. Незадержанные сигналы подаютс  непосредственно на элементы 8 и 9 совпадени . При наличии разрещений на элементах 8 и 9 совпадени , подаваемых с триггера 3, сигналы проход т на выходы 14 и 15 устройства. При этом ложные имнульсы , имеющиес  на выходе элементов 6 и 7 совпадени , на выход устройства не проход т. На выход проход т только сигналы , соответствующие периодам основной последовательности. Формула изобретени  Формирователь импульсной последовательности , содержащий первый и второй триггеры, первую и вторую дифференцирующую цепочки и первый и второй элементы совпадени , единичный и нулевой выходы первого триггера соединены через соответственно первую и вторую дифференцируюп;ую цепочки с первыми входами соответственно первого и второго элемента совпад ,ени , а единичный выход второго триггера соединен с вторыми в.ходами первого и второго элементов совпадени , а входы первого и второго триггеров соединены соответственно с первым и вторым входами формировател  импульсной последовательности, отличающшс  тем, что, с целью повышени  помехозащищенности, в него введены третий триггер, третий и четвертый элементы совпадени  и первый и второй элементы задержки, выход первого элемента совпадени  соединен с первым входом третьего элемента совпадени  и через первый элемент задержки с первым установочным входом третьего триггера, единичный выход которого соединен с вторым входом третьего элемента совпадени , выход которого соединен с первым выходом формировател  импульсной последовательности , второй выход которого соединен с выходом четвертого элемента совпадени , первый и второй входы которого соединены соответственно с выходом второго элемента совпадени  и нулевым выходом третьего триггера, второй установочный вход которого соединен через второй элемент задержки с выходом второго элемента совпадени . Источники информации, прин тые во внимание при экспертизе 2143013, 1.За вка ФРГ кл. Н 03 К 5/156, 1975.
  2. 2.Гитис Э. И. Преобразователи информации дл  цифровых вычислительных устройств . М-Л.,Госэнергоиздат, 1961, с. 212- 214 (прототип).
SU792740919A 1979-03-26 1979-03-26 Формирователь импульсной последо-ВАТЕльНОСТи SU813743A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792740919A SU813743A1 (ru) 1979-03-26 1979-03-26 Формирователь импульсной последо-ВАТЕльНОСТи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792740919A SU813743A1 (ru) 1979-03-26 1979-03-26 Формирователь импульсной последо-ВАТЕльНОСТи

Publications (1)

Publication Number Publication Date
SU813743A1 true SU813743A1 (ru) 1981-03-15

Family

ID=20817027

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792740919A SU813743A1 (ru) 1979-03-26 1979-03-26 Формирователь импульсной последо-ВАТЕльНОСТи

Country Status (1)

Country Link
SU (1) SU813743A1 (ru)

Similar Documents

Publication Publication Date Title
SU813743A1 (ru) Формирователь импульсной последо-ВАТЕльНОСТи
GB1203878A (en) Mixer circuit
SU828407A1 (ru) Устройство дл формировани импульсовРАзНОСТНОй чАСТОТы
SU750468A1 (ru) Устройство дл синхронизации импульсов
SU532965A1 (ru) Делитель частоты повторени импульсов на п тнадцать
SU667966A1 (ru) Устройство дл сравнени чисел
SU579698A1 (ru) Дискретный интегратор
SU928345A2 (ru) Дискретный умножитель частоты следовани импульсов
SU599339A2 (ru) Устройство выделени периодических импульсов
SU731599A2 (ru) Делитель частоты повторени импульсов на шесть
SU847504A1 (ru) Устройство дл получени разностнойчАСТОТы иМпульСОВ
SU632072A1 (ru) Генератор одиночных импульсов
SU623257A1 (ru) Интегрирующее устройство дискретного действи
SU739721A1 (ru) Устройство дл синхронизации импульсов
SU809524A1 (ru) Устройство дл формировани импульсовРАзНОСТНОй чАСТОТы
SU1125737A1 (ru) Двухканальный формирователь однополосного сигнала
SU708527A1 (ru) Преобразователь двоичной последовательности в дуобинарную
SU544111A1 (ru) Формирователь импульсов
SU677121A1 (ru) Устройство устранени дроблений принимаемых сигналов
SU1617651A2 (ru) Регенератор импульсов
SU741179A1 (ru) Устройство дл определени знака и выделени сигналов разности и суммы частот
SU773917A1 (ru) Генератор ступенчатого сигнала
SU596944A1 (ru) Частотно-импульсное множительноделительное устройство
SU452828A1 (ru) Устройство дл вычитани частот
SU1221720A1 (ru) Формирователь импульсов