SU809591A1 - Устройство дл автоматическогоизМЕРЕНи ХАРАКТЕРиСТиК диСКРЕТНОгОКАНАлА СВ зи - Google Patents

Устройство дл автоматическогоизМЕРЕНи ХАРАКТЕРиСТиК диСКРЕТНОгОКАНАлА СВ зи Download PDF

Info

Publication number
SU809591A1
SU809591A1 SU792749271A SU2749271A SU809591A1 SU 809591 A1 SU809591 A1 SU 809591A1 SU 792749271 A SU792749271 A SU 792749271A SU 2749271 A SU2749271 A SU 2749271A SU 809591 A1 SU809591 A1 SU 809591A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
communication channel
input
channel characteristics
sequence
Prior art date
Application number
SU792749271A
Other languages
English (en)
Inventor
Игорь Францевич Хомич
Original Assignee
Пензенский Завод Втуз При Заводевэм Филиал Пензенского Политехническогоинститута
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский Завод Втуз При Заводевэм Филиал Пензенского Политехническогоинститута filed Critical Пензенский Завод Втуз При Заводевэм Филиал Пензенского Политехническогоинститута
Priority to SU792749271A priority Critical patent/SU809591A1/ru
Application granted granted Critical
Publication of SU809591A1 publication Critical patent/SU809591A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

(54) УСТРОЙСТВО ДЯЯ АВТОМАТИЧЕСКОГО ИЗМЕРЕНИЯ ХАРАКТЕРИСТИК ДИСКРЕТНОГО КАНАЛА СВЯЗИ динен с выходом регистра сдвига, вы ход которого подключен к другому входу переключател , и с одним из входов реверсивного счетчика, друго вхрд последнего соединен с выходом первогоэлемента сравнени ,выход дополнительного сумматора по модулю два подключен к другому входу сумма тора по модулю два, выход которого подключен через решающий блок, другой вход которого соединен с выходо реверсивного счетчика, к другому вх ду элемента И и к третьему входу переключател ., На чертеже представлена структур на  электрическа  схема предлагаемо го устройства. Устройство дл  автоматического измерени  характеристик канала св з содержит первый 1 и второй 2 элемен ты сравнени , формирователь 3 эталонной рекуррентной последовательностй , два сумматора по модулю два 4 и 5, дополнительный сумматор б по модулю два, регистр сдвига 7, блок 8 обнаружени  с  ибок, элемент И 9, решакадий блок 10, переключатель 11 и реверсивный счетчик 12. Устройство работает следующим образом. Испытательна  рекуррентна  двоич на  последовательность (РП) с выхода дискретного канала св зи поступает на вход первого элемента сравнени  1, на второй вход которого додаетс  двоична Я эталонна  рекурре тна  последовательность, образуема  формирователем 3. Сравниваемые знаки поступают на элемент сравнени  2, который вместе с регистром сдвига 7 и сумматором 5 по модулю два образует анализатор РП, представл ющий собой двоичный фильтр,, не пропускакадий на выход знаки РП. Таким обравом, независимо от того , находитс  в синхронизме формирбватель 3 или нет, с вдХОда второг элемента сравнени  2 иоступает последовательнрсть нулей при УСЛОВИИ отсутстви  канальных сааиОок. При эт кажда  канальна  ошибка на выходе второго злёмей а сравнени  2 вызыва вт -трек, определ емый количеством и местом расположени  точек съема регистра сдвига 7 на сумматор 5.пО модулю два. С помощью блока 8 обнаружени  ош бок размножение ошибок компенсирует и на его выходе по вл ютс  единичнае сигналы, соответствуквдие наибол веро тному месту расположени  ошибок . Эти сигналы складываютс  в дополнительном сумматоре б по модулю два со знаками, выход щими из регистра сдвига 7, и корректируютс . Сумматор 4 по модулю два обеспечивает позначное сравнение соответствующих знаков формировател  со зн ками, поступающими с выхода регистра сдвига 7. Это позвол ет при раесинхронизации производить фазирование формировател  3 путем записи нового исходного состо ни  через элемент И 9 даже при наличии канальных ошибок , что существенно сокращает врем  фазировани . Дл  того чтобы не происходило ЛОЖНОЙ синхронизации при перерывах в св зи, когда на вход устройства поступает последовательность, состо ща  из одних нулей или единиц , выход сумматора 4 по модулю два подключают ко входу решакнцего блока 10. Тогда на вход решающего., блока 10 будет поступать нулева  последовательность , а при приеме испытательной последовательности (независимо от наличи  или отсутстви  синхронизма в работе) - равноверо тна  по-, следовательность единиц и нулей. В соответствии с этим решающий блок 10 с помощью переключател  11 отключает выход устройства от регистрирующего устройства, что снижает погрешность измерени . Дл  того чтобы обнаружить факт потери синхронизма, вход и выход регистра сдвига 7 соответственно присоедин ют к суммирующему и вычитающему входам реверсивного счетчика 12, что позвол ет по его состо нию судить о суммарном числе несовпадающих знаков, накопленных в регистре сдвига 7. Ввиду того, что при рассинхронизации число единиц в регистре сдвига 7, подсчитываемых реверсивньам счетчиком 12, будет составл ть в среднем п/2 знаков, а при синхронизме - по вл тьс  с веро тностью, равной р, т.е. в среднем пр знаков (п р.« у ) , решаивдий блок 10 по показани м реверсивного счетчика 12 может.с. высоким быстродействием и достоверностью раз граничит факт наличи  или отсутстви  синхронизма дл  .каждого такта работыоустройства. При отсутствии синхронизма решакмций блок 10 отк жавает элемент И 9, обеспечива  фазирование формировател  3 за п тактов, а также с помощью переключател  11 подключает к регистрирующему устройству последовательность с иибок с выхода блока 8. После восстановлени  синхронизма решакхций блок 10 переводит переключатель II в исходное положение, когда на вход регистрирующего устройства будет поступать последовательность ойщбок с выхода регистра сдвига 7. Этим обеспечиваетс  непрерывность процесса измерени  статистических характеристик дискретного канала св зи . В предлагаемом устройстве существенное повышение достоверности результатов измерени  статистических
характеристик дискретного канала св зи обеспечиваетс  за: счет повышени  быстродействи  обнаружение рассинхронизации и сокращени  времени фазировани  приемного устройства благодр  локализации и исключению ошибочных знаков. При этом в процессе фазировани  регистраци  результатов измерени  не прерываетс , что обеспечивает непрерывность измерени  характеристик канала.

Claims (1)

1. Авторское свидетельство СССР / 429543, кл. И 04 В 3/46, 1974.
йй
I
-Ф1
L.и
SU792749271A 1979-04-04 1979-04-04 Устройство дл автоматическогоизМЕРЕНи ХАРАКТЕРиСТиК диСКРЕТНОгОКАНАлА СВ зи SU809591A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792749271A SU809591A1 (ru) 1979-04-04 1979-04-04 Устройство дл автоматическогоизМЕРЕНи ХАРАКТЕРиСТиК диСКРЕТНОгОКАНАлА СВ зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792749271A SU809591A1 (ru) 1979-04-04 1979-04-04 Устройство дл автоматическогоизМЕРЕНи ХАРАКТЕРиСТиК диСКРЕТНОгОКАНАлА СВ зи

Publications (1)

Publication Number Publication Date
SU809591A1 true SU809591A1 (ru) 1981-02-28

Family

ID=20820615

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792749271A SU809591A1 (ru) 1979-04-04 1979-04-04 Устройство дл автоматическогоизМЕРЕНи ХАРАКТЕРиСТиК диСКРЕТНОгОКАНАлА СВ зи

Country Status (1)

Country Link
SU (1) SU809591A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5289178A (en) * 1989-10-10 1994-02-22 Motorola, Inc. Sensitivity indicator for a radio receiver and method therefor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5289178A (en) * 1989-10-10 1994-02-22 Motorola, Inc. Sensitivity indicator for a radio receiver and method therefor

Similar Documents

Publication Publication Date Title
GB1524019A (en) Sampled signal detector
EP0443754A2 (en) Method and apparatus for detecting a frame alignment word in a data stream
US3961203A (en) Signal correlator
GB1163981A (en) Improvements in or relating to Time Division Communication Systems
US3048819A (en) Detection and measurement of errors in pulse code trains
SU809591A1 (ru) Устройство дл автоматическогоизМЕРЕНи ХАРАКТЕРиСТиК диСКРЕТНОгОКАНАлА СВ зи
CA1089019A (en) Digital binary group call circuitry arrangement
US3609729A (en) Telemetry system
GB1316462A (en) Method and circuit arrangements for the rror-correction of information
GB1501562A (en) Signal detection apparatus
FI84959C (fi) Kopplingsanordning foer pcm-teleanlaeggningar, saerskilt pcm-telefonfoermedlingsanlaeggningar, med ett flertal synkront pulstaktstyrda saendare foer en gemensam saendarkanal.
GB1520589A (en) Multi-frequency receiver circuits
SU502516A1 (ru) Устройство дл выделени рекуррентного синхросигнала с обнаружением ошибок
SU512591A1 (ru) Устройство выделени рекуррентного синхросигнала с исправлением ошибок
SU1120333A1 (ru) Устройство дл контрол коммутации информационных каналов
SU1069180A1 (ru) Устройство дл определени достоверности передачи двоичной информации
KR850006804A (ko) 데이타 동기화장치 및 그 검출방법
SU1062874A1 (ru) Приемник мажоритарно-уплотненных сигналов
SU1573545A1 (ru) Устройство дл детектировани ошибок
JPS63116537A (ja) 同期保護回路
SU1251335A1 (ru) Устройство дл детектировани ошибок
RU2025050C1 (ru) Приемник мажоритарно уплотненных сигналов с проверкой на четность
SU1559415A1 (ru) Устройство дл обнаружени ошибок при передаче данных по телефонному каналу
SU1596492A1 (ru) Обнаружитель комбинаций двоичных сигналов
SU873443A1 (ru) Устройство приема рекуррентного сигнала фазового пуска