(54) УСТРОЙСТВО ДЯЯ АВТОМАТИЧЕСКОГО ИЗМЕРЕНИЯ ХАРАКТЕРИСТИК ДИСКРЕТНОГО КАНАЛА СВЯЗИ динен с выходом регистра сдвига, вы ход которого подключен к другому входу переключател , и с одним из входов реверсивного счетчика, друго вхрд последнего соединен с выходом первогоэлемента сравнени ,выход дополнительного сумматора по модулю два подключен к другому входу сумма тора по модулю два, выход которого подключен через решающий блок, другой вход которого соединен с выходо реверсивного счетчика, к другому вх ду элемента И и к третьему входу переключател ., На чертеже представлена структур на электрическа схема предлагаемо го устройства. Устройство дл автоматического измерени характеристик канала св з содержит первый 1 и второй 2 элемен ты сравнени , формирователь 3 эталонной рекуррентной последовательностй , два сумматора по модулю два 4 и 5, дополнительный сумматор б по модулю два, регистр сдвига 7, блок 8 обнаружени с ибок, элемент И 9, решакадий блок 10, переключатель 11 и реверсивный счетчик 12. Устройство работает следующим образом. Испытательна рекуррентна двоич на последовательность (РП) с выхода дискретного канала св зи поступает на вход первого элемента сравнени 1, на второй вход которого додаетс двоична Я эталонна рекурре тна последовательность, образуема формирователем 3. Сравниваемые знаки поступают на элемент сравнени 2, который вместе с регистром сдвига 7 и сумматором 5 по модулю два образует анализатор РП, представл ющий собой двоичный фильтр,, не пропускакадий на выход знаки РП. Таким обравом, независимо от того , находитс в синхронизме формирбватель 3 или нет, с вдХОда второг элемента сравнени 2 иоступает последовательнрсть нулей при УСЛОВИИ отсутстви канальных сааиОок. При эт кажда канальна ошибка на выходе второго злёмей а сравнени 2 вызыва вт -трек, определ емый количеством и местом расположени точек съема регистра сдвига 7 на сумматор 5.пО модулю два. С помощью блока 8 обнаружени ош бок размножение ошибок компенсирует и на его выходе по вл ютс единичнае сигналы, соответствуквдие наибол веро тному месту расположени ошибок . Эти сигналы складываютс в дополнительном сумматоре б по модулю два со знаками, выход щими из регистра сдвига 7, и корректируютс . Сумматор 4 по модулю два обеспечивает позначное сравнение соответствующих знаков формировател со зн ками, поступающими с выхода регистра сдвига 7. Это позвол ет при раесинхронизации производить фазирование формировател 3 путем записи нового исходного состо ни через элемент И 9 даже при наличии канальных ошибок , что существенно сокращает врем фазировани . Дл того чтобы не происходило ЛОЖНОЙ синхронизации при перерывах в св зи, когда на вход устройства поступает последовательность, состо ща из одних нулей или единиц , выход сумматора 4 по модулю два подключают ко входу решакнцего блока 10. Тогда на вход решающего., блока 10 будет поступать нулева последовательность , а при приеме испытательной последовательности (независимо от наличи или отсутстви синхронизма в работе) - равноверо тна по-, следовательность единиц и нулей. В соответствии с этим решающий блок 10 с помощью переключател 11 отключает выход устройства от регистрирующего устройства, что снижает погрешность измерени . Дл того чтобы обнаружить факт потери синхронизма, вход и выход регистра сдвига 7 соответственно присоедин ют к суммирующему и вычитающему входам реверсивного счетчика 12, что позвол ет по его состо нию судить о суммарном числе несовпадающих знаков, накопленных в регистре сдвига 7. Ввиду того, что при рассинхронизации число единиц в регистре сдвига 7, подсчитываемых реверсивньам счетчиком 12, будет составл ть в среднем п/2 знаков, а при синхронизме - по вл тьс с веро тностью, равной р, т.е. в среднем пр знаков (п р.« у ) , решаивдий блок 10 по показани м реверсивного счетчика 12 может.с. высоким быстродействием и достоверностью раз граничит факт наличи или отсутстви синхронизма дл .каждого такта работыоустройства. При отсутствии синхронизма решакмций блок 10 отк жавает элемент И 9, обеспечива фазирование формировател 3 за п тактов, а также с помощью переключател 11 подключает к регистрирующему устройству последовательность с иибок с выхода блока 8. После восстановлени синхронизма решакхций блок 10 переводит переключатель II в исходное положение, когда на вход регистрирующего устройства будет поступать последовательность ойщбок с выхода регистра сдвига 7. Этим обеспечиваетс непрерывность процесса измерени статистических характеристик дискретного канала св зи . В предлагаемом устройстве существенное повышение достоверности результатов измерени статистических
характеристик дискретного канала св зи обеспечиваетс за: счет повышени быстродействи обнаружение рассинхронизации и сокращени времени фазировани приемного устройства благодр локализации и исключению ошибочных знаков. При этом в процессе фазировани регистраци результатов измерени не прерываетс , что обеспечивает непрерывность измерени характеристик канала.