SU803118A1 - Устройство дл формировани иСпыТАТЕльНОгО TEKCTA - Google Patents
Устройство дл формировани иСпыТАТЕльНОгО TEKCTA Download PDFInfo
- Publication number
- SU803118A1 SU803118A1 SU792706698A SU2706698A SU803118A1 SU 803118 A1 SU803118 A1 SU 803118A1 SU 792706698 A SU792706698 A SU 792706698A SU 2706698 A SU2706698 A SU 2706698A SU 803118 A1 SU803118 A1 SU 803118A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- block
- inputs
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
.(54) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ ИСПЫТАТЕЛЬНОГО ТЕКСТА
1
Изобретение относитс к радиотехнике и может использоватьс в телеграфии.
Известно устройство дл формировани испытательного текста, содержащее задающий генератор, последовательно соединенные делитель, стартстопный распределитель, первый блок пам ти и второй блок пам ти, первый и второй маркерные входы которого объединены, последовательно соединенные первый элемент ИЛИ, вход которого соединен с объединенными соответствующими выходами первого блока пам ти, первый триггер и реле, а- также первый и второй элементы И, выходы которых соединены соответственно с первым и вторым входами второго элемента ИЛИ, второй триггер и текстовый распределитель, сигнальные выходы которого соединены с соответствующими входами первого блока пам ти, а вход текстового распределител соединен с входом второго триггера, с стартовым входом первого триггера и с стартовым выходом стартстопного распределител , стоповый выход которого соединен с стоповым входом первого триггера 1.
Однако известное устройство не обеспечивает формирование теста с переменной дли тельностью стартстопного цикла.
Целью изобретени вл етс обеспечение формировани текста с переменной длительностью стартстопного цикла.
Дл этого в известное устройство дл формировани испытательного текста введен блок добавлени и вычитани импульсов, при этом первый, второй, третий, четвертый и п тый входы и первый, второй и третий 0 выходы блока добавлени и вычитани импульсов соединены соответственно с выходом задающего генератора, с стартстопным и стоповым выходами стартстопного распределител , с первым и вторым выходами второго триггера, с входом делител и с первыми входами первого и второго элементов И, вторые входы которых соединены соответственно с первым и вторым выходами второго блока пам ти, маркерные входы которого соединены с маркерным выходом текстового распределител .
Claims (2)
- Кроме того, блок добавлени и вычитани содержит последовательно соединенные делитель на два, вход которого вл етс первым входом блока, и счетчик, выходы которого соединены с соответствующими входами первого и второго переключателей, первые выходы которых соединены соответственно с первым и вторым входами третьего элемента И, выход которого через последовательно соединенные третий триггер и чет вертый элемент И, второй вход которого соединен с выходом делител на два, соединен с первым входом третьего элемента ИЛИ, выход которого вл етс первым выходом блока, причем вторые выходы первого и второго переключателей соединены соответственно с первым и вторым входами п того элемента И, выход которого, вл ющийс вторым выходом блока, соединен с входом инвертора , выход которого вл етс третьим выходом блока, а также шестой и седьмой элементы И, первые входы которых вл ютс соответственно вторым и третьим, а вторые входы - соответственно четвертым и п тым входами блока, причем первый вход щестого элемента И объединен с входом третьего переключател , выход которого через четвертый элемент ИЛИ, второй вход которого объединен с вторым входом седьмого элемента И, соединен с вторым входом третьего триггера, второй выход которого соединен с вторым входом счетчика и с третьим входом восьмого элемента И, выход и второй и третий входы которого соединены соответственно с вторым входом третьего элемента ИЛИ, с входом делител на два и с выходом п того элемента ИЛИ, первый и второй входы которого соединены соответственно с выходами щестого и седьмого элементов . На фиг. 1 приведена структурна электрическа схема предложенного устройства; на фиг. 2 - структурна электрическа схема блока добавлени и вычитани импульсов. Устройство дл формировани испытательного текста содержит (см. фиг. 1) задающий генератора 1, блок 2 добавлени и вычитани импульсов, делитель 3, первый, триггер 4, стартстопный распределитель 5, текстовый распределитель 6, первый и второй блоки пам ти 7 и 8, первый и второй элементы И 9 и 10, первый и второй элементы ИЛИ 11 и 12, второй триггер 13, реле 14. Блок 2 добавлени и вычитани импульсов имеет п ть входов 15-19 и три выхода 20-22 и содержит (см. фиг. 2) делитель 23 на два, счетчик 24,три переключател 25-27, шесть элементов И 28-33, три элемента ИЛИ 34-36, триггер 37 и интертор 38. Устройство работает следующим образом. Импульсы с выхода задающего генератора 1 поступают на первый вход 15 блока 2 добавлени и вычитани импульсов. При этом частота импульсов задающего генератора 1 определ етс требуемой дискретностью регулировани краевых искажений, период колебаний генератора 1 выбираетс равным половине длительности одного щага регулировани . Блок 2 включаетс -только на стартовый и стоповой посылках, а ц остальные промежутки времени стартстопноА комбинации, когда команда на включение по второму и третьему входам 16 и 17 не подаетс , блок 2 разрешает прохождение поделенной на два импульсной последовательности на делитель 3. С первого выхода 20 блока 2 импульсы поступают на вход делител 3. Выходные импульсы делител 3 управл ют работой стартстопного распределител 5, на выходах которого поочередно по вл ютс импульсы с длительностью, равной половине длительности элементарной посылки , период повторени которой равен длительности стартстопного цикла. Импульсы с соответствующих выходов стартстопного распределител 5 используютс дл установки триггера 4 в стартовое положение, дл продвижени текстового распределител 6, дл управлени триггером 13, дл управлени блоком 2 по второму входу 16, дл считывани импульсов с первого и второго блоков пам ти 7 и 8, дл установки триггера 4 в стоповое положение, дл управлени блоком 2 по третьему входу 17. Рассмотрим работу устройства в режиме введени краевых искажений, начина с момента времени до по влени импульса на первом выходе стартстопного распределител 5 и, допустив, что к этому моменту времени триггер 13 находитс в состо нии, когда на его инверсном выходе имеетс сигнал с уровнем логической единицы, текстовый .распределитель 6 находитс в последнем положении , а триггер 4 - в состо нии, при котором на выходе реле 14 обеспечиваетс стопова позици . По вление импульса на первом выходе стартстопного распределител 5 вызывает установку триггера 4 в стартовое положение, перемещение «единицы с последнего выхода текстового распределител 6 на первый и изменение состо ни триггера 13. Сигнал с уровнем «единица с пр мого выхода триггера 13, поданный на четвертый вход 18 блока 2, вызывает добавление требуемого количества импульсов в импульсную последовательность задающего генератора 1. Это вызывает укорочение длительности стартовой посылки на требуемую величину . После выключени блока 2 частота следовани импульсов на входе делител 3 вдвое меньше частоты импульсов от задающего генератора 1. На других выходах стартстопного распределител 5 формируютс импульсы, осуществл ющие опрос первого блока пам ти 7, который через элемент ИЛИ 11 управл ет работой триггера 4. По вление импульса на соответствующем выходе стартстопного распределител 5 вызывает установку триггера 4 в стоповое положение и повторное включение блока 2. Далее, с приходом импульса на первый выход распределител 5 формируетс следующий (второй) знак испытательного текста . Формирование второго знака производитс аналогично с тем лишь отличием, что мен етс знак искажени вследствие изменени состо ни триггера 13. Далее процесс формировани испытательного текста повтор етс . Маркерные знаки («О - при нулевых искажени х и «1 - при любой величине искажений ) формируютс вторым блоком пам ти 8. Дл этого с определенного выхода текстового распределител 6 сигнал подаетс на вход блока пам ти 8 и не подаетс на вход блока пам ти 7. Сигнал, соответствующий маркерному знаку «1, подаетс на вход элемента И 9, а сигнал, соответствующий маркерному знаку «О,- на вход элемента И 10. Выбор одного из этих знаков производитс блоком 2. При установке в блоке 2 нулевых искажений разрещающйй сигнал формируетс на выходе 22, на выходе 21 в это врем формируетс запрещающий сигнал . При установке переключателей 25 и 26 блока 2 в любое положение, отличное от нул , разрешающий сигнал формируетс на выходе 21 этого блока. Сигналы с выхода элемента И 9 или 10 поступают на вход элемента ИЛИ 12 и через элемент ИЛИ 11 управл ют работой триггера 4, производ формирование маркерного знака. В остальных положени х текстового распределител 6 выходные сигналы снимаютс с выходов первого блока пам ти 7 и через элемент ИЛИ 11 управл ют работой триггера 4. В режиме введени искажений по длительности стартстопного цикла блок 2 включаетс только в начале стоповой посылки и в зависимости от положени триггера 13 производит ускорение либо удлинение длительности стартстопного цикла. В момент до начала стартовой посылки триггер 37 блока 27 находитс в положении, при котором на его пр мом выходе имеетс «1, а на инверсном - «О. При этом импульсы с выхода делител 23 с частотой следовани , вдвое меньшей частоты задающего генератора 1, проход т через элемент И 29 и через элемент ИЛу 34 поступают на первый выход 20 блока 2. Сигнал «О с инверсного выхода триггера 37 запрещает прохождение входных импульсов от задающего генератора 1 ( вход 15) через элемент И 33 и удерживает в нулевом исходном состо нии счетчик 24. Сигналы с соответствующих выходов счетчика 24 через переключатели 25 и 26 поступают на входы элемента И 28. В режиме введени в испытательный сигнал краевых искажений .(контакты переключател 27 замкнуты) по фронту стартового импульса, поданного на второй вход 16 блока 2 и прошедшего через элемент ИЛИ 35, измен етс состо ние триггера 37, на пр мом выходе по вл етс «О, на инверсном - «1. Сигнал «О с пр мого выхода, поданный на второй вход элемента И 29, запрещает прохождение тактовых импульсов с выхода делител 23. Сигнал «1 с инверсного выхода триггера 37 подготавливает по третьему входу элемент И 33 и подает на второй вход счетчика 24 сигнал разрешени счета. Счетчик 24 начинает отсчет числа тактовых импульсов, подаваемых на его первый вход с выхода делител 23. На вход элемента 33 поступают импульсы от задающего генератора 1 (вход 15), частота которых вдвое выше частоты тактовых импульсов, подаваемых на первый вход счетчика 24. В зависимости от положени триггера 13 на вход 18 поступает «1, на вход 19 - «О или наоборот. Поэтому в первом положении триггера 13 при поступлении на вход 16 импульса с первого выхода стартстопного распределител 5 на выходах элемента И 31 и элемента ИЛИ 36 образуетс «1. Сигнал «1 подаетс на второй вход элемента И 33 и он пропускает по первому входу импульсы задающего генератора 1. Когда счетчик 24 отсчитывает число импульсов, равное установленной величине искажений, происходит совпадение сигналов на входах элемента И 28, сигнал по вл етс на выходе этого элемента , и триггер 37 возвращаетс в исходное положение . При этом открываетс элемент И 29, запираетс элемент И 33, а счетчик 24 устанавливаетс в исходное положение. Благодар этому в импульсную последовательность производитс добавление требуемого количества импульсов. После окончани добавлени требуемого количества импульсов и до начала импульса стопа тактовые импульсы задающего генератора 1, частота которых делитс на два делителем 23, пропускаютс элементом И 29 и элементом ИЛИ 34. По фронту стопового импульса, поданного на третий вход 17 блока 2 и прошедшего через элемент ИЛИ 35, снова измен етс состо ние триггера 37. При этом, как и во врем поступлени стартового импульса , запрещаетс прохождение тактовых импульсов с выхода делител 23. Счетчик 24 начинает отсчет того же количества импульсов , а элемент И 33 по третьему входу подготавливаетс к пропусканию тактовых импульсов от задающего генератора 1 по первому входу элемента 33. Однако при прин том ранее положении триггера 13 (на четвертом входе 18 блока 2 сигнал «1, на п том входе 19 - сигнал «О) на выходе элемента И 31 и элемента ИЛИ 36 имеетс сигнал «О, элемент И 33 закрыт, а на ,врем отсчета счетчиком 24 заданного количества тактовых импульсов импульсы на первом выходе 20 блока 2 отсутствуют. После отсчета счетчиком 24 заданного колич ства тактовых импульсов триггер 37 возвращаетс в исходное состо ние и на первом выходе 20 блока 2 по вл ютс тактовые импульсы с частотой , вдвое меньшей частоты задающего генератора 1. Далее процесс повтор етс с тем отличием, что на следующем знаке триггер 13 измен ет свое положение. При этом на старте производитс вычитание тактовых импульсов, а на стопе - добавление. В режиме внесени искажений по длительности (контакты переключател 27 разомкнуты ) на стартовой посылке добавление и вычитание тактовых импульсов не производитс . Оно производитс только на стоповой посылке. Элемент И 30 обеспечивает на втором выходе 21 блока 2 формирование сигнала «1 при установке переключателей 25 и 26 в положение «О. Во всех остальных положени х переключателей 25 и 26 на втором выходе 21 блока 2 имеетс «О. Инвертор 38 на третьем выходе 22 блока 2 обеспечивает Инвертирование сигналов на втором выходе 21. Предложенное устройство вводит в испытательный сигнал как краевые искажени , так и искажени по длительности стартстопного цикла испытательных сигналов. Это расшир ет функциональные возможности устройства и способствует повышению достоверности результатов испытани работы оконечной и каналообразующей аппаратуры и, как следствие этого - повышение надежности ее работы. Формула изобретени 1. Устройство дл формировани испытательного текста, содержащее задающий генератор, последовательно соединенные делитель , стартстопный распределитель, первый блок пам ти и второй блок пам ти, первый и второй маркерные входы которого объединены, последовательно соединенные первый элемент ИЛИ, вход которого соединен с объединенными соответствующими выходами первого блока пам ти, первый триггер и реле, а также первый и второй элементы И, выходы которых соединены соответственно с первым и вторым входами второго элемента ИЛИ, второй триггер и текстовый распределитель, сигнальные выходы которого соединены с соответствующими вхо дами первого блока пам ти, а вход текстового распределител соединен с входом второго триггера, с стартовым входом первого триггера и с стартовым выходом стартстопного распределител , стоповый выход которого соединен с стоповым входом первого триггера, отличающеес тем, что, с целью обеспечени формировани текста с переменной длительностью стартстопного цикла, введен блок добавлени и вычитани импульсов, при этом первый, второй, третий, четвертый и п тый входы и первый, второй и третий выходы блока добавлени и вычитани импульсов соединены соответственно с выходом задающего генератора, с стартовым и стоповым выходами стартстопного распределител , с первым и вторым выходами второго триггера, с входом делител и с первыми входами первого и второго элементов И, вторые входы которых соединены соответственно с первым и вторым выходами второго блока пам ти, маркерные входы которого соединены с маркерным выходом текстового распределител .
- 2. Устройство по п. 1, отличающеес тем, что блок добавлени и вычитани импульсов содержит последовательно соединенные делитель на два, вход которого вл етс первым входом блока, и счетчик, выходы которого соединены с соответствующими входами первого и второго переключателей, первые выходы которых соединены соответственно с первым и вторым входами третьего элемента И, выход которого через последовательно соединенные третий триггер и четвертый элемент И, второй вход которого соединен с выходом делител на два, соединен с первым входом третьего элемента ИЛИ, выход которого вл етс первым выходом блока, причем вторые выходы первого и второго переключателей соединены соответствено с первым и вторым ВХОД9МИ п того элемента И, выход которого, вл ющийс вторым выходом блока, соединен с входом инвертора, выход которого вл етс третьим выходом блока, а также щестой и седьмой элементы И, первые входы которых вл ютс соответственно вторым и третьим, а вторые входы - соответственно четвертым и п тым входами блока, причем первый вход шестого элемента И объединен с входом третьего переключател , выход которого через четвертый, элемент ИЛИ, второй вход которого объединен с вторым входом седьмого элемента И, соединен с вторым входом третьего триггера, второй выход которого соединен с вторым входом счетчика и с третьим входом восьмого элемента И, выход и второй и третий входы которого соединены соответственно с вторым входом третьего элемента ИЛИ, с входом делител на два и с выходом п того элемента ИЛИ, первый и второй входы которого соединены соответственно с выходами шестого и седьмого элементов И. Источники информации, прин тые во внимание при экспертизе 1. Балтер Ю. Б. и др. Новые телеграфные измерительные приборы. М., «Св зь, 1972, с. 43-47 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792706698A SU803118A1 (ru) | 1979-01-04 | 1979-01-04 | Устройство дл формировани иСпыТАТЕльНОгО TEKCTA |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792706698A SU803118A1 (ru) | 1979-01-04 | 1979-01-04 | Устройство дл формировани иСпыТАТЕльНОгО TEKCTA |
Publications (1)
Publication Number | Publication Date |
---|---|
SU803118A1 true SU803118A1 (ru) | 1981-02-07 |
Family
ID=20802732
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792706698A SU803118A1 (ru) | 1979-01-04 | 1979-01-04 | Устройство дл формировани иСпыТАТЕльНОгО TEKCTA |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU803118A1 (ru) |
-
1979
- 1979-01-04 SU SU792706698A patent/SU803118A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4213101A (en) | Pseudo-random binary sequence generator | |
SU803118A1 (ru) | Устройство дл формировани иСпыТАТЕльНОгО TEKCTA | |
SU1755269A1 (ru) | Генератор кодового слова | |
SU1401475A1 (ru) | Устройство дл формировани нелинейных рекуррентных последовательностей дискретных сигналов | |
SU900428A2 (ru) | Умножитель частоты | |
SU783958A1 (ru) | Устройство дл формировани серии импульсов | |
SU1129723A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU1221638A1 (ru) | Устройство дл формировани управл емых отметок времени | |
SU976493A2 (ru) | Генератор двоичных последовательностей | |
SU1757089A1 (ru) | Формирователь длительности импульсов | |
SU824415A1 (ru) | Генератор пачек импульсов | |
SU1603361A1 (ru) | Генератор кодового слова | |
SU1550624A1 (ru) | Преобразователь код - временной интервал | |
SU1243017A1 (ru) | Устройство дл индикации | |
SU391555A1 (ru) | Генератор натуральных чисел | |
SU571926A1 (ru) | Устройство дл формировани кода морзе | |
SU840900A1 (ru) | Устройство дл делени | |
SU1019600A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU815727A1 (ru) | Цифровой функциональный преобразо-ВАТЕль чАСТОТы СлЕдОВАНи иМпульСОВВ КОд | |
SU1264317A2 (ru) | Генератор псевдослучайной М-последовательности | |
SU951318A2 (ru) | Имитатор дискретного канала св зи | |
SU864528A1 (ru) | Устройство дл синхронизации импульсов | |
JP2880019B2 (ja) | パターン発生装置 | |
SU1495905A1 (ru) | Устройство дл синхронизации генераторов переменного тока | |
SU1267595A2 (ru) | Генератор псевдослучайной М-последовательности |