SU801281A1 - Устройство статистическогоуплОТНЕНи C ВРЕМЕННыМ РАздЕлЕНиЕМКАНАлОВ - Google Patents

Устройство статистическогоуплОТНЕНи C ВРЕМЕННыМ РАздЕлЕНиЕМКАНАлОВ Download PDF

Info

Publication number
SU801281A1
SU801281A1 SU782681644A SU2681644A SU801281A1 SU 801281 A1 SU801281 A1 SU 801281A1 SU 782681644 A SU782681644 A SU 782681644A SU 2681644 A SU2681644 A SU 2681644A SU 801281 A1 SU801281 A1 SU 801281A1
Authority
SU
USSR - Soviet Union
Prior art keywords
unit
information
channels
outputs
bit
Prior art date
Application number
SU782681644A
Other languages
English (en)
Inventor
Олег Владимирович Хакало
Валерий Дмитриевич Крюков
Евгений Дмитриевич Крюков
Original Assignee
Ставропольское Высшее Военноеинженерное Училище Связи Им.60-Летия Великого Октября
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ставропольское Высшее Военноеинженерное Училище Связи Им.60-Летия Великого Октября filed Critical Ставропольское Высшее Военноеинженерное Училище Связи Им.60-Летия Великого Октября
Priority to SU782681644A priority Critical patent/SU801281A1/ru
Application granted granted Critical
Publication of SU801281A1 publication Critical patent/SU801281A1/ru

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Description

(54) УСТРОЙСТВО СТАТИСТИЧЕСКОГО УПЛОТНЕНИЯ С ВРЕМЕННЫМ РАЗДЕЛЕНИЕМ КАНАЛОВ
Изобретение относитс  к технике св зи и может использоватьсй при построении спутниковых систем св зи
Известно устройство статистического уплотнени  с временным разделением каналов, содержащее в каждом из п каналов последовательно включенные анёшого-цифровой преобразователь , блок анализа, блок пам ти и блок коммутации, причем вторые выхода блоков анализа через управл ющий распределитель подключены ко вторым входам соответствукицих блоков коммутации Til
Однако известное устройство не обеспечивает разделение информации о разр дных цеп х по старшинству и принадлежности к каналам, построение информационного кадра и синхронизацию .
Цель изобретени  - повыиеиие помехоустойчивости .
Цель достигаетс  тем, что в устройство содержеицее в каждом из п каналов последовательно включенные аналого-цифровой преобразователь, блок ангшиза, блок пам ти и блок коммутации, причем вторые выходы блоков анализа через управл ющий распределитель подключены ко вторым входам соответствующих блоков ксмимутации, введены блок формировани  ортогональных сигналов , к соответствующим входам которого подключены выходы блоков коквлутации, сумматор, входа которого подключены к выходс1М блока форхшровани  ортогональных сигналов, передатчик, входкоторого подключен к выходу сукиатора, блок синхронизации , выход которого подключен к управл мввему распределителю и к блоку формировани  ортогонешьных сигналов через блок счетчика импульсов .
На чертеже приведена структурна  электрическа  схема предложенного устройства.
Устройство содержит в каждом из п каналов аналого-цифровой преобразователь 1, блок 2 анализа, блок 3 пам ти, блок 4 колмутации, а также управл ющий распределитель 5, блок 6 формировани  ортогональных сигналов, сумматор 7, передатчик 8, блок .9 синхронизации, передатчик 10 и источннки 11 информации .
Устройство работает следующим
0 образом.
Аналоговый сигнсШ источников 1 информации преобразуетс  аналогоифровым преобразователем 1 в двочный код и через блок 2 анализа оступает в блок 3 пам ти, где инормаци  задерживаетс  на врем  Тк, де Тк - врем  формировани  одноо информационного кадра. Сигнал о аличии информации в разр дной цепи -. дополнительных выходов блока 2 анаиза поступает в общий управл ющий аспределитель 5,
Управл ющий распределитель 5 почередно (циклически) открывает блок 4 коммутации высшей разр дной цепи каналов, в блоке 3 пам ти которых имеетс  информаци  (двоична  единица ) . Двоична  единица поступает в блок 6 формировани  ортогональных сигналов, который формирует сигнал: первого вида 5 при поступлении информационной единицы из первого разр да первого канала; вторюго вида S при поступлении информационной единицы из первого разр да второго канала третьего вида S при поступлении информационной единицы из первого разр да третьего канала; четвертого вида S. при отсутствии информации в первых разр дах всех каналов.
Аналогично, при помощи управл ющего распределител  5, соответствующих блоков 4 коммутации, блока 9 синхронизации, блока 6 формировани  ортогональных сигнгшов обеспечиваетс  последовательное, поочередное считывание информации со вторых, третьих, четвертых разр дов всех каналов, формирование ортогональных сигналов вида S , , 5, 5,. и информационного кадра при поступлении последнего дев того тактового импульса , формирукйцего синхронизирующий сигнал вида В.
Таким образом, цикл работы устройства разбит на дев ть тактов и расчитан на передачу с помощью ортогональных сигналов только части сигналов разр дных цепей при максимальном сигнале от всех источников 11 информации.
Принцип построени  информационного кадра рассмотрим на примере наличи  информации в первых трех блоках пам ти кангшов. При передаче информации используетс  ансамбль из П4-2 (где п - число каналов), ортогональных сигналов (в данном слуs b
чае из 5 - 5
2. 5,
Ы
На приемной стороне восстановление; информации разр дных цепей Ьсуще- ствл етс  в следующей логической последовательности при поочередном поступлении сигналов - S 5., , 5-5, 5,j, S, Sj,5y. 5 у : 54 - информаци  во всех каналах в первых разр дах нет; S - есть двоична  единй«ца во втором, разр де первого канала; S.2 - есть двоична  единица во втором разр де второго канала; 5о, - есть двоична  единица в третье разр де третьего канала; снова S есть двоична  единица в третьем разр де третьего канала; 6 - есть двоична  единица в четвертом разр де первого канала; SQ - есть двоична  единица в четвертом разр де второго канала; двоична  единица в четвертом разр де третьего канал $5 - синхроимпульс.
. Таким образом, восемь тактов считывани  информации, дев тый синхрон из ирующий.
Из алгоритма работы устройства следует, что при отсутствии аналогового сигнала на входе любого аналого-цифрового преобразовател  1, разр дные сигналы остальных двух передаютс  полностью. При максимальном аналоговом сигнале на всех трех аналого-цифровых преобразоэател х 1 передаютс  сигналы первой и второй разр дный цепей всех трех ансшого-цифровых преобразователей 1 и сигналы третьей разр дной цепи первого и второго аналого-цифровых преобразователей 1. При отсутствии аналогового сигнала на входах двух аналого-цифровых преобразователей 1 или всех трех формируетс  следующа  последовательность ортогональных сигналов: 5454.545455-55 55-5555.
На приемной стороне восстановление информации разр дных цепей осуществл етс  следующим образом: $4 - нет информации в первых разр дах всех кангшов; . - нет информации во BTO(Xiix разр дах всех каналов ( S - нет информации в третьих разр дах всех кангшов; 5. - нет информации в четвертых разр дах всех каналов, последовательность синхронизирующих сигналов.
Таким образом, при наличии информации в трех каналах сигналы разр дных цепей с выходов блоков,коммутации считываютс  за врем  следовани  восьми тактовых импульсов в последовательном пор дке, начина  со старших разр дов и высших по нсчлеру каналов, при этом формируютс соответствующие ортогонгшьные сигналы и информационный кадр в целом, состо щий из восьми информационных сигналов и одного синхронизирующего . При отсутствии информации в дву ( трех)каналах формируетс , кроме информационных сигнгшов, последовательность синхронизирующих сигналов .
Таким образе, передача допол нительных синхросигнгшов повьшает помехоустойчивость и имитостойкость системы в целом.
Применение ортогональных сигнало дл  передачи двоичной информации позвол ет эффективно разделить ин

Claims (1)

  1. Формула изобретения
    Устройство статистического уплотнения с временным разделением каналов, содержащее в каждом из η каналов последовательно включенные аналого-цифровой преобразователь, блок анализа, блок памяти и блок коммутации^ причем вторые выходы блоков анализа через управляющий распределитель подключены ко вторым входам соответствующих блоков ком мутации, отличающееся тем, что, с целью повышения помехоустойчивости, введены блок формиро вания ортогональных сигналов, к соответствующим входам которого подключены выходы блоков коммутации, •О сумматор, входы которого подключены к выходам блока формирования ортогональных сигналов, передатчик, вход которого подключен к выходу сумматора, блок синхронизации, выход кото15 рого подключен к управляющему распределителю и к блоку формирования ортогональных сигналов через блок счетчика импульсов.
SU782681644A 1978-11-09 1978-11-09 Устройство статистическогоуплОТНЕНи C ВРЕМЕННыМ РАздЕлЕНиЕМКАНАлОВ SU801281A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782681644A SU801281A1 (ru) 1978-11-09 1978-11-09 Устройство статистическогоуплОТНЕНи C ВРЕМЕННыМ РАздЕлЕНиЕМКАНАлОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782681644A SU801281A1 (ru) 1978-11-09 1978-11-09 Устройство статистическогоуплОТНЕНи C ВРЕМЕННыМ РАздЕлЕНиЕМКАНАлОВ

Publications (1)

Publication Number Publication Date
SU801281A1 true SU801281A1 (ru) 1981-01-30

Family

ID=20792399

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782681644A SU801281A1 (ru) 1978-11-09 1978-11-09 Устройство статистическогоуплОТНЕНи C ВРЕМЕННыМ РАздЕлЕНиЕМКАНАлОВ

Country Status (1)

Country Link
SU (1) SU801281A1 (ru)

Similar Documents

Publication Publication Date Title
US3659046A (en) Message scrambler for pcm communication system
EP0214261B1 (en) Signal generation
US3872255A (en) Digital communications system with time-frequency multiplexing
US4271509A (en) Supervisory signaling for digital channel banks
SU801281A1 (ru) Устройство статистическогоуплОТНЕНи C ВРЕМЕННыМ РАздЕлЕНиЕМКАНАлОВ
US3484554A (en) Pseudo-orthogonal pulse code system
US4498170A (en) Time divided digital signal transmission system
US3689697A (en) Synchronizing system
GB1374080A (en) Transmitting and receiving successive groups of multilevel coded signals
US3336578A (en) Detector of aperiodic diphase marker pulses
JP2689508B2 (ja) デイジタル保護継電システムの多重情報伝送処理装置
SU1105928A1 (ru) Устройство дл передачи и приема дискретных сообщений
SU640438A1 (ru) Устройство синхронизации цифровых сигналов
SU1487087A1 (ru) Устройство для передачи информации
SU1506580A1 (ru) Система св зи дл передачи и приема двоичных сообщений
SU1354426A1 (ru) Устройство выделени цифровых каналов
SU1043717A1 (ru) Устройство дл передачи телеметрической информации
SU1727205A2 (ru) Адаптивный мажоритарный мультиплексор
SU1711342A1 (ru) Способ цикловой синхронизации и система дл его осуществлени
SU1062875A1 (ru) Система дл параллельной передачи дискретной информации
SU510797A1 (ru) Устройство синхронизации по циклам
SU785884A1 (ru) Многоканальна система св зи с ортогональными сигналами с временным разделением каналов
SU1223385A1 (ru) Система св зи с многоосновным кодированием
SU934525A1 (ru) Устройство дл передачи телеметрической информации
SU1356246A2 (ru) Система св зи с многоосновным кодированием