Изобретение относитс к электротех- нике и может быть использовано в элект роприводах посто нного тока и в след щих системах, в частности когца цепь отбора энергии управл емого преобразо- ватеп выполнена в вице послеаовагель- ной цепи из резистора и двух встречнопараллельных тиристоров и подключена параллельно корю. Наиболее близким к предлагаемому вл етс устройство дл управлени реверсивным широтно-импульсным пр вбра- зователем, содержащее генератор тактовых импульсов, два блока сравнени , два усилител импульсов, каждый из которых соединен с выходом одного из блоков сравнени через соответствующий элемен И. Кроме того, устройство содержит четы ре триггера с раздельными входами, сим матричный триггер со счетным входом и элементом зaдepжки генератор тактовых импульсов через элемент задержки соединен со счетным входом симметричного триггера, один выход которого сое- динен с одним из входов первого и второго триггеров, а другой выход - с од- ним из входов третьего и четвертого триггеров, вторые входы первого и третьего триггеров соединены с выходом первого блока сравнени , вторые входы второго и четвертого триггеров соединены с выходом второго блока сравнени , а ёыходы первого и третьего триггеров, второго и четвертого соединены со входами второго и первого элементов И соответственно . Однако при управлении тиристорами широтно-импульсных преобразователей , цепь отбора энергии которых составл ет резистор, подключенный парал;1ельно корю через два встречно-параллельно соединенные тиристора, возникает необходимость включени ТОЛЬКО одного из двух Тиристоров моста дл отключени тиристора отбора энергии. При этом устройство дл управлени реверсивным ши- ротно-41мпульсным преобразователем снабжаетс двум дополнительными формировател ми Импульсов, выходы каждого 3 из которых подключены параллельно через соответствующий дополнительный эл мент ИЛИ к. выходу соответствующего блока сравнени Ц Однако при таком использовании уст ройства ог дополнительного импульса включаютс два тиристора, отключение тиристора отбора энергии осуществл етс , но возникает дополнительна , не вл юща с необходимой, задержка управлени на один такт коммутации. Оптимальным по быстродействию было бы устройство, обеспечивающее включение от дополнительного импульса только одного тиристора, имеющего соответственно задержку на один такт коммутации . Цель изобретени - повышение быстродействи устройства. Поставленна цель достигаетс тем, что устройство дл упразлвни реверсивным ширртно-импульсным преобразователем дополнительно снабжено двум элементами И и двум усилител ми, при чем один вход каждого дополнительного элемент.а И подключен к вышеуказанному выходу соответствующего блока срав нени , другай вход - к выходу соответственно третьего и четвертого RS -три геров, выходы всех элементов И подклю чены к S -входам T.S -триггеров, вы ходы дополнительных элементов И подключены ко входам допол.нительных усил телей. На чертеже приведена функциональна блок-схема предлагаемого устройства. Устройство содержит генератор 1 тактовых импульсов, соединенный своим выходом с блоками 2 и 3 сравнени (вы полненными, например, в виде триггеров Шмитта), симметричный триггер 4 со счетным входом, подсоединенный к выходу генератора 1. Каждый из блоков 2 и 3 сравнени совместно с генератором 1 образует широтно-импульсный модул тор. Кроме перечисленных элементов, уст ройство содержит четыре импульсных ус лител 5-8, четыре двухвходовых лог ческих элемента 9 - 12 И, четыре TJS-триггера 13 - 16. Входы импульсн усилителей 5 и 6, управл ющих тиристо рами, обеспечивающими одно направление вращени двигател , через соответс вующие логические элементы ИЛИ 9 и И 1О соединены с выходом блока 2 сравн ни . Точно также вход каждого из двух других импульсных усилителей 7 и 8, :)(.;,4 уп|лЛ,л ю.ц11к арурой nlpuii Inpm.-i opoi), o6ec iu4nЕкающих противоположное и:1П1гш-( ленио вращени цlзиr aтo, , с .выходом блока сравнени через логичес- кие элементы ИЛИ 11 и И 12, Выход каждого из двухвходовых логических элементов 9-12 И подключен к S - входу соответствующих R - триг-геров 13 - 16. R - входы RS -триг- геров, подключенных - входами к импульсным усилител м, управл ющим тиристором из соединенными одноименными силовыми электродами {анодами или катодами ) соединены и подключены к выходам симметричного триггера 4. Импульсные усилители 5 и 7 предназначены дл включени тиристоров одной группы, например анодной, а импульсные усилители 6 и 8 - катодной группы. Инверсный выход каждого из R5 -триггеров подсоединен ко второму входу двух- входовых логических элементов И так, что выход триггера, соединенного S -входом с импульсным усилителем, управл ю- щим тиристором ан%дной группы, обеспе- чиваюшим одно направление вращени , например выход US -триггера 13, соединен со вторым входом элемента 12 И, который подключен к импульсному усилителю 8, управл ющему тиристором катодной группы и обеспечивающему другое направление вращени . К выходам симметричного триггера 4 подключены усилители импульсов тиристоров устройств искусственной коммутации (на чертеже не показаны ), причем тиристор, соединенный, например, с пр мым выходом симметричного триггера 4, предназначен дл отключени тиристоров анодной группы, а тиристор , соединенный с инверсным выходом триггера 4, предназначен дл отключени тиристора катодной группы. Работает устройство следующим образом . При прекращении работы блоков сравнени все R -триггеры 13-16 устанавливаютс в состо ние О, так как на их -входы импульсы перестают поступать, а на Ц -входы поступают импульсы от симметричного триггера 4. Дл отключени тиристора отбора энергии включают тот из тиристоров моста, устройство отключени которого срабатывает в ближайший момент времени. Например, включают тиристор, управл емый импульсным усилителем 5, так как в ближайший момент срабатывает коммутирующее устройство , отключающее тиристоры, управл е- . мые импульсными усилител ми 5 и 7.
Л.л этого импульс; аоиолнигчдыюго формировател направл етс на второй вход логического элемента 5 ИЛИ и проходит через ло ичаский элемент 9 И на импулсный усилитель 5 и соответственно на тиристор. При этом RS -триггер 13 занимает положение генератора 1 и своим инверсным входом блокирует логический элемент 12 И, чем исключает подачу импульсов на тиристор, управл емый импульсным усилителем 8. По окончании периода коммутации симметричный триггер 2 мен ет свое состо ние, при этом на инверсном выходе триггера 13 устанавливаетс логическа единица, и импульсы с блока 2 сравнени проход т на оба тиристора, управл емые импульсными усилител ми 7 и 8.