SU788028A1 - Устройство управлени дл калибратора фазы - Google Patents
Устройство управлени дл калибратора фазы Download PDFInfo
- Publication number
- SU788028A1 SU788028A1 SU792710432A SU2710432A SU788028A1 SU 788028 A1 SU788028 A1 SU 788028A1 SU 792710432 A SU792710432 A SU 792710432A SU 2710432 A SU2710432 A SU 2710432A SU 788028 A1 SU788028 A1 SU 788028A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- trigger
- delay
- elements
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
Изобретение относится к электроизмерительной технике и предназначено для дискретного изменения фазы сигнала на выходе калибратора фазы.
Известно устройство управления для калибратора’фазы на основе триггерных делителей частоты, фаза сигнала на выходе которых изменяется дискретно путем изменения числа импульсов .10 поступающих на вход делителей частоты [1 ].
Недостатком известного устройства является ограниченный частотный диапазон.
Известно устройство управления для калибратора фазы, которое содержит два управляемых триггера, четыре элемента И-НЕ, шесть элементов НЕ, формирователь коротких импульсов, блок 20 управления и соответствующие связи [Ϊ2], Недостатки устройства - ограниченный частотный диапазон и его сложность .
Цель изобретения - расширение диа- 25 пазона рабочих частот и уменьшение аппаратурных затрат.
Цель достигается тем, что в устройство управления для калибратора фазы, содержащее первый элемент И-НЕ 30 один вход которого соединен с выходом первого триггера, второй элемент И-НЕ, один из входов которого присоединен к выходу формирователя коротких импульсов, второй триггер, третий элемент И-НЕ и элемент запрета, введены первый и второй элементы задержки, причем вход первого элемента задержки соединен с выходом формирователя коротких импульсов, а выход со вторым и первым входами первого и третьего элементов И-НЕ, соответственно, второй вход третьего элемента И-НЕ подсоединен через элемент запре15 та к выходу первого триггера, а выход соединен с S-входом первого триггера, R-вход которого присоединен к выходу второго элемента И-НЕ, R-входу второго, триггера и через второй элемент задержки к второму вхо· ду второго элемента И-НЕ,· третий и четвертый входы которого соединены · соответственно с S-входом и выходом второго триггера.
На фиг. 1 представлена функциональ ная схема устройства; на фиг. 2 - вре менные диаграммы.
Устройство содержит последователь но соединенные формирователь 1 коротких импульсов, первый элемент 2 за3 держки, первый элемент И-НЕ 3, второй элемент И-НЕ 4, второй элемент 5 задержки, первый и второй триггеры 6 и 7, элемент 8 запрета и третий элемент И-НЕ 9.
Работает устройство следующим образом.
Входной сигнал устройства поступает на вход формирователя 1 коротких импульсов (фиг. 2а), проходит первый элемент 2 задержки, открытый первый элемент. И-НЕ 3 и подается на выход (фиг. 26). В исходном состоянии элементы И-НЕ .4 и 9 закрыты и количество импульсов на выходе устройства равно числу импульсов, поступивших на его вход. При поступлении сигнала управления (Лиг. 2в) элемент И-НЕ 4 открывается и пропускает на выход один входной импульс (фиг. 2г), который через второй элемент 5 задержки закрывает элемент И-НЕ 4 и, поступая на нулевые входы триггеров 6 и 7, перебрасывает их в нулевое состояние. Сигналы с выходов триггеров 6 и 7 закрывают элементы И-НЕ 3 и 4 (фиг. 2д, е) . Сигналом с выхода эле-', мента 8 запрета открывается третий ' элемент И-НЕ 9 и пропускает на выход входной импульс (фиг. 2ж), который устанавливает триггер 6 в исходное состояние. Таким образом, происходит исключение одного импульса из входной 30 последовательности по сигналу управления. После окончания сигнала управления (фиг. 2в) триггер 7 устанавливается в исходное состояние (фиг. 2е).
Формирователь 1 коротких импульсов 35 осуществляет стандартизацию входных импульсов по длительности в пределах (2-3)15^. Элементы 2 и 5 задержки осуществляют задержку сигналов на величину 'С’з И могут быть выполнены на ОД- дд нотипном элементе И.
Быстродействие устройства повышается за счет уменьшения задержки распространения сигналов в цепях управления триггера 6 до величины , т. е. задержка сигналов в известном ^5 устройстве в 3 раза превышает задержку сигналов в предлагаемом устройстве.
Введение новых элементов - два элемента задержки, элемента НЕ, тре- 50 тьего элемента И-НЕ, второго триггера при указанных выше связях между элементами позволяет в 1,5-2 раза расширить диапазон рабочих частот вве^рх, упростить структуру устройст- 55 ва.
Опытная проверка двух разработанных устройств, реализованных на цифровых интегральных схемах серии 1-38, показывает хорошую повторяемость характеристик, не требующих настройки. Надежная работоспособность устройства сохраняется при повышении частоты входного сигнала до 120-140 мГц.
при использовании интегральных микросхем серий 100,-500 входная частота устройства может быть повышена до 200 МГц и более.
Предложенное устройство использу(0 ется при построении калибраторов фазы, работающих в широком диапазоне частот. При частоте задающего генератора 120 МГц, дискрете фазового сдвига 30° верхняя выходная,частота ка15 либратора фазы составляет 10 МГц.
Claims (2)
- Изобретение относитс к электроизмерительной технике и предназначено дл дискретного изменени фазы сигнала на выходе калибратора фазы. Известно устройство управлени дл калибраторафазы на основе триггерных делителей частоты, фаза сигнала на выходе которых измен етс дискретно путем изменени числа импульсов поступающих на вход делителей частоты 1. Недостатком известного устройства вл етс ограниченный частотный диапазон . Известно устройство управлени дл калибратора фазы, которое содержит два управл емых триггера, четыре эле мента И-НЕ, шесть элементов НЕ, формирователь коротких импульсов, блок управлени и соответствугадие св зи 2 Недостатки устройства - ограничен ный частотный диапазон и его сложность . Цель изобретени - расширение .диа пазона рабочих частот и уменьшение аппаратурных затрат. Цель достигаетс тем, что в устройство управлени дл калибратора фазы, содержащее первый элемент И-НЕ один вход которого соединен с выхЬдом первого триггера, второй элемент И-НЕ, один из входов которого присоединен к выходу формировател KOJJOTких импульсов, второй триггер, третий элемент И-НЕ и элемент запрета, введены первйй и второй элементы задержки , причем вход первого элемента задержки соединен с выходом формировател коротких импульсов, а выход со вторым и первым входами первого и третьего элементов И-НЕ, соответственно , второй вход третьего элемента И-НЕ подсоединен через элемент запрета к выходу первого триггера, а выход соединен с S-входом первого триггера, R-вход которого присоединен к выходу второго элемента И-НЕ, R-входу второго триггера и через второй элемент задержки к второму вхо ду второго элемента И-НЕ, третий и четвертый входы которого соединены соответственно с S-входом и выходом второго триггера. На фиг. 1 представлена функциональна схема устройства; на фиг. 2 - временные диаграммы. Устройство содержит последовательно соединенные формирователь 1 коротких импульсов, первый элемент 2 задержки первый элемент И-НЕ 3, второ элемент И-НЕ 4, второй элемент 5 задержки , первый и второй триггеры 6 и 7, элемент 8 запрета и третий элемен И-НЕ 9. Работает устройство следующим образом . Входной сигнал устройства поступа ет на вход формировател 1 коротких импульсов (фиг. 2а), проходит первый элемент 2 задержки, открытый первый элемент. И-НЕ 3 и подаетс на выход (фиг. 2б). В исходном состо нии элементы И-НЕ .4 и 9 закрыты и количество импульсов на выходе устройства ра но числу импульсов, поступивших на его вход. При поступлении сигнала управлени ((Ьиг. 2в) элемент И-НЕ 4 открываетс и пропускает на выход од входной импульс (фиг. 2г), который через второй элемент 5 задержки закрывает элемент И-НЕ 4 и, поступа н нулевые входы триггеров б и 7, перебрасывает их в нулевое состо ние. Сигналы с выходов триггеров 6 и 7 за крывают элементы И-НЕ 3 и 4 ( фиг. 2д, е) . СигналЬм с выхода элемента 8 запрета открываетс третий элемент И-НЕ 9 и пропускает на выход входной импульс (фиг. 2ж), который устанавливает триггер 6 в исходное состо ние. Таким образом, происходит исключение одного импульса из входно последовательности по сигналу управлени . После окончани сигнала управ лени (фиг. 2в) триггер 7 устанавливаетс в исходное состо ние (фиг. 2е Формирователь 1 коротких импульсо осуществл ет стандартизацию входных импульсов по длительности в пределах (2-3)С. Элементы 2 и 5 задержки осу ществл ют задержку сигналов на величину Г-з и могут быть выполнены на од нотипном элементе И. Быстродействие устройства повышаетс за счет уменьшени задержки рас пространени сигналов в цеп х управлени триггера б до величины Пт . е. задержка сигналов в известном устройстве в 3 раза превышает задерж ку сигналов в предлагаемом устройстве . Введение новых элементов - два элемента задержки, элемента НЕ, третьего элемента И-НЕ, второго триггера при указанных выше св з х между элементами позвол ет в 1,5-2 раза расширить диапазон рабочих частот ввфх, упростить структуру устройства . Опытна проверка двух разработанных устройств, реализованных на цифровых интегральных схемах серии 138, показывает хорошую повтор емость характеристик , не требующих настройки. Надежна работоспособность устройства сохран етс при повышении частоты входного сигнала до 120-140 мГц. При использовании интегральных г шкросхем серий 100,-500 входна частота устройства может быть повышена до 200 МГц и более. Предложенное устройство используетс при построении калибраторов фазы , работающих в широком диапазоне частот. При частоте задающего генератора 120 МГц, дискрете фазового сдвига 30° верхн выходна ,частота калибратора фазы составл ет 10-МГц. Формула изобретени Устройство управлени дл калибратора Лазы, содержащее первый элемент И-НЕ, один из входов которого соединен с выходом первого триггера, второй элемент И-НЕ, один из входов которого присоединен к выходу формировател коротких импульсов, второй триггер, третий элемент И-НЕ и элемент запрета, отличающеес тем, что, с целью расширени диапазона рабочих частот и уменьшени аппаратурных затрат, оно снабжено первым и вторьлм элементами задеожки, причем вход первого элемента задержки соединен с выходом формировател коротких импульсов, а выход со вторым и первым входами первого и третьего элементов И-НЕ, соответственно, второй вход третьего элемента И-НЕ подсоединен через элемент запрета к выходу первого триггера, а выход соединен с S-входом первого триггера, R-вход которого присоединен к выходу второго элемента И-НЕ, R-входу второго триггера и через второй элемент задержки к второму входу второго элемента И-НЕ, третий и четвертый входы которого соединены соответственно с S-входом и выходом второго триггера. Источники информации, прин тые во внимание при экспертизе 1.Кузнецкий С. С. и др. Устройство дл формировани двух напр жений с дискретно измен емыми фазовыми сдвигами . - Тонкие магнитные пленки, радиотехника , вычислительна техника. Красно рск, 1972, т. 1, с. 151-155.
- 2.Курочкина И. М. и Быков Л. Е. Устройство исключени или выделени одного импульса из непрерывной последовательности . - Приборы и техника эксперимента, 1976, 3, с. 156-158.ffiП Пiплsфиг 1П П ПtП П Пf
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792710432A SU788028A1 (ru) | 1979-01-09 | 1979-01-09 | Устройство управлени дл калибратора фазы |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792710432A SU788028A1 (ru) | 1979-01-09 | 1979-01-09 | Устройство управлени дл калибратора фазы |
Publications (1)
Publication Number | Publication Date |
---|---|
SU788028A1 true SU788028A1 (ru) | 1980-12-15 |
Family
ID=20804239
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792710432A SU788028A1 (ru) | 1979-01-09 | 1979-01-09 | Устройство управлени дл калибратора фазы |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU788028A1 (ru) |
-
1979
- 1979-01-09 SU SU792710432A patent/SU788028A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4704574A (en) | Phase difference measurement apparatus and method | |
US4573173A (en) | Clock synchronization device in data transmission system | |
US4703251A (en) | Testing and calibrating of amplitude insensitive delay lines | |
US4881040A (en) | Signal generator for producing accurately timed pulse groupings | |
JPS61237542A (ja) | デイジタル信号検出器 | |
US4059806A (en) | Pulse position demodulator circuit | |
US4603301A (en) | Amplitude insensitive delay lines in a frequency modulated signal detector | |
US4816834A (en) | Pulse synchronizing apparatus | |
SU788028A1 (ru) | Устройство управлени дл калибратора фазы | |
US3634772A (en) | Digital band-pass detector | |
US3165741A (en) | Phase stable multi-channel pulse compression radar systems | |
GB977474A (en) | Tone frequency control means for keyed filtered systems | |
JPS59103424A (ja) | 直列−並列デ−タ変換回路 | |
US3487317A (en) | System for isolating a single pulse from a series of pulses | |
SU736369A1 (ru) | Многопозиционный частотно-фазовый манипул тор сигналов | |
US4221939A (en) | Method and apparatus for determining the tuned frequency of a digital repeater | |
US5438285A (en) | Phase/frequency comparator | |
SU1429300A1 (ru) | Формирователь калиброванных интервалов времени | |
SU790303A1 (ru) | Двухканальный коммутатор гармонических сигналов | |
SU902239A1 (ru) | Устройство дл сравнени частот | |
SU1118932A1 (ru) | Радиоимпульсный фазометр | |
SU1707734A1 (ru) | Умножитель частоты следовани импульсов | |
SU873434A2 (ru) | Устройство фазировани регенераторов цифрового сигнала дл радиоканалов | |
JPS5755628A (en) | Phase comparing circuit and frequency synthesizer using it | |
SU627420A1 (ru) | Устройство дл измерени фазы радиосигналов |