SU773549A1 - Устройство дл обработки радиолокационных сигналов - Google Patents
Устройство дл обработки радиолокационных сигналов Download PDFInfo
- Publication number
- SU773549A1 SU773549A1 SU792733342A SU2733342A SU773549A1 SU 773549 A1 SU773549 A1 SU 773549A1 SU 792733342 A SU792733342 A SU 792733342A SU 2733342 A SU2733342 A SU 2733342A SU 773549 A1 SU773549 A1 SU 773549A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- criterion
- inputs
- elements
- processing
- memory blocks
- Prior art date
Links
Landscapes
- Radar Systems Or Details Thereof (AREA)
Description
1
Изобретение относитс к радиотехнике и может использоватьс дл подавлени несинхронных помех.
Известно устройство дл обработки ралиолокационных сигналов, содержащее L + м блоков пам ти, М элементов ИЛИ и блок обработки по критерию К из N, где N - число обрабатываемых периодов, при этом L блоков пам ти соединены последовательно, вход первого из L блоков пам ти и выходы L блоков пам ти соединены с соответствующими входами блока обработки по критерию К из N, первые входы элементов ИЛИ соединены между собой, вторые входы элементов ИЛИ, кроме первого , соединены с выходами М блоков пам ти, а выход L-oro блока пам ти соединен с вторым входом первого элемента ИЛИ 1 .
Однако известное устройство обладает недостаточной надежностью.
Цель изобретени - упрощение устройства путем исключени блока задержки .
Дл достижени цели в устройство дл обработки радиолокационных сигналов , содержащее L + М блоков пам ти, М элементов ИЛИ и блок обработки по критерию К из N, где N - число обрабатываемых периодов, при этом L блоков пам ти соединенных последовательно , вход первого из L блоков пам ти и выходы L блоков пам ти соединены
5 с соответствующими входами блока обработки по критерию К из N, первые входы элементов ИЛИ соединены собой, вторые входы элементов ИЛИ, кроме первого, соединены с выходами
0 М блоков пам ти, а выход L-ro блока пам ти соединен с вторым входом первого элемента ИЛИ путем исключени блока задержки, выход блока обработки ПО критерию К из N соединен с первыми входами элементов ИЛИ, выходы которых соединены с входами соответствующих М блоков пам ти, выходы которых соединены с соответствующими входами блока обработки по критерию
20 к из N, при этом М К-2.
На чертеже представлена структурна электрическа схема предлагаемого устройства.
Устройство дл обработки -радиоло25 кационных сигналов содержит L -i- М блоков 1 пам ти, блок 2 обработки: по критерию К из N и М элементов ИЛИ 3.
Предлагаемое устройство работает
30 следующим образом.
После выполнени в каком-либо кванте дальности критери К из N, обработка видеосигналов по которому обеспечивает на выходе устройства уровень помех ниже допустимого, в следующем зондировании обработка видеосигналов в этом кванте дальности будет осуществл тьс по менее жесткому критерию К-М из N-M, что обеспечит повышение веро тности прохождени последующих видеосигналов, радиолокационного пакета. Дл переключени критери обработки сигнал выполнени критери с выхода блока 2 поступает через М элементов ИЛИ 3 на входы М последних блоков 1 и в следующем зондировании одновременно с видеосигналами поступает на входы блок 2 с выходов М последних блоков 1.
Безусловное наличие сигналов с последних М блоков 1 эквивалентно изменению критери обработки с К из М на К-М из N -М. При выполнении нового критери алгоритм работы остаетс прежним. Если же на некотором шаге критерий К-М из N-М не выполнитс ,то в следующем зондировании на входе блока 2 безусловно будут присутствовать сигналы лишь с последних М-1 блоков 1/ что эквивалентно обработке сигналов в данном кванте дальности уже по критерию K-M-f-1 из А) -м+1. Однако этот критерий не может выполнитьс принципиально, если в предьвдущем зондировании не выполнилс критерий К-М из -M. Сигнал выполнени критери с данного кванта дальности вновь не поступает на объединенные входы элементов ИЛИ 3 и в следукмцем зондировании безусловно будут присутствовать на входах блока 2 лишь сигналы с М-2 последних блоков 1, что эквивалентно обработке сигналов по критерию К-М+2 из W-M-I-2, который также
не может быть выполнен, так как в предыдущем зондировании не выполнилс критерий К-М+1 из N-M+1.
Таким образом, переход с критери К-М из /V -М на критерий К из N произойдет за М шагов, но так как за это врем ни один из переходных критериев не выполнитс , то поэтому .постепенный переход эквивалентен немедленному переходу на критерий К из N..
Claims (1)
1. Авторское свидетельство СССР по за вке № 2603127/18-09, кл. G 01 S 7/30, G 01 S 7/36, 1978 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792733342A SU773549A1 (ru) | 1979-02-23 | 1979-02-23 | Устройство дл обработки радиолокационных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792733342A SU773549A1 (ru) | 1979-02-23 | 1979-02-23 | Устройство дл обработки радиолокационных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU773549A1 true SU773549A1 (ru) | 1980-10-23 |
Family
ID=20813818
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792733342A SU773549A1 (ru) | 1979-02-23 | 1979-02-23 | Устройство дл обработки радиолокационных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU773549A1 (ru) |
-
1979
- 1979-02-23 SU SU792733342A patent/SU773549A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4119910A (en) | Method and apparatus for detecting whether phase difference between two signals is constant | |
SU773549A1 (ru) | Устройство дл обработки радиолокационных сигналов | |
US3238300A (en) | Delay line | |
SU577661A1 (ru) | Устройство дл определени временного положени основного максимума периодического сигнала | |
SU450366A1 (ru) | Мажоритарный элемент | |
SU782152A1 (ru) | Интегрирующий аналого-цифровой преобразователь | |
US4630031A (en) | Pulse-width discriminating A/D converter | |
SU547044A1 (ru) | Устройство дл детектировани сигналов | |
SU558413A1 (ru) | Устройство поиска д-последовательности | |
SU651266A1 (ru) | Устройство допускового контрол напр жени | |
SU532121A1 (ru) | Устройство дл подавлени шума фонограммы | |
SU594585A1 (ru) | Управл емый делитель частоты | |
SU543132A1 (ru) | Цифровой частотный и фазовый дискриминатор | |
SU873434A2 (ru) | Устройство фазировани регенераторов цифрового сигнала дл радиоканалов | |
SU729584A1 (ru) | Устройство дл ввода информации | |
SU739744A1 (ru) | Криотронный логический элемент | |
SU834909A1 (ru) | -Канальный коммутатор | |
SU711677A1 (ru) | Преобразователь напр жени в код | |
SU594579A2 (ru) | Устройство дл формировани четвертичных последовательностей | |
SU497583A1 (ru) | Устройство дл сравнени чисел | |
SU434562A1 (ru) | Фазовый компаратор | |
SU696614A1 (ru) | Коррел ционный обнаружитель | |
JPS605492A (ja) | 半導体メモリ装置のアドレスバツフア回路 | |
SU575767A1 (ru) | Формирователь импульсов | |
SU613275A1 (ru) | Способ вычитани сигналов, разнесенных во времени |