SU834909A1 - -Канальный коммутатор - Google Patents
-Канальный коммутатор Download PDFInfo
- Publication number
- SU834909A1 SU834909A1 SU792711075A SU2711075A SU834909A1 SU 834909 A1 SU834909 A1 SU 834909A1 SU 792711075 A SU792711075 A SU 792711075A SU 2711075 A SU2711075 A SU 2711075A SU 834909 A1 SU834909 A1 SU 834909A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- channel
- inputs
- bus
- triggers
- elements
- Prior art date
Links
Landscapes
- Multi Processors (AREA)
Description
Изобретение относится к коммутационной технике.
Известны N-канальные коммутаторы содержащие триггеры, канальные элементы И и элементы ИЛИ [1].
Наиболее близким к предлагаемому является N-канальный коммутатор, содержащий в каждом канале N триггеров, N канальных элементов И и элемент ИЛИ, выход которого соединен с соответствующей выходной шиной, а входы, подключены к выходам одноименных канальных элементов И, при этом в каждом канале первый вход каждого из канальных элементов И соединен с еди- 15 ничным выходом соответствующего триггера данного канала, а второй вход подключен к одной из информационных входных шин и вторым входом одноименных канальных элементов И осталь- 20 ,ных каналой С2].
Недостатком известных устройств является низкая надежность.
Цель изобретения - повышение на- . дежности. 25
Указанная цель достигается за счет того, что в N-канальном коммутаторе, содержащем в каждом канале N триггеров,.N канальных элементов .И и элемент ИЛИ, выход которого ооеди-30 нен с соответствующей выходной шиной, а входы подключены к выходам одноименных канальных элементов И, при этом в каждом канале первый вход каждого из канальных элементов И соединен с единичным выходом соответствующего триггера данного канала, а второй вход подключен к одной из информационных входных шин и вторым входом одноименных канальных элементов И остальных каналов, в каждом канале введены 2N управляющих элементов И, подключенных первыми входами к соответствующей управляющей шине, при этом вторые входы каждой пары элементов И подключены к единичным выходам соответствующей пары триггеров N - (N-i )hN - ( N-2 i ),N -( N-2 i ) и N , N- (N - i ) и N одного канала, а третьи входы к единичным выходам соответствующей пары триггеров N-(N-2 i) и N-(N-i) , N и N-(N-2 i), N и N - ( N - ί ) другого канала в N-(N-i) и N-(N-2i),
N-(N-2i) и N, N и N-(N-i) каналах соответственно, при этом первые выходы пар управляющих элементов И ч подключены к единичным входам N-(N-2!) и N-(N-1), N И N-(N-2i), N и
N- CN-ΐ), а вторые - к нулевым входам N-(N-i) и N-(N-2i), N-(N-2i) и N,
N и N-(N-1) пар триггеров одного канала, третьи - к единичным входам N-(N-1) и N-(N-2i), N-(N-21) и N, N-(N-1) и N, а четвертые - к нулевым входам N-(N-2i) и N-(N-I), N и N-(N-21), N и N-(N-1) пар триггеров другого канала в N-(N-1) и N-(N-21), N-(N-21) и N, N и Ν-(Ν-I)каналах сооветственно.
На чертеже представлена функциональная схема предлагаемого N-канальиого коммутатора для случая N= 3.
Устройство содержит управляющие шины 1-3, информационные входные шины 4-6, выходные шины 7-9, управляющие элементы И 10-27, подключенные первыми входами соответственно к управляющим.шинам 1-3, триггеры 28-36, соединенные соответственно единичными выходами со вторыми и третьими входами управляющих элементов И 10-27, выходы управляющих элементов И 10-27 подключены к единичным и нулевым входам триггеров 28-36канальные элементы И 37-45, подключенные первыми входами к единичным выходам триггеров 28-36, вторыми входами - ко вторым входам одноименных канальных элементов И 37-45 и входным информационным шинам 4-6, а выходами - ко входам соответствующих элементов ИЛИ 4648, выходы которых соединены с выходными шинами 7-9.
N-канальный коммутатор работает следующим образом.
Пусть триггеры 28, 32 и 36 находят ся в единичном, а все остальные - в нулевом состоянии. С единичных выходов триггеры 28, 32 и 36 действуют разрешающие потенциалы на входах канальных элементов И 37, 41 и 45, в результате чего информационная входная шина 4 подключается к выходной шине 7, информационная входная шина 5 - к выходной шине 8, а информационная входная шина б - к выходной шине 9. Если управляющий сигнал поступает по шине 1, то с-выхода управляющего элемента И 10 триггеры 29 и 31 переводятся в единичное состояние, а триггеры 28 и 32 - в нулевое состояние. В результате этого информационная входная шина 5 подключается к вйЕгодцой шине 7, а информационная входная шина 4 - к выгодной шине 8. При поступлении сигналов по управляющим шинам 2 или 3 пред лагаемый N-канальный коммутатор функционирует аналогичным образом.
Claims (2)
- (54) N-КАНАЛЬНЫЙ КОММУТАТОР N и N-(N-t) пар триггеров одного ка нала, третьи - к единичным входам N-(N-1) и N-(N-2i), N-(N-21) и N, N-(N-t) и N, а четвёртые - к нулевым входам N-(N-2) и N-(N-1), N и N-(N-21), N и N-(N-1) пар триггеров другого канала в N-(N-1) и N-(N-2i), N-(N-2i) и N. N И N-(N-t)каналах сооветственно. На чертеже представлена функциональна схема предлагаемого N-канал ного ко№11утатора дл случа N 3. Устройство содержит управл ющие шины 1-3, информационные входные ши ны 4-б, выходные шины 7-9, управл ю щие элементы И 10-27, подключенные первыми входами соответственно к управл ющим.шинам 1-3, триггеры 28-36, соединенные соответственно единичными выходами со вторыми и третьими входами управл ющих элементов И 10-27, выходы управл ющих элементов И 10-27 подключены к единичным и нулевым входам триггеров 28-36,. канальные элементы И 37-45, подключенные первыми входами к единичным выходам триггеров 28-36, вторыми входами - ко вторым входам одноименных канальных элементов И 37-45 и входным информационным шинам 4-6, а выходами - ко входам Соответствующих элементов ИЛИ 4648 , выходы которых соединены с выходными шинами 7-9. N-канальный коммутатор работает следующим образом. Пусть триггеры 28, 32 и 36 наход с в единичном, а все остальные - в нулевом состо нии. С единичных выхо дов триггеры 28 32 и 36 действуют разрешающие потенциалы на входах канальных элементов И 37, 41 и 45, в результате чего информационна входна шина 4 подключаетс к выход ной шине 7, информационна входна шина 5 - к выходной шине 8, а инфор мационна входна шина б - к выходной шине 9. Если управл ющий сигнал поступает по шине 1, то с-выхода управл ющего элемента И 10 триггеры 29 и 31 перевод тс в единичное состо ние, а триггеры 28 и 32 - в нулевое состо ние. 8 результате это го инфориационна входна шина 5 по котйчаетсз к ВБЕгод ной шине 7, а ин формадионна вхсщна : щйна 4 - к выЙ0ЙНОЙ шине 8. При поступлении сига лов по управл ювшм шинам 2 или 3 пред лагаемый М-канальный коммутатор функционирует аналогичным образом. Формула изобретени N-канальный коммутатор, содержащий , в каждом канале N триггеров, N канальных элементов И иэлемент ИЛИ, выход которого соединен с-соответ- ствующей выходной шиной, а входы подключены к выходам одноименных канальных элементов.И, при этом в каждом канале первьгй вход каждого из канальных элементов И соединен с единичным выходом соответствующего триггера данного канала, а второй вход подключен к одной из информационных входным шин и вторым входом одноименных канальных элементов И остальных каналов, отл.ичающийс тем, что, с целью, повышени надежности , в каждом канале введены 2N управл ющих элементов И, подключенных первыми входами к соответствующей управл ющей шине, при этом вторые входы каждой пары элементов И подключены к единичным выходам соответствующей пары триггеров N-(N-i) .и N-(N-2i), N-(N-2i) и N, N-(N-i) и N одного канала, а третьи входы - к единичным выходам соответствующей пары триггеров N-(N-21) и N-(N-i.), N и N-(N-2i), N и N-(N-i) другого канала в N-(N-i) и N-(N-2i), N-(N-2i) и N, N и N-(N-i) каналах соответственно , при этом первые выходы пар управл ющих элементов И подключены . к единичным входам N-(N-21) и N-(N-i), N и N-(N-2i), N И N-(N-i), а вторые -, к нулевьи входам N-(N-i) и N-(N-2i), N-(N-21) и N, N и N-(N-1) пар триггеров одного канала, третьи - к единичным входам N-(N-i) и N-(), N-(N-2i) и N, N-(N-i) и N, а четвертые - к нулевым входам N-(N-2 ) и N-(N-1 ) , N И N-(N-2i),, N и N-(N-i) пар триггеро1в другого канала в N-(N-i-) и N-(N-2 i ), N-(N-24 ) и N, N и N-(N-i) каналах.соответственно . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 375789, кл. Н 03 К 17/00, 19.07.71.
- 2.Петренко А.И. Автоматический ввод графиков в электронные вычислительные машины, м., Энергий, 1968, с. 301, рис. -22- (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792711075A SU834909A1 (ru) | 1979-01-09 | 1979-01-09 | -Канальный коммутатор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792711075A SU834909A1 (ru) | 1979-01-09 | 1979-01-09 | -Канальный коммутатор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU834909A1 true SU834909A1 (ru) | 1981-05-30 |
Family
ID=20804488
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792711075A SU834909A1 (ru) | 1979-01-09 | 1979-01-09 | -Канальный коммутатор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU834909A1 (ru) |
-
1979
- 1979-01-09 SU SU792711075A patent/SU834909A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU834909A1 (ru) | -Канальный коммутатор | |
KR920702095A (ko) | 2진 정보를 부호화하는 디지탈 회로 | |
KR840006113A (ko) | 논리방식(論理方式) | |
SU944105A1 (ru) | Коммутатор | |
SU773941A2 (ru) | Телеграфное устройство дл исключени обнаруженных ошибок | |
JPS57164334A (en) | Operating device | |
SE8804438L (sv) | Elektrisk kopplingsanordning | |
SU847504A1 (ru) | Устройство дл получени разностнойчАСТОТы иМпульСОВ | |
RU2177642C2 (ru) | Реляторный процессор для идентификации и селекции субмедианного и супрамедианного значений информационной переменной | |
SU711683A1 (ru) | Коммутатор | |
SU855648A1 (ru) | Устройство дл ввода информации от двухпозиционных датчиков | |
SU1485393A1 (ru) | Устройство для переключения электрических цепей , | |
SU591879A1 (ru) | Функциональный цифро-аналоговый преобразователь | |
SU593311A1 (ru) | Коммутатор | |
SU694855A1 (ru) | Устройство дл ввода информации | |
SU1725235A1 (ru) | Медианный идентификатор сигнала | |
SU710038A1 (ru) | Устройство дл вывода информации | |
SU780202A1 (ru) | Пересчетное устройство | |
RU2130231C1 (ru) | Линия задержки сигнала | |
RU2178914C1 (ru) | Реляторный процессор для идентификации и селекции квартильных значений информационного сигнала, заданного на пятиэлементном множестве сигналов | |
SU1238220A1 (ru) | Устройство дл получени разностной частоты импульсов | |
SU558273A1 (ru) | Двухканальное устройство дл временного разделени импульсов | |
SU641649A1 (ru) | Коммутирующее устройство | |
SU696539A1 (ru) | Матричный дешифратор дл комбинаторного переключател | |
SU721815A1 (ru) | Устройство дл ввода информации |