SU744998A1 - Распределитель импульсов - Google Patents

Распределитель импульсов Download PDF

Info

Publication number
SU744998A1
SU744998A1 SU772559292A SU2559292A SU744998A1 SU 744998 A1 SU744998 A1 SU 744998A1 SU 772559292 A SU772559292 A SU 772559292A SU 2559292 A SU2559292 A SU 2559292A SU 744998 A1 SU744998 A1 SU 744998A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
elements
bit
input
inputs
Prior art date
Application number
SU772559292A
Other languages
English (en)
Inventor
Альберт Никитович Фойда
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU772559292A priority Critical patent/SU744998A1/ru
Application granted granted Critical
Publication of SU744998A1 publication Critical patent/SU744998A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

(54) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ

Claims (2)

  1. Изобретение относитс  к устройствам электронной вычислительной техники и может быть использовано дл  построени  рас пределителей импульсов. Известен распределитель импульсов дл  реализации каждого выхода которого требу етс  два элемента И-НЕ р. . Недостатком данного распределител   вл етс  наличие двух шин тактош гх импул сов и большое число элементов, необходимое дл  реализации одного выхода раопределител . Известен распределитель импульсов, содержащий Б каждом разр де триггер на шести элементах И-НЕ, выход первого элемента И-НЕ соединен с входом второго элемента И-НЕ, выход которого подключен к входам первого, третьего и четвертого элементов И-НЕ, выход третьего элемента И-НЕ соединен с вхрдами второго, п того и шестого элементов И-НЕ, выход четвертого элемента №-НЕ соединен с входами первого и п того элементов И-НЕ, выход п того элемента И-НЕ подключен s входам четвертого и шестого элементов И-НЕ, а выход шестого элемента И-НЕ соединен с входом третьего элемента И-НЕ, причем выходы четвертого к п того элементов И-НЕ предыдущего разр дов соединены соответственное входами второго и третьего элементов И-НЕ последующего разр да, а выходы четвертого и п того элементов И-НЕ последнего разр да подключены Соответственно к входам третьего и второго элементов И-НЕ первого разр да , шина тактировани  соединена с входами второго и третьего элементов И-НЕ каждого разр да. Выход второго элемента И-НЕ предыдущего разр да соединен с входом второго элемента И-НЕ последующего разр да, а выход второго эле-, мента И-НЕ последнего разр да - с входом третьего элемента И-НЕ первого разр да , выход третьего элемента И-НЕ предыдущего разр да подключен к входу третьего элемента И-НЕ последующего разр да, а выход третьего элемента И-НЕ последнего разр да - к входу :второго . 37 мента И-НЕ первого раар дар выкоц чеТ вертого элемента последующего раар да соедлнек с аходами третьего и Luecfo го элементов И-НЕ предыдущего разрЕдз.. а выход четверто) элемента И-НЕ первого разр да - с входами первого ь- второго элементов постюднего эазр да, выход п того элемента :оследуЕоп5:© го разр да подалючен к 5жодам гэр&ого и второго элементов И-HEi пре ь1й щег-о разр да , а выход п того элемента rsepБОГо разр да - к входам третьего к саесто го элементов последлего розр гг.а, пр чем выходы распределител  импульсов офазуют Еыхошл первого, .второго; третье-го и ше(;того элементов Й-НВ каждого разр да Ш, }1едостатком даипой схемы  вл:ле-г-::  болзшое перекрытие выходных снгнзлов расиренелите  , т.е. оио имеет лзкие фупк цшоналы1ые возмойи-гости, С целью расширени  фуцкдконадьуйз;;;. возможностей paciipeделител  за счет :y7-s3} шенгш перекрыти  вьгходных снгшалок- расггределител  в устройство. содер}ка;1ее в кйждом разр де т мгггер на шести эпемек так , Быход. первого элемента bu-JE соединен с входом второго элемента И-41Е выход которого ло;жлючеп к ЗХОДРМ nepsofo , третьегои четвертого згоментов И-НВ выход третьего аламента И,«НЕ соедкнек U входом вторего, гчтпро   щестого элементов 1-.НЕ, выход voi-JsepToro алек-;;э ;л-а -НЕ соедйпен с входами первого и п то- го элементов .И-НЕ,, выход п того элемен та .( подключен к нходам чет.1зерг:).о и шестого элементов ,   леоТОГО Соединен с третьегг.., причем выходы четвертого и п того эле ентов И-НЕ предь|дущего разр да соситнеиы с ахс дами второго и третьего элекуеиток п-.:;-;ледующего разр да, а выходы четвертого а п того элемептов последнего разр да поп кдючепы соотвотстгзенно к входам трачъ-его и второго элементов К--ИЕ первого разр. - да, шина тактировани  соединена с аходе ми Бторого и третьего элемептов И-НЕ ка дого разр да, шлход второго элементна: M-I послед гющего разр да, а выход второго эл мента И-НЕ последнего разр да - с 1зхо- дом третьего элемента .И-НЕ первого разр да, выход третьего элемента И-НЕ npeibiдущего разр да подколочен .к ;аходу третье- го элемента .И-НЕ последуюрдего разр гш, а Шзгход третьего элемента И-НЕ послешЕе го разр да - к вхогку .второго элемента И-НЕ первого разр да, .выход четвертого элемента последузощего разр да со«еш нен с входами третьего и шестого эле984 MeHixJB И- liE предыдущего разр да, а вылод чеч нертого злемекта И-НЕ первого разрйца - с нходамк Г;ервого к второго элеиге.чтоЕ И--НЕ последнего разрада, выход гшто о элемента И-НЕ последутащего разргца ij/jiiKfjy&H к входам первого н BTOpt Го э.у ементов И-НЕ предыдутдего разр де. а ргзгжо-д п того элокег т9 И-НЕ первого разр да - и йй. Tjj-GTJ ro н шестого элеГЛентоЕ i-i-HE последнего разр да, прК чей вьгходь : распределител  импулЕ сов об- разутет Ebixoijbi первого, .второго третьего V шестого ajjejvreHTOB И-НЕ каждого раз р да,, дополнительно в з аждом разр де,-Кроме пос.леднего5 вход  ерзог-о ..-емэктс. сс дйг;ен с выходом второго элементе елеДуоцдего ,, gxcji шестого злe -feнтa соединеь: с БЫХОДОР-Л третьего элемента сле- .рлошего разр .па, а в последнем рг зр де .вход первого элемеитг; соединен с выходом второго элемента первого иазр да. На фиг, 1 изображ-эх-га фушгциокальна  cxes-i-s распреде.лител  на 1 2 выхо.доз; га фиг, 2 изображена временна  диаграмма работы распределители Распределитель с-одержит три разр да каждый КЗ KOTopbtT выполнен на шести элб ментвх И-НЕ 1 , - 1 ,. У, . - , -. 6 - с- 1 3,г 3. по ;;.ел-и -грех тоиггеров. :™ ... -3 2, 2з, . с::)едкизг-:;м с шиной тактовь х :,цходом) устройстзза. . разр де, кроме последпего порвог- второго элементов соеди---ены с выходом п того элемента следуюШ .ЭГО разр да так входы элемав:тов 1 и Ij соешпены с выходом элемента 2 . а элементов 2у к 2,й соедине™ иы с зыхсдом 35 . Входы третьего и -: :- -ir; оле:::;}17-ов сс1;ль-. :с:ь: с в;.ъ}годом четв9р ого злемента спедзлощ го резр да. Выход четвертого элемента осдвпен с нхо-- дом второго слел.ующего разр - да. выход гштог; э-19ьло;та соединен с входом третьего элементЛ :.л:-.- /ющего разр да . Выход второго эл;;.еп7а соединен о ;жодод-:1 второго элемепт  с.г еиующегх) разр да . Выход третьего эле а-ента соедннен с входом третьего элемекта следующего разр да, вхоа пе-:Еого эле ;еота соединен с выходом второго элемента следующего .ра;зр да, вход а естого элемента соединен с входом третьего элемента следукзщего разр да. 3 последнем третьем .е распределител : вхо.ды элементов е.Ш1непь; с ных.одом элемента шл элементов 3 Sg соединеаы. с выхошэм элемента 1, выход элемента 3 соецинек с входом элемента 1 выход элемента Зу соединен с входом элемента 12 ,. выход элемента 3 соединен с входом элемента 1 з , выход элемента Зз соединен с входом элеменЕкод элемента 3 Соединен 1 выходом элемента 1 , вход элемента 3g соединен с выходом элемента 1 . Выходами распределител   вл ютс  ВЬРходные сигналы элементов 1 lj« Лб f г 3 е f 3 е Работа Схемы фиг. 1 представлена вре ,MeHHqft диаграммой фиг. 2.; Рассматрива  работу распределител  фиг. 1, предположим, что в первоначальный момент времени / схема фиг. 1 находилась в состо нии с низким .потенциалом на выходах элементов; it, 2jf, 3if, ,: 3/ и высоким потенииалсм на выходах остальных элементов. В момент .g на вход 4 приходит положительный импульс, который вызывает срабатывание элемента 1 , так как на всех входах данного эле- мента с момента i действуют высокие потенциалы . Временна  диаграмма фиг. 2 предста&лена из услови  применени  в схеме элементов И-НЕ дл  положительных сигналов на входе. Низкий потенциал на выходе элемента lig поступает на вход элементов 1 и 3g и через врем ,равное времени срабатывани  одного элемента (момент tif} на выходах элементов ii и 2епо вит с  высокий потенциал. Высокий потенциал с выхода элемента Iv поступает на ЕКОД элемента Ij- и вызывает его срабатывание . На выходе элемента 1 (момент ty) по вл етс  низкий потенциал, так как на всех его выходах с момента z действуют высокие потенциалы. В момент t на входе 4 начинает дейс-р вовать низкий потенциал, который вызывае на выходе элемента 1 {момент ) высогсий потенциал, бысокий потенциал с выхода элемента Ig поступает на вход, элемента 1 и вызывает на ы.гходе его (момент tg ) низкий потенциал. В момент ifg на вход 4 поступает второй иоложительный импульс, который вызывает срабатывание элемента 2 , так как на всех входах данного элемента будут высокие.дотенциа ы. На шлходе элемента 2, по вл етс  (момент д) низкий потенциал , который вызывает на ш тходах элементов 2 и 1 высокий потенциал. Высокий потенциал с выхода элемента 2 / поступает на вход элемента и вызывает на выходе его момент ffg низкий потевдиал , срабатывание остальных элементов схемы от прихода последующих тактовых импульсов происходит аналогичным образом . Перекрытие выходных сигналов на схеме- равно времени срабатывани  только ссьного элемента. Формула изобретени  Распределитель импульсов по авт. св. № 573877, отличающийс  тем, что, с целью расширени  функциональных возможностей за счет уменьшени  перекрыти  выходных сигналов, в каждом разр де, кроме последнего, вход первого элемента соединен с выходом второго элемента следующего разр  аа, вход шестого элемента соединен с выходом третьего элемента следующехч) разр да, а в последнем разр де вход первого элемента соединен с выходом третьего элемента первого разр да, вход шестого элемента соединен с выходом второго элемента первого разр да . Источники информации, рин тые во внимание при экспертизе . 1.Букреев И. Н. и др. Мйкроэлектронные схемы цифровых устройств, М,, Советское радио , 1973, с. 231 (аналог)ч
  2. 2. Авторское свидетельство СССР № 573877, кл, Н 03 К 23/О2, 1977 (прототип).
SU772559292A 1977-12-26 1977-12-26 Распределитель импульсов SU744998A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772559292A SU744998A1 (ru) 1977-12-26 1977-12-26 Распределитель импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772559292A SU744998A1 (ru) 1977-12-26 1977-12-26 Распределитель импульсов

Publications (1)

Publication Number Publication Date
SU744998A1 true SU744998A1 (ru) 1980-06-30

Family

ID=20739884

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772559292A SU744998A1 (ru) 1977-12-26 1977-12-26 Распределитель импульсов

Country Status (1)

Country Link
SU (1) SU744998A1 (ru)

Similar Documents

Publication Publication Date Title
US2685407A (en) Circuit for multiplying binary numbers
SU744998A1 (ru) Распределитель импульсов
US3678200A (en) Frame synchronization system
US4181861A (en) Noise-inhibiting circuit responsive to a signal supplied only to the first stage of the circuit
SU978349A1 (ru) Кольцевой распределитель импульсов
SU437061A1 (ru) Генератор цепеей маркова
SU826567A1 (ru) Устройство для мажоритарного выбора сигналов 1
SU1324101A1 (ru) Распределитель импульсов на нечетное число каналов
SU363977A1 (ru)
SU1755274A1 (ru) Устройство дл сравнени @ -разр дных чисел
SU653747A2 (ru) Двоичный счетчик
SU1056180A1 (ru) Устройство дл сравнени параллельных кодов чисел
SU1378029A1 (ru) Устройство дл формировани импульсов
SU511722A1 (ru) Распределитель импульсов
SU928418A1 (ru) Регистр
SU1448397A1 (ru) Устройство синхронизации
SU873236A1 (ru) Устройство дл сравнени чисел
SU679983A1 (ru) Устройство приоритета
SU1045369A1 (ru) Устройство дл задержки импульсов
SU657617A1 (ru) Счетчик
SU993482A1 (ru) Кольцевое пересчетное устройство
SU729586A1 (ru) Устройство дл сравнени чисел
SU511631A1 (ru) Буферный регистр
SU960820A2 (ru) Многоканальное устройство дл приоритетной селекции импульсов
SU919071A1 (ru) Распределитель импульсов